JPH0751607Y2 - プログラマブルコントローラ - Google Patents

プログラマブルコントローラ

Info

Publication number
JPH0751607Y2
JPH0751607Y2 JP1988062821U JP6282188U JPH0751607Y2 JP H0751607 Y2 JPH0751607 Y2 JP H0751607Y2 JP 1988062821 U JP1988062821 U JP 1988062821U JP 6282188 U JP6282188 U JP 6282188U JP H0751607 Y2 JPH0751607 Y2 JP H0751607Y2
Authority
JP
Japan
Prior art keywords
unit
installation position
position data
programmable controller
searched
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1988062821U
Other languages
English (en)
Other versions
JPH01173802U (ja
Inventor
宏文 山崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP1988062821U priority Critical patent/JPH0751607Y2/ja
Publication of JPH01173802U publication Critical patent/JPH01173802U/ja
Application granted granted Critical
Publication of JPH0751607Y2 publication Critical patent/JPH0751607Y2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Programmable Controllers (AREA)

Description

【考案の詳細な説明】 (産業上の利用分野) 本考案はプログラマブルコントローラに関する。
(従来の技術) 通常,プログラマブルコントローラの入出力部において
は,入力信号または出力信号を処理する回路が何回路か
ずつまとめられた複数のI/Oユニットが所定個数ずつベ
ースに装着されている。大規模なシステムを制御する場
合には,I/Oユニットの数は非常に多くなる。
(考案が解決しようとする課題) プログラマブルコントローラを使用する場合には,複数
のI/Oユニットの中から目的とするI/Oユニットを探し出
す必要がしばしば生じる。一例として,I/Oユニットの中
の何れかが故障したことが明らかになった場合が挙げら
れる。このような場合,従来ではまずラダー図上で故障
したI/Oユニットのアドレスが見出される。I/Oユニット
自身とそのアドレスとは,「アドレスiのI/Oユニット
はベース番号がj番のベースの左からk番目に装着され
ている」といった形で対応付けられている。従って,ア
ドレスが分かったならば,アドレスに対応するI/Oユニ
ットが装着されているベースをベース番号を頼りに探し
出し,そのベースに装着されているI/Oユニットの中か
ら目的とするものを探し出すという手順が必要であっ
た。
このように,あるI/Oユニットを探し出す作業は,人手
に頼って行われていたため,多くの時間と労力が費やさ
れ,また誤りも生じやすいという問題が生じていた。
本考案の目的は,目的とするI/Oユニットを速やかにか
つ確実に検索することができるプログラマブルコントロ
ーラを提供することにある。
(課題を解決するための手段) 本考案のプログラマブルコントローラは,複数のI/Oユ
ニットを有するプログラマブルコントローラであって,
検索するI/Oユニットのアドレスを入力するプログラマ
と、検索すべきI/Oユニットの該アドレスを設置位置デ
ータに変換するコントロールユニットとを備え,各I/O
ユニットは,該I/Oユニットの設置位置データが格納さ
れている記憶手段と,該記憶手段に格納されている設置
位置データと該コントロールユニットから出力された該
設置位置データとを比較する比較手段と,該比較手段の
比較結果に応じて表示を行う表示手段とを有しており,
そのことにより上記目的が達成される。
(実施例) 以下に本考案を実施例について説明する。
第1図は本考案実施例の要部を示すブロック図である。
本実施例では,ヘース番号が0のベース1に8個のI/O
ユニット2が装着されている。I/Oユニット2にはベー
ス1における設置位置によって0から7のI/Oユニット
番号が付与されている。ベース番号が1のベース3にも
ベース1と同様に8個のI/Oユニット4が装着されてい
る。I/Oユニット4にもまた0から7のI/Oユニット番号
が付与されている。I/Oユニット2および4は,バス6
を介してコントロールユニット5に接続されている。コ
ントロールユニット5にはまた,プログラマ7が接続さ
れている。
I/Oユニット2および4のそれぞれには設置位置データ
が設定されており,設置位置データは各I/Oユニット2,4
に設けられている設置位置データレジスタに格納されて
いる。設置位置データはベース番号とI/Oユニット番号
とから構成されている。一例を示せば、ベース1に装着
されているI/Oユニット番号が1のI/Oユニット2の設置
位置データは, 0000001 である。上記設置位置データは2進数で表現されてお
り,先頭の3ビットはベース番号であり,残りの4ビッ
トはI/Oユニット番号である。
I/Oユニットの検索を行う場合,まずラダー図上で検索
するI/Oユニットを特定する。次にプログラマ7を用い
て検索するI/Oユニットのアドレスを入力する。このア
ドレスはコントロールユニット5へ送られ,コントロー
ルユニット5によって設置位置データに変換される。コ
ントロールユニット5は上記設置位置データに検索を行
うことを示す検索ビットを付加してバス6に送出する。
コントロールユニット5からは,例えば, 00100101 というデータが送出される。このデータの先頭の7ビッ
トが設置位置データであり,最後尾の1ビットが検索ビ
ットである。設置位置データは各I/Oユニット2,4が保持
しているものと同様の形式である。この例の場合,コン
トロールユニット5から送出された設置位置データはベ
ース3に装着された,I/Oユニット番号が2のI/Oユニッ
ト4の設置位置データと一致する。
第2図にI/Oユニット2,4のI/Oユニット検索に関係する
部分の回路図を示す。バス6を介して送られてきた設置
位置データ21はコンパレータ23の一方の入力端子に入力
される。コンパレータ23の他方の入力端子には,設置位
置データレジスタ24に格納されている,I/Oユニット自身
の設置位置データが入力される。コンパレータ23の出力
は,両入力端子に入力されたデータが一致する場合にの
みハイレベルになる。コンパレータ23の出力および基本
クロックがANDゲート26に入力されており,コンパレー
タ23の出力がハイレベルの時にのみ,ANDゲート26を基本
クロックが通過する。バス6を介して送られてきた検索
ビット22はDフリップフロップのD入力に入力される。
Dフリップフロップ25のクロック端子CにはANDゲート2
6の出力が入力される。Dフリップフロップ25の反転出
力にはLED27が接続されている。LED27は反転出力が
ローレベルになった時に点灯する。
I/Oユニット検索時には、検索ビットが1であるから,D
フリップフロップ25のD入力がハイレベルになる。設置
位置データレジスタ24に格納されている設置位置データ
が設置位置データ21に一致するI/Oユニットにおいて
は,コンパレータ23の出力がハイレベルになるので,Dフ
リップフロップのクロック端子Cに基本クロックが入力
され,基本クロックの立ち上がりによって反転出力が
ローレベルになる。従ってLED27が点灯し,そのI/Oユニ
ットが検索されたことが示される。検索されたI/Oユニ
ットのLED27のみが点灯するので,目的とするI/Oユニッ
トが迅速かつ誤りなく見出される。
(考案の効果) 本考案によれば,システムコンソールとI/Oユニットが
遠く離れている場合だけでなく、I/Oユニットが多数あ
る場合や混み入った場所にI/Oユニットが設置されてい
る場合などにおいても、目的とするI/Oユニットを速や
かに且つ確実に検索できてユニット故障時などの復旧作
業を効率よく行うことができる。つまり、操作者が点検
したいI/Oユニットを任意に検索できてチエックするこ
とができる。例えば、操作者が点検したいI/Oユニット
が混み入った場所にあって見えないような場合にも、今
見えているI/OユニットがどのI/Oユニットであるかな
ど、操作者が任意に検索したI/Oユニットを基にして点
検したいI/Oユニット知ることもできる。
【図面の簡単な説明】
第1図は本考案の一実施例要部のブロック図,第2図は
その実施例のI/Oユニットの一部分の回路図である。 1,3……ベース,2,4……I/Oユニット,5……コントロール
ユニット,6……バス,7……プログラマ,21……設置位置
データ,22……検索ビット,23……コンパレータ,24……
設置位置データレジスタ,25……Dフリップフロップ,27
……LED。

Claims (1)

    【実用新案登録請求の範囲】
  1. 【請求項1】複数のI/Oユニットを有するプログラマブ
    ルコントローラであって、検索するI/Oユニットのアド
    レスを入力するプログラマと、検索すべきI/Oユニット
    の該アドレスを設置位置データに変換するコントロール
    ユニットとを備え、 各I/Oユニットは、該I/Oユニットの設置位置データが格
    納されている記憶手段と、該記憶手段に格納されている
    設置位置データと該コントロールユニットから出力され
    た該設置位置データとを比較する比較手段と、該比較手
    段の比較結果に応じて表示を行う表示手段とを有してい
    るプログラマブルコントローラ。
JP1988062821U 1988-05-12 1988-05-12 プログラマブルコントローラ Expired - Lifetime JPH0751607Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1988062821U JPH0751607Y2 (ja) 1988-05-12 1988-05-12 プログラマブルコントローラ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1988062821U JPH0751607Y2 (ja) 1988-05-12 1988-05-12 プログラマブルコントローラ

Publications (2)

Publication Number Publication Date
JPH01173802U JPH01173802U (ja) 1989-12-11
JPH0751607Y2 true JPH0751607Y2 (ja) 1995-11-22

Family

ID=31288375

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1988062821U Expired - Lifetime JPH0751607Y2 (ja) 1988-05-12 1988-05-12 プログラマブルコントローラ

Country Status (1)

Country Link
JP (1) JPH0751607Y2 (ja)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5587216A (en) * 1978-12-25 1980-07-01 Fujitsu Ltd Data processing system
JPS5739440A (en) * 1980-08-19 1982-03-04 Nec Corp Logical processor
JPS62117011A (ja) * 1985-11-18 1987-05-28 Omron Tateisi Electronics Co 入出力ユニツトのチヤネル表示装置

Also Published As

Publication number Publication date
JPH01173802U (ja) 1989-12-11

Similar Documents

Publication Publication Date Title
EP0263886B1 (en) Interrupt control method in a multiprocessor system
JPH0751607Y2 (ja) プログラマブルコントローラ
JPS63272198A (ja) モジューラ通信システムのハードウエア・ソフトウエア互換性を維持するためのシステム
EP0945806A1 (en) Supervisory circuit for semiconductor integrated circuit
US5440728A (en) Information processing apparatus
JPH02201648A (ja) メモリアクセス制御方式
JP2892798B2 (ja) ディジタル制御装置
JP2752220B2 (ja) 文字列処理装置
EP0482527A2 (en) A normal to spare switching control system
JPS59154698A (ja) 制御記憶の保護方式
JPS6020779B2 (ja) 複合形電子計算機システム
SU634268A1 (ru) Устройство дл сравнени двоичных чисел
JPH0269844A (ja) メモリのページ切換方式
JPS63268004A (ja) プログラマブル・コントロ−ラ
JPH0421898B2 (ja)
JPS62206619A (ja) デ−タ登録チエツク方法
JPS63298440A (ja) パラメ−タチェック方式
JPS6260331A (ja) デイジタル同期語検出回路
JPH05120054A (ja) エバリユエーシヨンチツプ装置
JPS62154151A (ja) メモリ・ボ−ド・セレクト回路
JPS61292756A (ja) プログラムデバツク補助回路
JPS6148057A (ja) アドレス選択回路
JPS63262739A (ja) Cpu付装置
JPS6132142A (ja) マイクロプログラム制御装置
JPS61228534A (ja) パリテイチエツク回路の動作制御方式