JPH0715483A - 無線デジタル伝送システム - Google Patents

無線デジタル伝送システム

Info

Publication number
JPH0715483A
JPH0715483A JP5147488A JP14748893A JPH0715483A JP H0715483 A JPH0715483 A JP H0715483A JP 5147488 A JP5147488 A JP 5147488A JP 14748893 A JP14748893 A JP 14748893A JP H0715483 A JPH0715483 A JP H0715483A
Authority
JP
Japan
Prior art keywords
signal
column
bits
bit
columns
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP5147488A
Other languages
English (en)
Other versions
JP2581395B2 (ja
Inventor
Tetsuya Okabayashi
哲也 岡林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP5147488A priority Critical patent/JP2581395B2/ja
Publication of JPH0715483A publication Critical patent/JPH0715483A/ja
Application granted granted Critical
Publication of JP2581395B2 publication Critical patent/JP2581395B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】 【目的】 IビットもしくはDビットの多数決判定に影
響を与えるビット誤りが生じ、誤ってポインタ値を増減
してしまうことによる信号分離の誤りを防ぐ。 【構成】 変調段入力信号1〜4において信号2を遅延
回路101により1ビット遅延し、信号3を遅延回路1
02により2ビット遅延し、信号4を遅延回路103に
より3ビット遅延し、差動符号器104を通した信号
1、1ビット遅延し差動符号器104を通した信号2、
2ビット遅延した信号3、3ビット遅延した信号4を変
調器105に入力し変調を行なう。次に変調信号7を復
調器106にて復調し復調された信号8、信号9を差動
復号器107にて復号し、信号10を遅延回路108に
て3ビット遅延し、信号11を遅延回路109にて2ビ
ット遅延し、信号12を遅延回路110にて1ビット遅
延することにより、変調波の信号点誤りによるビット誤
りを分散させる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、SDHのSTM−N信
号を伝送する無線デジタル伝送システムに関するもので
ある。
【0002】
【従来の技術】SDHとは光ファイバによるデジタル通
信の信号多重化に際し、階層的にチャネルを多重化する
ためのルールで、1988年にCCITT(国際電信電
話諮問委員会)で勧告されている。また、STMとは、
SDHに基づく光ファイバによるデジタル通信のモジュ
ールのことをいう。例えば、STM−1は155.52
Mbit/s の伝送速度で、2,016の電話チャネル数を
もつ。また、STM−2は622.08Mbit/s の伝送
速度で、8,064の電話チャネル数をもち、STM−
3は2,488.32Mbit/s の伝送速度で、32,2
56の電話チャネル数をもつ。
【0003】以下では、従来例として、N=1のSTM
−1、STM−1の管理ユニットとしてAU(Admi
nistrative Unit−4)、AU−4の仮
想コンテナとしてはVC−4(Virtual Con
tainer−4)の場合について説明する。
【0004】図3はSDHシステムの伝送信号AU−4
のフレームフォーマットで、H1バイトの7、8ビット
目とH2バイトはペイロードVC−4の先頭を示すポイ
ンタ値となる。
【0005】H1バイトの7ビット目とH2バイトの
1、3、5、7ビット目はスタッフィングコントロール
用の増加指定ビット(Increment Bit(以
下Iビットと称する))で、VC−4のフレームレート
がSTM−Nのフレームレートに比べて遅すぎる場合は
正スタッフが行なわれ、H3バイトの直後に3バイトの
正スタッフバイトが挿入される。同時に、5つのIビッ
トを反転し受信側にスタッフが実行されたことを伝達す
る。受信側では5つのIビットの多数決による反転の識
別、すなわち、5ビット中3ビット以上のIビットが反
転していればポインタ値を1増加する。
【0006】また、H1バイトの8ビット目とH2バイ
トの2、4、6、8ビット目はスタッフィングコントロ
ール用の減少指定ビット(Decrement Bit
(以下Dビットと称する))で、VC−4のフレームレ
ートがSTM−Nのフレームレートに比べて速すぎる場
合は負スタッフが行なわれ、H3バイトはペイロードの
VC−4となる。同時に、5つのDビットを反転し受信
側にスタッフが実行されたことを伝達する。受信側では
5つのDビットの多数決による反転の識別、すなわち、
5ビット中3ビット以上のDビットが反転していればポ
インタ値を1減少する。
【0007】図2に従来の無線デジタル伝送システムの
ブロック図を示す。ここで、まず16(=24 )QAM
について説明する。
【0008】図2の(A)は16QAMの無線デジタル
伝送システムであり、変調装置(送信装置)は差動符号
器301と変調器302とを備え、復調装置(受信装
置)は復調器303と差動復号器304とを備えてい
る。図4は16QAMの信号点配置を表している。図5
の(A)は変調装置のH2バイト(I,Dビット)の配
置を表している。図4にて第1パスのPchをS11、Q
chをS12、第2パスのPchをS21,QchをS22
する。
【0009】1信号点誤りによるビット誤りが最大にな
るのは、第1に図4内の信号点Aが信号点Bに誤った時
もしくは信号点Bが信号点Aに誤った時、第2に信号点
Cが信号点Dに誤った時もしくは信号点Dが信号点Cに
誤った時である。
【0010】H2バイトのタイムスロットで、図内の信
号点Aが信号点Bへ誤ったときのIビットのビット誤り
は3ビットとなり変調装置のH2バイトのデータは図5
の(B)のようになりH2バイト中、S11のIビットが
2ビット(2ビット目の誤りは差動変換により1ビット
目の誤りが伝播したため)、S21のIビットが1ビット
誤りとなりH1、H2バイトのIビット5ビット中、3
ビットが誤りとなり多数決判定が正しく行なわれず誤っ
てポインタ値を増減してしまう。
【0011】同様に信号点Cが信号点Dに誤った時のI
ビットのビット誤りも3ビットとなり、変調装置のH2
バイトのデータは図5の(E)のようになり、H2バイ
ト中、S12のDビットが2ビット(2ビット目の誤りは
差動変換により1ビット目の誤りが伝播したため)、S
22のDビットが1ビット誤りとなり、H1、H2バイト
のDビット5ビット中、3ビットが誤りとなり、多数決
判定が正しく行なわれず、誤ってポインタ値を増減して
しまい、信号分離を行なった際に誤りを生じてしまう。
【0012】次に、64=(26 )QAMについて説明
する。
【0013】図2の(B)は64QAMの無線デジタル
伝送システムであり、変調装置(送信装置)は差動符号
器401と変調器402とを備え、復調装置(受信装
置)は復調器403と差動復号器404とを備えてい
る。図6は64QAMの信号点配置を表している。図7
の(A)は変調装置のH1,H2バイト(I、Dビッ
ト)の配置を表している。
【0014】図6にて第1パスのPchをS11、Qch
をS12、第2パスのPchをS21、QchをS22、第3
パスのPchをS31、QchをS32とする。
【0015】1信号点誤りによるビット誤りが最大にな
るのは、第1に図6内の信号点Aが信号点Bに誤った時
もしくは信号点Bが信号点Aに誤った時、第2に信号点
Cが信号点Dに誤った時もしくは信号点Dが信号点Cに
誤った時である。
【0016】H2バイトのタイムスロットで、図内の信
号点Aが信号点Bへ誤ったときのIビットのビット誤り
は4ビットとなり、変調装置のH2バイトのデータは図
7の(B)のようになり、H2バイト中、S11のIビッ
トが2ビット(2ビット目の誤りは差動変換により1ビ
ット目の誤りが伝播したため)、S21のIビットが1ビ
ット、S31のIビットが1ビット誤りとなり、H1、H
2バイトのIビット5ビット中、4ビットが誤りとな
り、多数決判定が正しく行なわれず、誤ってポインタ値
を増減してしまう。
【0017】同様に信号点Cが信号点Dに誤った時のI
ビット誤りも4ビットとなり、変調段のH1、H2バイ
トのデータは図7の(D)のようになり、H2バイト
中、S12のDビットが2ビット(2ビット目の誤りは差
動変換により1ビット目の誤りが伝播したため)、S22
のDビットが1ビット、S32のDビットが1ビット誤り
となり、H1、H2バイトのDビット5ビット中、4ビ
ットが誤りとなり、多数決判定が正しく行なわれず、ポ
インタ値を増減してしまい、信号分離を行なった際に誤
りを生じてしまうという欠点がある。
【0018】
【発明が解決しようとする課題】上述したように、従来
の無線デジタル伝送システムでは変調波の信号点の誤り
方によりSDHのSTM−NフレームフォーマットのH
1、H2バイト中のスタッフィングコントロール用のI
ビットもしくはDビットの多数決判定に影響を与えるビ
ット誤りが生じ、誤ってポインタ値を増減してしまい、
正しく信号分離が行なわれないという欠点を有してい
た。
【0019】その故に、本発明の技術的課題は、正しく
信号分離を行なうことができる無線デジタル伝送システ
ムを提供することにある。
【0020】
【課題を解決するための手段】本発明による無線デジタ
ル伝送システムは、SDHのSTM−N信号を直交振幅
変復調(2M QAM)(M≧4)を用いて伝送する無線
デジタル伝送システムにおいて、送信側に、第1列から
第M列までの変調入力信号中の第L(L≦M)列を(L
−1)ビット遅延する第2列〜第M列の(M−1)個の
遅延回路と、第1列の変調入力信号と第2列の遅延回路
の出力とを差動変換し、第1列および第2列の差動変換
した信号を出力する差動符号器と、第1列および第2列
の差動変換した信号と第3列〜第M列の遅延回路の出力
とを入力とし直交振幅変調する変調器とを備え、受信側
に、直交振幅変調した信号を受信信号として受け、この
受信信号を直交振幅変調して第1列〜第M列の復調した
信号を出力する復調器と、第1列および第2列の復調し
た信号を第1列および第2列の復号した信号に復号する
差動復号器と、第1列および第2列の復号した信号と第
3列〜第(M−1)列の復調した信号の第L列を(M−
L)ビット遅延する第1列〜第(M−1)列の(M−
1)個の遅延回路とを備えることを特徴とする。
【0021】
【作用】変調器入力に設けた遅延回路により変調器に入
力する各データ列の位相をずらし、復調器出力の遅延回
路により各データ列の位相をもとに戻すことにより、信
号点誤りによるビット誤りを分散させる。
【0022】
【実施例】以下、図面を参照して本発明の実施例につい
て説明する。
【0023】図1は本発明の一実施例による無線デジタ
ル伝送システムを示す。
【0024】ここでは、まず16QAMについて説明す
る。図1の(A)は16QAMの一実施例のブロック図
である。図1(A)に示す無線デジタル伝送システムに
おいて、変調装置(送信装置)は3個の遅延回路10
1、102、103と、差動符号器104と、変調器1
05とを備え、復調装置(受信装置)は復調器106
と、差動復号器107と、3個の遅延回路108、10
9、110とを備えている。16QAMの信号点配置を
図4に示す。
【0025】変調装置の入力信号1〜4において各信号
列の位相関係をずらすために、入力信号1については遅
延を行なわず、入力信号2は遅延回路101により1ビ
ット遅延し、入力信号3は遅延回路102により2ビッ
ト遅延し、入力信号4は遅延回路103により3ビット
遅延する。その後、入力信号1、2については差動変換
を行なうために差動符号器104にて各信号についてタ
イムスロットごとに加算をする。次に、入力信号1の差
動符号器104の出力信号5を第1パスのPch
(S11)、入力信号2の差動符号器104の出力信号6
を第1パスのQch(S12)、入力信号3の遅延回路1
02の出力を第2パスのPch(S21)、入力信号4の
遅延回路103の出力を第2パスのQch(S22)とし
て変調器105に入力する。変調器105にて直交振幅
変調した信号は変調信号7として復調装置へ送信され
る。
【0026】復調装置において、復調器106は変調信
号7を受信信号として受信し、それを復調する。例え
ば、この時に図4の16QAMの信号点配置において、
ある1信号点である信号点Aが信号点Bに誤った場合、
もしくは信号点Bが信号点Aに誤った場合、H2バイト
(I、Dビット)は変調器105の前段にて設けた遅延
回路101、102、103により、図5の(C)のよ
うな配置となり、H2バイトの誤りビットはS11のIビ
ットが2ビットとなる。ここで、S11のIビットの2ビ
ット目の誤りは差動変換によりS11のIビットの1ビッ
ト目の誤りが伝播したためである。復調器106の出力
信号8、9は差動復号器107により復号される。復号
された信号10は遅延回路108により3ビット遅延さ
れ、復号された信号11は遅延回路109による2ビッ
ト遅延され、復調器106の出力信号12は遅延回路1
10により1ビット遅延されることにより、H2バイト
の内部は図5の(D)のようになり、変調前の信号と同
じものを得ることができ、なおかつ誤りは分散されてい
るため変調波の1信号点誤りによるIビットの誤りが最
大2ビットだけとなり、5ビットのIビット中、3ビッ
トは正しく伝送されるため、多数決判定が正しく行なわ
れ、ポインタ値は正常に1増加される。
【0027】また、図4の16QAMの信号点配置にお
いて信号点Cが信号点Dに誤った場合、もしくは信号点
Dが信号点Cに誤った場合は、信号点Aが信号点Bに誤
った場合と同様の動作により、H2バイトの内部は図5
の(G)のようになり、誤りは分散され、変調波の1信
号点誤りによるDビットの誤りが最大2ビットだけとな
り、5ビットのDビット中、3ビットは正しく伝送され
るため、多数決判定が正しく行なわれ、ポインタ値は正
常に1減少されることにより、信号分離も正常に行なわ
れる。
【0028】次に、64QAMについて説明する。図1
の(B)は64QAMの一実施例のブロック図である。
図1(B)に示す無線デジタル伝送システムにおいて、
変調装置(送信装置)は5個の遅延回路201、20
2、203,204、205と、差動符号器206と、
変調器207とを備え、復調装置(受信装置)は復調器
208と、差動復号器209と、5個の遅延回路21
0、211、212、213、214とを備えている。
64QAMの信号点配置を図6に示す。
【0029】変調装置の入力信号21〜26において各
信号列の位相関係をずらすために、入力信号21につい
ては遅延を行なわず、入力信号22は遅延回路201に
より1ビット遅延し、入力信号23は遅延回路202に
より2ビット遅延し、入力信号24は遅延回路203に
より3ビット遅延し、入力信号25は遅延回路204に
より4ビット遅延し、入力信号26は遅延回路205に
より5ビット遅延する。その後、入力信号21、22に
ついては差動変換を行なうために差動符号器206にて
各信号についてタイムスロットごとに加算をする。
【0030】次に、入力信号21の差動符号器206の
出力信号27を第1パスのPch(S11)、入力信号2
2の差動符号器206の出力信号28を第1パスのQc
h(S12)、入力信号23の遅延回路202の出力を第
2パスのPch(S21)、入力信号24の遅延回路20
3の出力を第2パスのQch(S22)、入力信号25の
遅延回路204の出力を第3パスのPch(S31)、入
力信号26の遅延回路205の出力を第3パスのQch
(S32)として変調器207に入力する。変調器207
にて直交振幅変調した信号は変調信号29として復調段
へ送信される。
【0031】復調装置において、復調器208は変調信
号29を受信信号として受信し、それを復調する。例え
ば、この時に図6の64QAMの信号点配置において、
ある1信号点である信号点Aが信号点Bに誤った場合、
もしくは信号点Bが信号点Aに誤った場合、H2バイト
(I、Dビット)は変調器207の前段にて設けた遅延
回路201、202、203、204、205により、
図5の(C)のような配置となり、H2バイトの誤りビ
ットはS11のIビットが2ビットとなる。ここで、S11
のIビットの2ビット目の誤りは差動変換によりS11
Iビットの1ビット目の誤りが伝播したためである。復
調器208の出力信号30、31は差動復号器209に
より復号される。復号された信号32は遅延回路210
により5ビット遅延され、復号された信号33は遅延回
路211により4ビット遅延され、復調器208の出力
信号34は遅延回路212により3ビット遅延され、復
調器208の出力信号35は遅延回路213により2ビ
ット遅延され、復調器208の出力信号36は遅延回路
214により1ビット遅延されることにより、H1、H
2バイトの内部は図7の(C)のようになり、変調前の
信号と同じものを得ることができ、なおかつ誤りは分散
されているため変調波の1信号点誤りによるIビットの
誤りが最大2ビットだけとなり、5ビットのIビット
中、3ビットは正しく伝送されるため、多数決判定が正
しく行なわれ、ポインタ値は正常に1増加される。
【0032】また、図6の64QAMの信号点配置にお
いて信号点Cが信号点Dに誤った場合、もしくは信号点
Dが信号点Cに誤った場合は、信号点Aが信号点Bに誤
った場合と同様の動作により、H1、H2バイトの内部
は図7の(E)のようになり誤りは分散され、変調波の
1信号点誤りによるDビットの誤りが最大2ビットだけ
となり、5ビットのDビット中、3ビットは正しく伝送
されるため多数決判定が正しく行なわれ、ポインタ値は
正常に1減少されることにより、信号分離も正常に行な
われる。
【0033】尚、本発明は上述した実施例に限定される
ものではなく、本発明の要旨を逸脱しない範囲内で種々
の変更が可能であるのは勿論である。例えば、16QA
Mや64QAMに限らず、他の変調方式(2M QAM
(M≧4))においても同様の効果を得ることができ
る。
【0034】
【発明の効果】以上説明したように本発明は、変調器入
力に設けた遅延回路により変調器に入力する各データ列
の位相をずらし、復調器出力の遅延回路により各データ
列の位相をもとに戻すことにより、信号点誤りによるビ
ット誤りを分散させ、スタッフィングコントロールビッ
トの多数決判定を正しく行ない、誤ってポインタ値を増
減してしまうことによる信号分離の誤りを防ぐことがで
きるという効果を奏する。
【図面の簡単な説明】
【図1】本発明の一実施例による無線デジタル伝送シス
テムのブロック図であり、(A)は16QAMの実施例
を示し、(B)は64QAMの実施例を示す。
【図2】従来の無線デジタル伝送システムのブロック図
であり、(A)は16QAMの実施例を示し、(B)は
64QAMの実施例を示す。
【図3】SDHシステムのフレームフォーマットを示す
図である。
【図4】16QAMの信号点配置を示す図である。
【図5】16QAMの場合の変調装置のH2バイトを示
す図である。
【図6】64QAMの信号点配置を示す図である。
【図7】64QAMの場合の変調装置のH1、H2バイ
トを示す図である。
【符号の説明】
101 1ビット遅延回路 102 2ビット遅延回路 103 3ビット遅延回路 104 差動符号器 105 変調器 106 復調器 107 差動復号器 108 3ビット遅延回路 109 2ビット遅延回路 110 1ビット遅延回路 201 1ビット遅延回路 202 2ビット遅延回路 203 3ビット遅延回路 204 4ビット遅延回路 205 5ビット遅延回路 206 差動符号器 207 変調器 208 復調器 209 差動復号器 210 5ビット遅延回路 211 4ビット遅延回路 212 3ビット遅延回路 213 2ビット遅延回路 214 1ビット遅延回路

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 SDH(Synchronous Di
    gital Hierarchy)のSTM−N(Sy
    nchronous TransportModule
    −N)信号を直交振幅変復調(2M QAM)(M≧4)
    を用いて伝送する無線デジタル伝送システムにおいて、 送信側に、第1列から第M列までの変調入力信号中の第
    L(L≦M)列を(L−1)ビット遅延する第2列〜第
    M列の(M−1)個の遅延回路と、前記第1列の変調入
    力信号と前記第2列の遅延回路の出力とを差動変換し、
    第1列および第2列の差動変換した信号を出力する差動
    符号器と、前記第1列および第2列の差動変換した信号
    と前記第3列〜第M列の遅延回路の出力とを入力とし直
    交振幅変調する変調器とを備え、 受信側に、直交振幅変調した信号を受信信号として受
    け、該受信信号を直交振幅変調して第1列〜第M列の復
    調した信号を出力する復調器と、前記第1列および第2
    列の復調した信号を第1列および第2列の復号した信号
    に復号する差動復号器と、前記第1列および第2列の復
    号した信号と前記第3列〜第(M−1)列の復調した信
    号の第L列を(M−L)ビット遅延する第1列〜第(M
    −1)列の(M−1)個の遅延回路とを備えることを特
    徴とする無線デジタル伝送システム。
  2. 【請求項2】 SDH(Synchronous Di
    gital Hierarchy)のSTM−N(Sy
    nchronous TransportModule
    −N)信号を直交振幅変復調(2M QAM)(M≧4)
    を用いて伝送する無線デジタル伝送システムの送信装置
    において、 第1列から第M列までの変調入力信号中の第L(L≦
    M)列を(L−1)ビット遅延する第2列〜第M列の
    (M−1)個の遅延回路と、 前記第1列の変調入力信号と前記第2列の遅延回路の出
    力とを差動変換し、第1列および第2列の差動変換した
    信号を出力する差動符号器と、 前記第1列および第2列の差動変換した信号と前記第3
    列〜第M列の遅延回路の出力とを入力とし直交振幅変調
    する変調器とを備えることを特徴とする無線デジタル伝
    送システムの送信装置。
  3. 【請求項3】 請求項2記載の送信装置から伝送されて
    くる直交振幅変調した信号を受信信号として受ける無線
    デジタル伝送システムの受信装置において、 前記受信信号を直交振幅変調して第1列〜第M列の復調
    した信号を出力する復調器と、 前記第1列および第2列の復調した信号を第1列および
    第2列の復号した信号に復号する差動復号器と、 前記第1列および第2列の復号した信号と前記第3列〜
    第(M−1)列の復調した信号の第L列を(M−L)ビ
    ット遅延する第1列〜第(M−1)列の(M−1)個の
    遅延回路とを備えることを特徴とする無線デジタル伝送
    システムの受信装置。
JP5147488A 1993-06-18 1993-06-18 無線デジタル伝送システム Expired - Lifetime JP2581395B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5147488A JP2581395B2 (ja) 1993-06-18 1993-06-18 無線デジタル伝送システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5147488A JP2581395B2 (ja) 1993-06-18 1993-06-18 無線デジタル伝送システム

Publications (2)

Publication Number Publication Date
JPH0715483A true JPH0715483A (ja) 1995-01-17
JP2581395B2 JP2581395B2 (ja) 1997-02-12

Family

ID=15431531

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5147488A Expired - Lifetime JP2581395B2 (ja) 1993-06-18 1993-06-18 無線デジタル伝送システム

Country Status (1)

Country Link
JP (1) JP2581395B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100388400B1 (ko) * 1998-11-06 2003-06-25 마츠시타 덴끼 산교 가부시키가이샤 송신 장치, 수신 장치, 기지국 장치 및 송신 방법
US7717487B2 (en) 2007-11-28 2010-05-18 Toyota Jidosha Kabushiki Kaisha Seat holding portion structure

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100388400B1 (ko) * 1998-11-06 2003-06-25 마츠시타 덴끼 산교 가부시키가이샤 송신 장치, 수신 장치, 기지국 장치 및 송신 방법
US7717487B2 (en) 2007-11-28 2010-05-18 Toyota Jidosha Kabushiki Kaisha Seat holding portion structure

Also Published As

Publication number Publication date
JP2581395B2 (ja) 1997-02-12

Similar Documents

Publication Publication Date Title
AU658402B2 (en) Clock rate matching in independent networks
US4355397A (en) Full duplex communication system for voice grade channels
EP0407673B1 (en) Process of synchronizing a receiving modem after a training on data
EP0761043A1 (en) High performance modem using pilote symbols for equalization and frame synchronization
KR970072721A (ko) 디지탈 오디오 방송용 송신 시스템
GB2120908A (en) Digital transmission systems
US5150383A (en) Asynchronous quadrature demodulator
WO2001097420A2 (en) Multiplexing digital communication system
CA2184530A1 (en) Apparatus for high-speed simultaneous voice/data communications
JP2823192B2 (ja) 受信装置
US4087677A (en) Digital PSK modem
JP2581395B2 (ja) 無線デジタル伝送システム
US5901135A (en) Signal constellation time division multiplexing arrangement
US7933354B2 (en) Encoding and decoding architecture and method for pipelining encoded data or pipelining with a look-ahead strategy
EP1278321A1 (en) Different type payload transport interface for line applications at high frequency
US5285458A (en) System for suppressing spread of error generated in differential coding
JPS63172535A (ja) 冗長ビツト可変デイジタル通信装置
EP0534180B1 (en) MSK signal demodulating circuit
JPS63172536A (ja) 符号化率可変デイジタル通信装置
JP3029283B2 (ja) フレーム同期方式
JP3029282B2 (ja) フレーム同期方式並びにこの方式を適用した受信装置
JP3313394B2 (ja) デジタル多重無線方式におけるビットインタリーブ機能付変復調器
JP2002094588A (ja) クロック再生装置
EP0360241A2 (en) Error correction system in a multicarrier radio transmission system
US20030123592A1 (en) Clock and data recovery unit

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19961001

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071121

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081121

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081121

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091121

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091121

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101121

Year of fee payment: 14

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111121

Year of fee payment: 15

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111121

Year of fee payment: 15

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121121

Year of fee payment: 16

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121121

Year of fee payment: 16

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131121

Year of fee payment: 17

EXPY Cancellation because of completion of term