JPH06342561A - Equalizer filter and magnetic disk system - Google Patents

Equalizer filter and magnetic disk system

Info

Publication number
JPH06342561A
JPH06342561A JP13039693A JP13039693A JPH06342561A JP H06342561 A JPH06342561 A JP H06342561A JP 13039693 A JP13039693 A JP 13039693A JP 13039693 A JP13039693 A JP 13039693A JP H06342561 A JPH06342561 A JP H06342561A
Authority
JP
Japan
Prior art keywords
filter
amplitude
equalizer
circuit
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP13039693A
Other languages
Japanese (ja)
Inventor
Kenichi Hase
健一 長谷
Ryutaro Hotta
龍太郎 堀田
Hiroshi Kimura
博 木村
Koichi Tanno
公一 淡野
Ken Uragami
憲 浦上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP13039693A priority Critical patent/JPH06342561A/en
Publication of JPH06342561A publication Critical patent/JPH06342561A/en
Pending legal-status Critical Current

Links

Landscapes

  • Digital Magnetic Recording (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Networks Using Active Elements (AREA)

Abstract

PURPOSE:To form an equalizer filter having no manufacturing difficulty, which is constituted of current output type gm amplifiers capable of obtaining a stable output potential and high output impedance with a comparatively simple circuit. CONSTITUTION:The equalizer filter is constituted of variable conductance amplifiers 1, 2, load resistances 5, 6, variable negative resistance 7, capacitance 9, detection means 10 for amplitude of the filter output, and means to control resistance value of the variable negative resistance 7 by a current 8. The resistance value of the variable negative resistance 7 is controlled by an amplitude detecting means 10 in accordance with the amplitude information preset in a register 12 so that the detected output amplitude coincides with the amplitude information.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、アクチブフィルタに関
するものであり、更に詳しくは、外部から入力される入
力信号について、そこに含まれる高域のノイズをカット
するだけでなく、その入力信号の波形を修正して出力す
るイコライザとしても機能するアクチブフィルタ(かか
るアクチブフィルタを以後、イコライザフィルタと云
う)に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an active filter, and more specifically, it not only cuts high frequency noise contained in an input signal input from the outside but also cuts the input signal of the input signal. The present invention relates to an active filter that also functions as an equalizer that corrects and outputs a waveform (this active filter is hereinafter referred to as an equalizer filter).

【0002】かかるイコライザフィルタ適用の具体例を
次に説明して、本発明の産業上の利用分野を更に明らか
にする。さて、磁気ディスク装置では、一般にディスク
から磁気ヘッドにより読みだしたアナログ波形のピーク
の位置を検出し、該位置の信号レベルを2値化すること
により、ディジタルデータに変換して出力する。
A specific example of applying the equalizer filter will be described below to further clarify the industrial application field of the present invention. Generally, in a magnetic disk device, the position of a peak of an analog waveform read from a disk by a magnetic head is detected, and the signal level at the position is binarized to be converted into digital data and output.

【0003】しかし、その読み出し波形は、読み出し位
置が、回転しているディスクの内周にあるか外周にある
かということや、信号の記録再生速度、磁気ヘッド及び
ディスク媒体の性質等によって色々異なるため、そのま
まの波形では正確なピーク位置の検出が困難である。そ
こで正確なピーク位置の検出を可能にするため、読み出
し波形について様々な波形整形処理を行ない、その後に
ピーク位置の検出を行うのが普通である。
However, the read waveforms are different depending on whether the read position is on the inner circumference or the outer circumference of the rotating disk, the signal recording / reproducing speed, the characteristics of the magnetic head and the disk medium, and the like. Therefore, it is difficult to accurately detect the peak position with the waveform as it is. Therefore, in order to accurately detect the peak position, it is usual to perform various waveform shaping processing on the read waveform and then detect the peak position.

【0004】図7は、このようにして、読み出し波形に
ついて従来行われている波形整形処理回路の概略構成を
示すブロック図である。同図に見られるように、波形整
形処理回路は、AGCアンプ201、イコライザフィル
タ202、振幅検出回路203、ピーク検出回路204
で構成される。
FIG. 7 is a block diagram showing a schematic configuration of a waveform shaping processing circuit which has been conventionally used for the read waveform in this way. As shown in the figure, the waveform shaping processing circuit includes an AGC amplifier 201, an equalizer filter 202, an amplitude detection circuit 203, and a peak detection circuit 204.
Composed of.

【0005】図7において、AGCアンプ201は、読
み出し波形を入力され増幅して出力するアンプである
が、主にディスクの内外周で変化する読み出し波形の振
幅を一定に保つための増幅回路で、イコライザフィルタ
202の出力側で振幅を検出する振幅検出回路203を
使い、該振幅が一定になるようにAGCアンプ201を
フィードバック制御している。
In FIG. 7, an AGC amplifier 201 is an amplifier which inputs and amplifies a read waveform and outputs the read waveform. The AGC amplifier 201 is an amplifier circuit which mainly maintains a constant amplitude of the read waveform which changes in the inner and outer circumferences of the disk. An amplitude detection circuit 203 for detecting the amplitude is used on the output side of the equalizer filter 202, and the AGC amplifier 201 is feedback-controlled so that the amplitude becomes constant.

【0006】イコライザフィルタ202は、ピーク検出
回路204で正確なピーク位置を検出できるように、パ
ルス・スリミング(なだらかな山状の波形だとピーク位
置検出が難しいので、これを急峻な槍状の波形に修正し
てピーク位置検出を容易にする整形処理)やノイズの除
去を行なうもので、システムに応じて最適な特性を持つ
ことが求められる。
The equalizer filter 202 is a pulse slimming (a peak having a gentle peak shape is difficult to detect the peak position so that the peak detecting circuit 204 can detect an accurate peak position. It is necessary to have the optimum characteristics according to the system by correcting the noise and removing noise).

【0007】本発明は、以上説明した如き事情により、
読み出し波形の整形処理用等として用いられるようなイ
コライザフィルタの改良に関するものであり、更に具体
的には、イコライザフィルタそのものにAGC(自動利
得制御)機能を持たせ、簡略な回路で、最適な波形整形
処理を行うことができ、読み出し波形の再生マージン向
上を可能にするような、かかるイコライザフィルタの改
良に関するものである。
The present invention is based on the above-mentioned circumstances.
The present invention relates to an improvement of an equalizer filter used for shaping read waveforms, and more specifically, an equalizer filter itself is provided with an AGC (automatic gain control) function, and a simple circuit is used to obtain an optimum waveform. The present invention relates to an improvement of such an equalizer filter that can perform a shaping process and improve a reproduction margin of a read waveform.

【0008】[0008]

【従来の技術】図6は、イコライザフィルタの従来例を
示す回路図である。説明を簡単化する都合上、フィルタ
としては1次ローパスフィルタと言われるフィルタを示
している。同図に示すフィルタは、二つの可変gm回路
(コンダクタンスgmを可変させることのできるアンプ
で、可変コンダクタンスアンプ或いはトランスコンダク
タンスアンプとも云う)101、102、gmを変化さ
せる電流源(Igm)103、104、前記gm回路の
出力負荷抵抗(RL)105、106、負性抵抗回路
(NIC)107、前記負性抵抗回路の制御電流源(I
nic)108、および、容量(C1)109から成っ
ている。
2. Description of the Related Art FIG. 6 is a circuit diagram showing a conventional example of an equalizer filter. For the sake of simplifying the explanation, a filter called a first-order low-pass filter is shown as the filter. The filter shown in the figure has two variable gm circuits (amplifiers capable of varying the conductance gm, also called variable conductance amplifiers or transconductance amplifiers) 101, 102, current sources (Igm) 103, 104 for varying gm. , An output load resistance (RL) 105, 106 of the gm circuit, a negative resistance circuit (NIC) 107, a control current source (I) of the negative resistance circuit.
nic) 108 and a capacitor (C1) 109.

【0009】このフィルタ回路の出力と入力の比である
伝達特性をH1(s)で表わすと(ここでsは複素角周
波数)、H1(s)は、前記のコンダクタンスgm、容
量C1を用いて次式で表される。
When the transfer characteristic, which is the ratio of the output to the input of this filter circuit, is represented by H1 (s) (where s is a complex angular frequency), H1 (s) is calculated by using the conductance gm and the capacitance C1. It is expressed by the following equation.

【0010】[0010]

【数1】 [Equation 1]

【0011】この時、フィルタの遮断周波数fcは、At this time, the cutoff frequency fc of the filter is

【数2】 [Equation 2]

【0012】となる。また可変gm回路(可変コンダク
タンスアンプ)101、102として例えば、後述の図
2の(a)に示す如き回路を用いた場合、コンダクタン
スgmの値は、コンダクタンスgmを変化させる電流源
(Igm)103、104の電流値Igmを用いて、
[0012] When, for example, a circuit as shown in FIG. 2A described later is used as the variable gm circuits (variable conductance amplifiers) 101 and 102, the value of the conductance gm is a current source (Igm) 103 that changes the conductance gm. Using the current value Igm of 104,

【0013】[0013]

【数3】 [Equation 3]

【0014】と表されるので、電流値Igmを変化させ
ることで、コンダクタンスgmが変わり、それによって
フィルタの遮断周波数fcを変化させることができる。
ここでVT は熱電圧(=kT/q)を示す(kはボルツ
マン定数、Tは絶対温度、qは電子の電荷)。なお、抵
抗と容量で構成されるRCフィルタにおいて、遮断周波
数fcを変化させようとすると、抵抗値を制御しなくて
はならず、抵抗値の制御は一般に困難な場合があるの
で、このような場合、外部から電流値Igmを変化させ
ることで簡単に遮断周波数fcを変化させることのでき
るフィルタ回路(つまり可変コンダクタンスアンプを用
いたフィルタ回路)は都合の良い回路とされている。
Since the conductance gm is changed by changing the current value Igm, it is possible to change the cutoff frequency fc of the filter.
Here, V T represents a thermal voltage (= kT / q) (k is Boltzmann's constant, T is absolute temperature, and q is electron charge). In an RC filter including a resistor and a capacitor, if the cutoff frequency fc is to be changed, the resistance value has to be controlled, and it is generally difficult to control the resistance value. In this case, a filter circuit (that is, a filter circuit using a variable conductance amplifier) that can easily change the cutoff frequency fc by changing the current value Igm from the outside is a convenient circuit.

【0015】ところで、図6において、可変gm回路1
01から電流の変化分を出力として取り出すには、電流
を供給する回路が必要となる。そこで可変gm回路10
1に、電流供給用の電流源を付加した電流出力gmアン
プが考えられるが、この場合、出力の電位を安定させる
自己バイアス回路が複雑になると共に、高い出力インピ
ーダンスの安定した特性を得るのが難しいという問題が
あった。
By the way, in FIG. 6, the variable gm circuit 1
A circuit for supplying a current is required to extract the change in the current from 01 as an output. Therefore, the variable gm circuit 10
1 may be a current output gm amplifier in which a current source for current supply is added, but in this case, a self-bias circuit that stabilizes the output potential becomes complicated and stable characteristics with high output impedance are obtained. There was a problem that it was difficult.

【0016】そこで、図6に示すように、電流供給用の
電流源の代わりに、出力負荷抵抗(RL)105、10
6を接続して図示せざる電源から電流を供給し、その抵
抗成分を打ち消すために、負性抵抗回路(NIC)10
7を接続し、比較的簡略な回路で安定した出力電位と、
高い出力インピーダンスを得ることのできる電圧入力電
流出力形のgmアンプ(可変コンダクタンスアンプ10
1)が用いられるようになった。
Therefore, as shown in FIG. 6, instead of a current source for supplying current, output load resistors (RL) 105, 10
Negative resistance circuit (NIC) 10 is connected in order to supply current from a power source (not shown) and cancel the resistance component.
7 is connected, and a stable output potential with a relatively simple circuit,
Voltage input current output type gm amplifier (variable conductance amplifier 10) capable of obtaining high output impedance
1) has come to be used.

【0017】この時、例えば、負性抵抗回路(NIC)
107としては、後述の図3の(a)に示す如き回路を
用いた場合、
At this time, for example, a negative resistance circuit (NIC)
As the 107, when a circuit as shown in FIG.

【0018】[0018]

【数4】 [Equation 4]

【0019】が成立するように、図3の(a)における
電流源(Inica)38及び抵抗(Rnica)37
を設定すれば、負荷抵抗(RL)105、106の抵抗
成分を打ち消すことができる。
In order to satisfy the above condition, the current source (Inica) 38 and the resistor (Rnica) 37 in FIG.
By setting, it is possible to cancel the resistance components of the load resistances (RL) 105 and 106.

【0020】なお、先に説明した図7におけるイコライ
ザフィルタ202として、図6を参照して説明した如き
フィルタが用いられるようになった事情について、参考
までに以下、簡単に説明しておく。近年、装置の小型
化、高速化の要求や、扱う信号の多様化にともなって、
高性能、高機能の1チップ信号処理LSIが必要となっ
ている。特に磁気ディスクでは、記録密度の向上のた
め、ディスクの内周と外周で、記録、再生速度を変化さ
せる方式が採用され始めている。
The circumstances in which the filter described with reference to FIG. 6 is used as the equalizer filter 202 in FIG. 7 described above will be briefly described below for reference. In recent years, with the demand for smaller and faster devices and the diversification of handled signals,
A high-performance and high-function one-chip signal processing LSI is required. Particularly in magnetic disks, a method of changing the recording and reproducing speeds on the inner and outer circumferences of the disk has begun to be adopted in order to improve the recording density.

【0021】この記録方式においては、ディスクの内周
と外周で再生信号の周波数成分が異なるため、再生系の
信号処理回路では、それぞれの周波数成分に最適化され
た回路特性が要求される。そこで図7におけるイコライ
ザフィルタ202では、電流出力形のgm回路(可変コ
ンダクタンスアンプ)と容量Cを用いた構成の特性可変
フィルタ(図6)が、オンチップフィルタに有利である
として、実現され用いられているのである。
In this recording method, since the frequency components of the reproduced signal are different on the inner and outer circumferences of the disc, the signal processing circuit of the reproducing system is required to have circuit characteristics optimized for each frequency component. Therefore, in the equalizer filter 202 in FIG. 7, the characteristic variable filter (FIG. 6) having a configuration using the current output type gm circuit (variable conductance amplifier) and the capacitance C is realized and used because it is advantageous to the on-chip filter. -ing

【0022】[0022]

【発明が解決しようとする課題】上記従来技術では、比
較的簡略な回路で安定した出力電位と、高い出力インピ
ーダンスを得ることのできる電流出力形gmアンプ構成
のイコライザフィルタを実現できるが、そのためには、
上記(数4)式を精度よく実現すること、すなわち、図
6において負荷抵抗(RL)105、106、図3の
(a)において抵抗(Rinca)37、電流源(Ii
nca)38をそれぞれ精度よく実現すること、が必要
であり、それは製造上難しいという問題があった。
In the above-mentioned prior art, it is possible to realize an equalizer filter having a current output type gm amplifier structure which can obtain a stable output potential and a high output impedance with a relatively simple circuit. Is
Achieving the above formula (4) with high accuracy, that is, the load resistors (RL) 105 and 106 in FIG. 6, the resistor (Rinca) 37, the current source (Ii in FIG.
nca) 38 must be realized with high accuracy, which is a problem in manufacturing.

【0023】本発明の目的は、かかる従来技術の問題点
を解決し、比較的簡略な回路で安定した出力電位と、高
い出力インピーダンスを得ることのできる電流出力形g
mアンプ構成のイコライザフィルタであって、製造上の
難点を有しないイコライザフィルタを提供することにあ
る。更に、かかるイコライザフィルタを取り入れた磁気
ディスクシステムを提供することにある。
The object of the present invention is to solve the problems of the prior art and to obtain a stable output potential and a high output impedance with a relatively simple circuit.
It is an object of the present invention to provide an equalizer filter having an m-amplifier structure and having no difficulty in manufacturing. Another object is to provide a magnetic disk system incorporating such an equalizer filter.

【0024】[0024]

【課題を解決するための手段】上記目的達成のため本発
明では、可変コンダクタンスアンプと、該アンプの出力
として電流出力を得るために接続する負荷抵抗と、前記
負荷抵抗の抵抗成分を打ち消すために接続する可変負性
抵抗と、容量と、を少なくとも含んで成るアクチブフィ
ルタであって、外部から入力される入力信号について、
そこに含まれる高域のノイズをカットするだけでなく、
その入力信号の波形を修正して出力するイコライザとし
ても機能する前記アクチブフィルタであるイコライザフ
ィルタにおいて、
To achieve the above object, in the present invention, a variable conductance amplifier, a load resistor connected to obtain a current output as the output of the amplifier, and a resistance component of the load resistor are canceled. A variable negative resistance to be connected, and an active filter comprising at least a capacitance, for an input signal input from the outside,
Not only does it cut the high-frequency noise it contains,
In an equalizer filter that is the active filter that also functions as an equalizer that corrects and outputs the waveform of the input signal,

【0025】そのフィルタ出力の振幅を検出する振幅検
出手段と、検出された該振幅が或る特定の値になるよう
に前記アクチブフィルタに含まれる前記可変負性抵抗の
抵抗値を制御して振幅制御を行う振幅制御手段と、を備
えた。
Amplitude detecting means for detecting the amplitude of the filter output, and an amplitude by controlling the resistance value of the variable negative resistance included in the active filter so that the detected amplitude has a certain value. Amplitude control means for performing control.

【0026】[0026]

【作用】振幅検出手段はフィルタ出力の振幅を検出す
る。振幅制御手段は、検出された振幅値と、あらかじめ
設定された振幅情報とを比較し、その差が解消するよう
に、可変負性抵抗の抵抗値を制御して振幅を制御する。
このようにして振幅を制御するということは、イコライ
ザフィルタ回路にAGC(自動利得制御)機能を持たせ
たことに相当し、従来技術ではAGCアンプとイコライ
ザフィルタを要したものを、本発明では、その両者を合
成して簡略で高精度なイコライザフィルタを実現したも
のということができる。
The amplitude detecting means detects the amplitude of the filter output. The amplitude control means compares the detected amplitude value with preset amplitude information, and controls the resistance value of the variable negative resistance to control the amplitude so as to eliminate the difference.
Controlling the amplitude in this way is equivalent to providing the equalizer filter circuit with an AGC (automatic gain control) function. In the present invention, the one that requires an AGC amplifier and an equalizer filter is required. It can be said that a simple and highly accurate equalizer filter is realized by combining the two.

【0027】振幅制御手段は、前述のようにして可変負
性抵抗の抵抗値を制御することにより、フィルタ・ゲイ
ン(利得)が制御され、それに伴ってイコライザフィル
タとしての所望のゲイン周波数特性が、フィルタの遮断
周波数特性、群遅延特性を変化させることなく、実現さ
れる手段として機能するわけである。遮断周波数特性、
群遅延特性を変化させたいときは、可変コンダクタンス
アンプにおけるコンダクタンスgmを可変させればよ
い。
The amplitude control means controls the filter gain (gain) by controlling the resistance value of the variable negative resistance as described above, and accordingly the desired gain frequency characteristic as the equalizer filter is It functions as a means to be realized without changing the cutoff frequency characteristic and the group delay characteristic of the filter. Cutoff frequency characteristics,
To change the group delay characteristic, the conductance gm of the variable conductance amplifier may be changed.

【0028】[0028]

【実施例】以下、本発明の実施例を図を参照して説明す
る。図1は、本発明の一実施例としてのイコライザフィ
ルタを示す回路図である。なお本実施例は、フィルタの
特性としては1次フィルタの場合を示している。
Embodiments of the present invention will now be described with reference to the drawings. FIG. 1 is a circuit diagram showing an equalizer filter as an embodiment of the present invention. The present embodiment shows the case of a primary filter as the characteristic of the filter.

【0029】図1において、gm回路(可変コンダクタ
ンスアンプ)1、2は、差動入力である入力電圧にたい
して、コンダクタンスgmの比で電流を出力する可変ト
ランスコンダクタンス回路を意味し、基準電流(Igm
1)3、4で動作する。この時、基準電流(Igm1)
3、4を変化させることで、gm回路のgm(コンダク
タンス)を変化することができる。
In FIG. 1, gm circuits (variable conductance amplifiers) 1 and 2 mean a variable transconductance circuit that outputs a current at a ratio of conductance gm to an input voltage that is a differential input, and a reference current (Igm).
1) Operates in 3 and 4. At this time, the reference current (Igm1)
The gm (conductance) of the gm circuit can be changed by changing 3 and 4.

【0030】負荷抵抗(RL1)5、6は、gm回路
1、2から電流を取り出すための電流供給用として、該
gm回路1、2の出力側に接続し、その抵抗成分を打ち
消すための負性抵抗回路(NIC)7を並列して接続す
る。負性抵抗回路(NIC)7は、基準電流(Inic
1)8で制御され、前記の(数4)式が成り立つように
精度良く設定する必要がある。
The load resistors (RL1) 5 and 6 are connected to the output side of the gm circuits 1 and 2 for supplying a current for extracting a current from the gm circuits 1 and 2, and have negative resistances for canceling their resistance components. Sex resistance circuit (NIC) 7 is connected in parallel. The negative resistance circuit (NIC) 7 has a reference current (Inic).
1) It is controlled by 8, and it is necessary to set it with high precision so that the formula (4) is satisfied.

【0031】本実施例では、イコライザフィルタの出力
(out)14に振幅検出回路10を接続し、検出した
出力振幅に応じて基準電流(Inic1)8を制御す
る。即ち振幅検出回路10に、比較の基準となる基準振
幅を、基準振幅情報を蓄えるレジスタ12から、ディジ
タル/アナログ変換器(DAC)11で、アナログ量に
変換して与え、これとの比較結果が零となるように基準
電流(Inic1)8を制御するわけである。
In this embodiment, the amplitude detection circuit 10 is connected to the output (out) 14 of the equalizer filter, and the reference current (Inic1) 8 is controlled according to the detected output amplitude. That is, the reference amplitude serving as a reference for comparison is supplied to the amplitude detection circuit 10 from the register 12 storing the reference amplitude information after being converted into an analog amount by the digital / analog converter (DAC) 11 and the comparison result with this is given. The reference current (Inic1) 8 is controlled so as to become zero.

【0032】ここでイコライザフィルタの出力振幅で負
性抵抗回路(NIC)7を制御する動作原理について説
明する。今、電流出力形のgmアンプ(gm回路1、
2)の出力電圧利得をAo、出力抵抗をZoとすると、
gmを用いて、
Here, the operation principle of controlling the negative resistance circuit (NIC) 7 by the output amplitude of the equalizer filter will be described. Now, a current output type gm amplifier (gm circuit 1,
If the output voltage gain of 2) is Ao and the output resistance is Zo,
Using gm,

【0033】[0033]

【数5】 [Equation 5]

【0034】なる関係が成り立つ。また1次フィルタの
DCゲインGoは、前記出力電圧利得Aoを用いて、
The following relationship holds. The DC gain Go of the first-order filter is obtained by using the output voltage gain Ao,

【0035】[0035]

【数6】 [Equation 6]

【0036】と表される。従って、前記出力電圧利得A
oが十分大きければ、DCゲインは1となる。また、出
力抵抗Zoは、負荷抵抗(RL1)5、6と、負性抵抗
(NIC)7の合成抵抗となるので、前記の(数4)式
が成り立てば、出力抵抗Zoは無限大となり、1次フィ
ルタのDCゲインも1となる。
It is expressed as Therefore, the output voltage gain A
If o is large enough, the DC gain is 1. Further, since the output resistance Zo is a combined resistance of the load resistances (RL1) 5 and 6 and the negative resistance (NIC) 7, the output resistance Zo becomes infinite if the above formula (Equation 4) holds. The DC gain of the primary filter is also 1.

【0037】なおこの時gm回路1、2の出力抵抗は、
前記負荷抵抗(RL1)5、6に対して十分大きいと仮
定している。また、前記(数4)式において等式が成り
立たない場合、例えば負荷抵抗(RL1)5、6が、負
性抵抗(NIC)7よりも大きい場合は、出力抵抗Zo
は正の有限の値を持ち、前記(数6)式より、1次フィ
ルタのDCゲインは1より小さくなる。
At this time, the output resistance of the gm circuits 1 and 2 is
It is assumed that the load resistances (RL1) 5 and 6 are sufficiently large. Further, when the equation does not hold in the equation (4), for example, when the load resistances (RL1) 5 and 6 are larger than the negative resistance (NIC) 7, the output resistance Zo.
Has a positive finite value, and the DC gain of the primary filter becomes smaller than 1 according to the equation (6).

【0038】負荷抵抗(RL1)5、6が、負性抵抗
(NIC)7よりも小さい場合は、出力抵抗Zoは負の
有限の値を持ち、前記(数6)式より、1次フィルタの
DCゲインは1より大きくなる。このことから、振幅検
出回路10でフィルタの出力振幅を検出し、検出した振
幅から負性抵抗(NIC)を制御し、出力抵抗Zoを変
化させれば、gmの値を変化させることなく、すなわち
フィルタ特性を変化させずに、DCゲイン(フィルタ利
得)を調整することができるわけである。
When the load resistances (RL1) 5 and 6 are smaller than the negative resistance (NIC) 7, the output resistance Zo has a negative finite value, and according to the equation (6), the primary filter The DC gain is greater than 1. From this, if the amplitude detection circuit 10 detects the output amplitude of the filter, controls the negative resistance (NIC) from the detected amplitude, and changes the output resistance Zo, the value of gm does not change, that is, The DC gain (filter gain) can be adjusted without changing the filter characteristics.

【0039】図2は、図1におけるgm回路の具体例を
(a)、(b)、(c)として三つ示した回路図であ
る。図2の(a)に示す回路は、単純な差動入力回路
で、一組の差動トランジスタ対Qa1、Qa2(15、
16)と基準電流(Iea)17で構成する。この時、
入力差電圧に対する出力差電流を示すトランスコンダク
タンスをgm2aとして表わすものとすると、トランス
コンダクタンスgm2aは、
FIG. 2 is a circuit diagram showing three specific examples of the gm circuit in FIG. 1 as (a), (b) and (c). The circuit shown in (a) of FIG. 2 is a simple differential input circuit and includes a pair of differential transistor pairs Qa1 and Qa2 (15,
16) and the reference current (Iea) 17. At this time,
If the transconductance indicating the output differential current with respect to the input differential voltage is represented by gm2a, the transconductance gm2a is

【0040】[0040]

【数7】 [Equation 7]

【0041】で表される。図2の(b)は、図2の
(a)の差動入力回路にエミッタ抵抗を接続し、入力レ
ンジを広げたもので、一組の差動トランジスタ対Qb
1、Qb2(20、21)、基準電流(Ieb1)2
3、24、及びエミッタ抵抗(Rb1)22で構成す
る。この時トランスコンダクタンスgm2bは、前記差
動トランジスタ対Qb1、Qb2(20、21)のエミ
ッタ抵抗(Rb1)の抵抗値reを用いて、
It is represented by 2B shows an input range expanded by connecting an emitter resistor to the differential input circuit shown in FIG. 2A.
1, Qb2 (20, 21), reference current (Ieb1) 2
3, 24, and the emitter resistor (Rb1) 22. At this time, the transconductance gm2b is obtained by using the resistance value re of the emitter resistance (Rb1) of the differential transistor pair Qb1, Qb2 (20, 21),

【0042】[0042]

【数8】 [Equation 8]

【0043】で表される。図2の(c)は、二組のエミ
ッタサイズの異なるトランジスタ対を組み合わせて入力
レンジを広げたもので、差動トランジスタ対Qc1、Q
c2(27、28、エミッタサイズの異なる差動トラン
ジスタ対Qc3、Qc4(29、30)及び基準電流
(Iec1)31、32で構成する。この時トランスコ
ンダクタンスgm2cは、
It is represented by FIG. 2C shows an input range widened by combining two pairs of transistor pairs having different emitter sizes, and a differential transistor pair Qc1 and Qc.
c2 (27, 28, a differential transistor pair having different emitter sizes Qc3, Qc4 (29, 30) and reference currents (Iec1) 31, 32. At this time, the transconductance gm2c is

【0044】[0044]

【数9】 [Equation 9]

【0045】で表される。これらの回路は、すべて基準
電流を変えることでgm(コンダクタンス)を変させる
ことができる。
It is represented by All of these circuits can change gm (conductance) by changing the reference current.

【0046】図3は、図1における負性抵抗(NIC)
回路の具体例を示した回路図である。図3の(a)は最
も簡単な回路構成で、一組のトランジスタ対Qa3、Q
a4(35、36)、エミッタ抵抗(Rnica)3
7、及び基準電流(Inica)38、39で構成す
る。この時、出力抵抗値をZnicaとすると、
FIG. 3 shows the negative resistance (NIC) shown in FIG.
It is a circuit diagram showing a concrete example of a circuit. FIG. 3A shows the simplest circuit configuration, which includes a pair of transistor pairs Qa3 and Qa.
a4 (35, 36), emitter resistance (Rnica) 3
7 and reference currents (Inica) 38 and 39. At this time, if the output resistance value is Znica,

【0047】[0047]

【数10】 [Equation 10]

【0048】と表され、負性抵抗となっていることを示
す。図3の(b)は、図3の(a)の回路にベース電流
供給用のエミッタフォロワ回路を追加し、特性を改善し
たもので、トランジスタ対Qb3、Qb4(41、4
2)、Qb5、Qb6(43、44)、エミッタ抵抗
(Rnicb)45、基準電流(Inicb1)46、
47、基準電流(Inicb2)48、49で構成す
る。この時、出力抵抗値Znicbは、Znicaと同
様に、
It is expressed as follows, and shows that it has a negative resistance. FIG. 3B is a circuit in which an emitter follower circuit for supplying a base current is added to the circuit of FIG. 3A to improve the characteristics. The transistor pair Qb3, Qb4 (41, 4)
2), Qb5, Qb6 (43, 44), emitter resistance (Rnicb) 45, reference current (Inicb1) 46,
47 and reference currents (Inicb2) 48 and 49. At this time, the output resistance value Znicb is the same as Znica,

【0049】[0049]

【数11】 となる。[Equation 11] Becomes

【0050】図4は、図1における振幅検出回路10の
構成例を示したブロック図で、ピークホールド(P/
H)回路51、コンパレータ52で構成する。P/H回
路51は、その入力(IN)53にイコライザフィルタ
回路の出力を接続し、フィルタ出力信号のピークの信号
振幅をホールドする。コンパレータ52は、P/H回路
51の出力電圧と、DAC11からの基準電圧60を比
較し、差電圧に相当する制御電流(out)54を出力
する。制御電流(out)54は、NIC回路7の基準
電流(Inic1)8に接続され、NIC回路7の負性
抵抗値を制御する。
FIG. 4 is a block diagram showing a configuration example of the amplitude detection circuit 10 in FIG.
H) A circuit 51 and a comparator 52. The P / H circuit 51 connects the output of the equalizer filter circuit to its input (IN) 53 and holds the peak signal amplitude of the filter output signal. The comparator 52 compares the output voltage of the P / H circuit 51 with the reference voltage 60 from the DAC 11 and outputs a control current (out) 54 corresponding to the difference voltage. The control current (out) 54 is connected to the reference current (Inic1) 8 of the NIC circuit 7 and controls the negative resistance value of the NIC circuit 7.

【0051】図5は、本発明にかかるイコライザフィル
タを、波形整形処理回路として見たときの構成をブロッ
クで示したブロック図である。波形整形処理回路は、本
発明にかかるAGC機能付きのイコライザフィルタ55
とピーク検出回路56で構成されることになる。従来は
独立した機能ブロックであったAGC回路とイコライザ
フィルタ回路を同一回路で構成できるので構成が簡略に
なる。
FIG. 5 is a block diagram showing the configuration of the equalizer filter according to the present invention when viewed as a waveform shaping circuit. The waveform shaping processing circuit is an equalizer filter 55 with an AGC function according to the present invention.
And a peak detection circuit 56. The AGC circuit and the equalizer filter circuit, which are conventionally independent functional blocks, can be configured by the same circuit, so that the configuration is simplified.

【0052】次に図8は、本発明の他の実施例としての
イコライザフィルタを示す回路図で、この場合、フィル
タの特性としてはn次フィルタの構成例を示す。gma
1回路301、302、基準電流(Igma1)30
3、304、負荷抵抗(RLa1)305、306、N
ICa1回路307、NICa1回路の基準電流(In
ica1)308で構成する1次フィルタをn個直列に
接続し、n次フィルタを構成したものである。
Next, FIG. 8 is a circuit diagram showing an equalizer filter as another embodiment of the present invention. In this case, an example of the configuration of an nth-order filter is shown as the characteristic of the filter. gma
1 circuit 301, 302, reference current (Igma1) 30
3, 304, load resistance (RLa1) 305, 306, N
ICa1 circuit 307, NICa1 circuit reference current (In
ica1) n first-order filters composed of 308 are connected in series to form an n-th order filter.

【0053】ここでは、最終段の出力(out)321
に接続した振幅検出回路319の出力で、n個のNIC
基準電流(Inica1)307〜(Inican)3
16を共通に制御する。この場合は、1次フィルタをn
個接続してn次フィルタを構成したが、もちろん2次バ
イカットフィルタを組み合わせても同様である。
Here, the output (out) 321 of the final stage
The output of the amplitude detection circuit 319 connected to the
Reference current (Inica1) 307 to (Inica) 3
16 are commonly controlled. In this case, the primary filter is
Although the n-th order filters are configured by connecting them individually, the same can be said of course by combining the second-order bicut filters.

【0054】図9は、本発明の更に別の実施例で、n次
フィルタの別の構成例を示す。図8の構成例と同様に、
gmb1回路322、323、基準電流(Igmb1)
324、325、負荷抵抗(RLb1)326、32
7、NICb1回路328、NICb1回路の基準電流
(Inicb1)329で構成する1次フィルタをn個
直列に接続し、n次フィルタを構成したものだが、図8
の構成例と異なり、各1次ごとの出力に振幅検出回路1
〜振幅検出回路n(331〜341)をn個接続し、そ
れぞれに対応するn個のNIC基準電流(Inicb
1)〜(Inicbn)を制御する。
FIG. 9 shows still another embodiment of the present invention, which shows another example of the structure of the nth-order filter. Similar to the configuration example of FIG.
gmb1 circuit 322, 323, reference current (Igmb1)
324, 325, load resistance (RLb1) 326, 32
7, an nth-order filter is formed by connecting n first-order filters configured by the NICb1 circuit 328 and the reference current (Inicb1) 329 of the NICb1 circuit in series.
In contrast to the configuration example of 1, the amplitude detection circuit 1 is output to each primary output.
~ N amplitude detection circuits n (331 to 341) are connected, and n corresponding NIC reference currents (Inicb)
1) to (Inicbn) are controlled.

【0055】これにより、図8の例に比べてより精度の
よい制御が可能となる。また、この場合も1次フィルタ
をn個接続してn次フィルタを構成したが、もちろん2
次バイカットフィルタを組み合わせても同様である。
As a result, more precise control can be performed as compared with the example of FIG. Also in this case, the n-th order filter is constructed by connecting n first-order filters.
The same is true when the next bi-cut filter is combined.

【0056】図10は、本発明にかかるイコライザフィ
ルタを磁気ディスクシステムに取り入れた実施例を示す
ブロック図である。この実施例は、ヘッド344、信号
の増幅を行うR/Wアンプ345、本発明によるAGC
機能付きイコライザフィルタ346、信号のピーク位置
を検出し、パルス化するピーク検出回路347、パルス
化信号に同期したクロックを生成するデータセパレータ
348、記録符号への符号化、及び、復号を行うエンコ
ーダ・デコーダ349、データのコントロールを行うコ
ントローラ350、データのやり取りを行うI/F(イ
ンタフェース)351、コントローラ350、I/F3
51等の制御を行うプロセッサ352、データを蓄える
RAM/ROM353、及び、データの処理を行うホス
ト354、で構成する。
FIG. 10 is a block diagram showing an embodiment in which the equalizer filter according to the present invention is incorporated in a magnetic disk system. In this embodiment, a head 344, an R / W amplifier 345 for amplifying a signal, an AGC according to the present invention are used.
Equalizer filter with function 346, peak detection circuit 347 for detecting and peaking signal peak position, data separator 348 for generating clock synchronized with pulsed signal, encoder for recording / decoding Decoder 349, controller 350 for controlling data, I / F (interface) 351 for exchanging data, controller 350, I / F3
A processor 352 that controls 51 and the like, a RAM / ROM 353 that stores data, and a host 354 that processes data.

【0057】図10では、ヘッド344で磁気ディスク
(図示せず)から再生された信号は、R/Wアンプ34
5で増幅された後、AGC機能付きイコライザフィルタ
346で精度良く、高域のノイズをカットされると共
に、信号波形を修正(パルス・スリミング)されピーク
検出回路347へ供給されるので、磁気ディスクで記録
密度の向上のため、ディスクの内周と外周で、記録、再
生速度を変化させる方式が採用されている場合などで
も、正しいピーク位置検出が可能となり、その後の処理
が円滑に行えるという利点があるわけである。
In FIG. 10, the signal reproduced from the magnetic disk (not shown) by the head 344 is the R / W amplifier 34.
After being amplified by 5, the equalizer filter 346 with an AGC function cuts high-frequency noise with high accuracy, and the signal waveform is corrected (pulse slimming) and supplied to the peak detection circuit 347. To improve the recording density, even if a method of changing the recording and reproducing speeds on the inner and outer circumferences of the disc is adopted, the correct peak position can be detected and the subsequent processing can be performed smoothly. There is.

【0058】[0058]

【発明の効果】本発明によれば、比較的簡略な回路で安
定した出力電位と、高い出力インピーダンスを得ること
のできる電流出力形gmアンプ構成のイコライザフィル
タであって、製造上の難点を有しないイコライザフィル
タを提供できるという利点がある。また、本発明にかか
るイコライザフィルタは、AGC機能を持ち、AGCア
ンプとイコライザフィルタ単体を合成した簡略で高精度
な波形整形処理回路を構成しているので、かかるイコラ
イザフィルタを取り入れた磁気ディスクシステムも高精
度なシステムを期待できるという利点がある。
According to the present invention, an equalizer filter having a current output type gm amplifier configuration capable of obtaining a stable output potential and a high output impedance with a relatively simple circuit has a difficulty in manufacturing. There is an advantage that an equalizer filter that does not exist can be provided. Further, since the equalizer filter according to the present invention has an AGC function and constitutes a simple and highly accurate waveform shaping processing circuit that combines the AGC amplifier and the equalizer filter alone, a magnetic disk system incorporating such an equalizer filter is also applicable. There is an advantage that a highly accurate system can be expected.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例としてのイコライザフィルタ
を示す回路図である。
FIG. 1 is a circuit diagram showing an equalizer filter as an embodiment of the present invention.

【図2】図1におけるgm回路の具体例を(a)、
(b)、(c)として三つ示した回路図である。
2A is a specific example of the gm circuit in FIG.
It is the circuit diagram shown three as (b) and (c).

【図3】図1における負性抵抗(NIC)回路の具体例
を示した回路図である。
3 is a circuit diagram showing a specific example of a negative resistance (NIC) circuit in FIG.

【図4】図1における振幅検出回路の構成例を示したブ
ロック図である。
4 is a block diagram showing a configuration example of an amplitude detection circuit in FIG.

【図5】本発明にかかるイコライザフィルタを、波形整
形処理回路として見たときの構成を示すブロック図であ
る。
FIG. 5 is a block diagram showing a configuration of an equalizer filter according to the present invention when viewed as a waveform shaping processing circuit.

【図6】イコライザフィルタの従来例を示す回路図であ
る。
FIG. 6 is a circuit diagram showing a conventional example of an equalizer filter.

【図7】従来の波形整形処理回路の概略構成を示すブロ
ック図である。
FIG. 7 is a block diagram showing a schematic configuration of a conventional waveform shaping processing circuit.

【図8】本発明の他の実施例としてのイコライザフィル
タを示す回路図である。
FIG. 8 is a circuit diagram showing an equalizer filter as another embodiment of the present invention.

【図9】本発明の更に他の実施例としてのイコライザフ
ィルタを示す回路図である。
FIG. 9 is a circuit diagram showing an equalizer filter as still another embodiment of the present invention.

【図10】本発明にかかるイコライザフィルタを磁気デ
ィスクシステムに取り入れた実施例を示すブロック図で
ある。
FIG. 10 is a block diagram showing an embodiment in which an equalizer filter according to the present invention is incorporated in a magnetic disk system.

【符号の説明】[Explanation of symbols]

1,2…gm回路、3,4…基準電流(Igm1)、
5,6…負荷抵抗(RL1)、7…負性抵抗(NIC)
回路、8…負性抵抗基準電流(Inic1)、9…容
量、10…振幅検出回路、11…ディジタル/アナログ
変換器(DAC)、12…レジスタ
1, 2, ... Gm circuit, 3, 4 ... Reference current (Igm1),
5, 6 ... Load resistance (RL1), 7 ... Negative resistance (NIC)
Circuit, 8 ... Negative resistance reference current (Inic1), 9 ... Capacitance, 10 ... Amplitude detection circuit, 11 ... Digital / analog converter (DAC), 12 ... Register

───────────────────────────────────────────────────── フロントページの続き (72)発明者 木村 博 神奈川県横浜市戸塚区吉田町292番地 株 式会社日立製作所マイクロエレクトロニク ス機器開発研究所内 (72)発明者 淡野 公一 神奈川県横浜市戸塚区吉田町292番地 株 式会社日立製作所マイクロエレクトロニク ス機器開発研究所内 (72)発明者 浦上 憲 群馬県高崎市西横手町111番地 株式会社 日立製作所半導体設計開発センタ内 ─────────────────────────────────────────────────── ─── Continuation of the front page (72) Inventor Hiroshi Kimura 292 Yoshida-cho, Totsuka-ku, Yokohama, Kanagawa Prefecture Inside the Microelectronics Equipment Development Laboratory, Hitachi, Ltd. (72) Inventor, Koichi Awano Yokohama, Kanagawa 292 Yoshida-cho, Totsuka-ku, Hitachi Ltd. Microelectronics equipment development laboratory (72) Inventor Ken Urakami 111 Nishiyokote-cho, Takasaki-shi, Gunma Hitachi Semiconductor Design and Development Center

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】 可変コンダクタンスアンプと、該アンプ
の出力として電流出力を得るために接続する負荷抵抗
と、前記負荷抵抗の抵抗成分を打ち消すために接続する
可変負性抵抗と、容量と、を少なくとも含んで成るアク
チブフィルタであって、外部から入力される入力信号に
ついて、そこに含まれる高域のノイズをカットするだけ
でなく、その入力信号の波形を修正して出力するイコラ
イザとしても機能する前記アクチブフィルタであるイコ
ライザフィルタにおいて、 そのフィルタ出力の振幅を検出する振幅検出手段と、検
出された該振幅が或る特定の値になるように前記アクチ
ブフィルタに含まれる前記可変負性抵抗の抵抗値を制御
して振幅制御を行う振幅制御手段と、を備えたことを特
徴とするイコライザフィルタ。
1. A variable conductance amplifier, a load resistance connected to obtain a current output as the output of the amplifier, a variable negative resistance connected to cancel a resistance component of the load resistance, and a capacitance. An active filter including an input signal input from the outside, which not only cuts high-frequency noise contained therein, but also functions as an equalizer that corrects and outputs the waveform of the input signal. In an equalizer filter that is an active filter, an amplitude detection unit that detects the amplitude of the filter output, and a resistance value of the variable negative resistance included in the active filter so that the detected amplitude has a certain value. And an amplitude control means for controlling the amplitude to control the equalizer.
【請求項2】 請求項1に記載のイコライザフィルタに
おいて、前記振幅制御手段は、前記アクチブフィルタに
含まれる前記可変負性抵抗の抵抗値を制御することによ
り、フィルタ・ゲインが制御され、それに伴ってイコラ
イザフィルタとしての所望のゲイン周波数特性が、フィ
ルタとしての遮断周波数特性、群遅延特性を変化させる
ことなく、実現される手段として機能することを特徴と
するイコライザフィルタ。
2. The equalizer filter according to claim 1, wherein the amplitude control means controls a resistance value of the variable negative resistance included in the active filter, thereby controlling a filter gain, and accordingly. A desired gain frequency characteristic as an equalizer filter functions as a means to be realized without changing the cutoff frequency characteristic and group delay characteristic as a filter.
【請求項3】 請求項1に記載のイコライザフィルタで
あって、その全体を1チップLSI化したことを特徴と
するイコライザフィルタ。
3. The equalizer filter according to claim 1, wherein the entire equalizer filter is implemented as a one-chip LSI.
【請求項4】 磁気ディスクから再生したアナログ信号
を2値化してディジタル処理する磁気ディスクシステム
において、請求項1,2又は3に記載のイコライザフィ
ルタを内蔵し、前記の再生アナログ信号をその2値化に
先立って、前記イコライザフィルタに通して、その振幅
制御ならびに波形修正を行うことを特徴とする磁気ディ
スクシステム。
4. A magnetic disk system for binarizing an analog signal reproduced from a magnetic disk and digitally processing the analog signal, wherein the equalizer filter according to claim 1, 2 or 3 is built in, and the reproduced analog signal is binary-coded. A magnetic disk system characterized by performing amplitude control and waveform correction through the equalizer filter prior to conversion.
JP13039693A 1993-06-01 1993-06-01 Equalizer filter and magnetic disk system Pending JPH06342561A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13039693A JPH06342561A (en) 1993-06-01 1993-06-01 Equalizer filter and magnetic disk system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13039693A JPH06342561A (en) 1993-06-01 1993-06-01 Equalizer filter and magnetic disk system

Publications (1)

Publication Number Publication Date
JPH06342561A true JPH06342561A (en) 1994-12-13

Family

ID=15033307

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13039693A Pending JPH06342561A (en) 1993-06-01 1993-06-01 Equalizer filter and magnetic disk system

Country Status (1)

Country Link
JP (1) JPH06342561A (en)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0895238A2 (en) * 1997-08-02 1999-02-03 Samsung Electronics Co., Ltd. Error compensation circuit for compensating for parameter errors of IC chip having filter and boost circuit
WO2004077666A1 (en) * 2003-01-20 2004-09-10 Nec Corporation Gain variable voltage/current conversion circuit and filter circuit using the same
WO2008010331A1 (en) * 2006-07-19 2008-01-24 Nec Corporation Output conductance automatic regulation circuit of differential current output type circuit and filter circuit
US7562108B2 (en) * 2004-06-14 2009-07-14 Texas Instruments Incorporated High bandwidth high gain receiver equalizer
JP2009290856A (en) * 2008-05-29 2009-12-10 Synerchip Technology Co Ltd Passive equalizer
US8115549B2 (en) 2008-12-22 2012-02-14 Kabushiki Kaisha Toshiba Amplifier circuit and radio receiver
WO2013008354A1 (en) * 2011-07-14 2013-01-17 パナソニック株式会社 Filter circuit and semiconductor integrated circuit
US20140062621A1 (en) * 2012-09-03 2014-03-06 Tensorcom, Inc. Method and Apparatus for an Active Negative-Capacitor Circuit to Cancel the Input Capacitance of Comparators
CN104718699A (en) * 2012-09-03 2015-06-17 张量通讯公司 Method and apparatus for an active negative-capacitor circuit

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0895238A3 (en) * 1997-08-02 1999-11-17 Samsung Electronics Co., Ltd. Error compensation circuit for compensating for parameter errors of IC chip having filter and boost circuit
EP0895238A2 (en) * 1997-08-02 1999-02-03 Samsung Electronics Co., Ltd. Error compensation circuit for compensating for parameter errors of IC chip having filter and boost circuit
WO2004077666A1 (en) * 2003-01-20 2004-09-10 Nec Corporation Gain variable voltage/current conversion circuit and filter circuit using the same
US7562108B2 (en) * 2004-06-14 2009-07-14 Texas Instruments Incorporated High bandwidth high gain receiver equalizer
US8736360B2 (en) 2006-07-19 2014-05-27 Nec Corporation Output conductance automatic regulation circuit of differential current output type circuit and filter circuit
WO2008010331A1 (en) * 2006-07-19 2008-01-24 Nec Corporation Output conductance automatic regulation circuit of differential current output type circuit and filter circuit
JP4730568B2 (en) * 2006-07-19 2011-07-20 日本電気株式会社 Automatic output conductance adjustment circuit and filter circuit of differential current output type circuit
JP2009290856A (en) * 2008-05-29 2009-12-10 Synerchip Technology Co Ltd Passive equalizer
US8115549B2 (en) 2008-12-22 2012-02-14 Kabushiki Kaisha Toshiba Amplifier circuit and radio receiver
WO2013008354A1 (en) * 2011-07-14 2013-01-17 パナソニック株式会社 Filter circuit and semiconductor integrated circuit
US20140062621A1 (en) * 2012-09-03 2014-03-06 Tensorcom, Inc. Method and Apparatus for an Active Negative-Capacitor Circuit to Cancel the Input Capacitance of Comparators
CN104718699A (en) * 2012-09-03 2015-06-17 张量通讯公司 Method and apparatus for an active negative-capacitor circuit
US9124279B2 (en) * 2012-09-03 2015-09-01 Tensorcom, Inc. Method and apparatus for an active negative-capacitor circuit to cancel the input capacitance of comparators
US9264056B2 (en) 2012-09-03 2016-02-16 Tensorcom, Inc. Method and apparatus for an active negative-capacitor circuit to cancel the input capacitance of comparators
US9484941B2 (en) 2012-09-03 2016-11-01 Tensorcom, Inc. Method and apparatus for an active negative-capacitor circuit to cancel the input capacitance of comparators
US9793885B2 (en) 2012-09-03 2017-10-17 Tensorcom, Inc. Method and apparatus for an active negative-capacitor circuit to cancel the input capacitance of comparators
US10200024B2 (en) 2012-09-03 2019-02-05 Tensorcom, Inc. Method and apparatus for an active negative-capacitor circuit to cancel the input capacitance of comparators

Similar Documents

Publication Publication Date Title
JP3208975B2 (en) Active filter control method
JP3584893B2 (en) Filter circuit
US5459679A (en) Real-time DC offset control and associated method
US20070188361A1 (en) Method and system for mixed analog-digital automatic gain control
JP2801103B2 (en) Fully differential unity-gain operational amplifier
US5508570A (en) Differential amplifier based integrator having a left-half plane pole
JPH06342561A (en) Equalizer filter and magnetic disk system
US7525898B2 (en) Information playback apparatus, in-line circuit, and method for implementing in-line circuit on information playback apparatus
JP2010093696A (en) Frequency characteristic adjusting circuit, reception interface circuit and magnetic storage device
US6046875A (en) Linear transconductance circuit having a large linear range
JP2000082937A (en) Time division analog filter control method and magnetic disk system
JPH0661791A (en) Filter circuit and its control method
JPH11330906A (en) Analog filter circuit and magnetic disk drive using same
US6407875B1 (en) Method and apparatus for filtering a signal and producing a response
JP3370045B2 (en) Time constant switching circuit and waveform shaping circuit
JP3060611B2 (en) Differential amplifier circuit with built-in low-pass filter
JPH06237146A (en) Filter system
JP3308508B2 (en) Ladder type filter, analog equalizer and signal regeneration system
JP4113175B2 (en) Information reproducing apparatus, inline circuit thereof, and inline circuit mounting method of information reproducing apparatus
JP2000299618A (en) Analog filter compensating circuit
KR100207784B1 (en) Time delay unit using transconductance
JP2002008314A (en) Waveform equalizing circuit and disk reproducing device
JP2008022468A (en) Transconductance apparatus
JPH06196952A (en) Equalizer filter control system
JPH05167391A (en) Variable filter circuit for reproduced siginal