JPH06309267A - I/o装置と拡張記憶装置又は主記憶装置の間でデータを転送する方法 - Google Patents

I/o装置と拡張記憶装置又は主記憶装置の間でデータを転送する方法

Info

Publication number
JPH06309267A
JPH06309267A JP6026863A JP2686394A JPH06309267A JP H06309267 A JPH06309267 A JP H06309267A JP 6026863 A JP6026863 A JP 6026863A JP 2686394 A JP2686394 A JP 2686394A JP H06309267 A JPH06309267 A JP H06309267A
Authority
JP
Japan
Prior art keywords
idaw
ccw
data
channel program
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP6026863A
Other languages
English (en)
Other versions
JP2558064B2 (ja
Inventor
Roger L Cormier
ロジャー・エル・コーミア
Robert J Dugan
ロバート・ジェイ・ダガン
Kenneth J Fredericks
ケニス・ジェイ・フレデリックス
Peter H Gum
ピータ・エイチ・ガム
Moon J Kim
ムーン・ジェイ・キム
Allen H Preston
アレン・エイチ・プレストン
Deceased Richard J Schmalz
リチャード・ジェイ・シュマルツ
Charles F Webb
チャールス・エフ・ウエブ
Leslie W Wyman
レスリー・ダブリュー・ホイマン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of JPH06309267A publication Critical patent/JPH06309267A/ja
Application granted granted Critical
Publication of JP2558064B2 publication Critical patent/JP2558064B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • G06F13/122Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware performs an I/O function other than control of data transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/10Address translation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)

Abstract

(57)【要約】 【目的】 I/O チャネルプログラムが入出力(I/O)装置
から拡張記憶装置(ES)及びシステム主記憶装置(MS)のど
ちらか1つ又は両者へ、あるいは逆方向へのデータ転送
を制御する間接データアドレスワード(IDAW)を用いるこ
とを可能にする。 【構成】 IDAWを用いてI/O チャネルプログラムがI/O
装置からES及びシステムMSのどちらか1つ又は両者へ、
あるいは逆方向へのデータ転送を制御する際、ESへ又は
ESから移動されるデータはMSを介して移動されない。ES
及びMSはデータ処理システム内の電子メモリであり、そ
してI/O 装置はシステムが選択できる任意のI/O 装置で
ある。ESとMSの間のデータ転送の混合は、チャネルモー
ドの変更なしに、チャネル制御ワード(CCW) 内の指示さ
れた方向でチャネルプログラム内の単一のCCW により制
御することができる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は 入出力(I/0)装置から
拡張記憶装置(ES)及びシステム主記憶装置(MS)のど
ちらか又は双方への、またはその逆方向のデータ転送を
制御するためにI/O チャネルプログラムが間接データア
ドレスワード(IDAW)を用いることを可能にする方法に
関する。この場合、ESから(へ)移動されるデータはES
を通過しない。ES及びMSはデータ処理システム内の電子
メモリであり、そしてI/O 装置はシステムにより選択可
能な任意のI/O 装置である。
【0002】
【従来の技術】IBM社のS/390 アーキテクチャを用いる
現在のデータ処理システムはI/O とMSの間でデータを直
接に転送する。しかし、それらはI/O とESの間では間接
的にのみデータを転送する、即ちI/O チャネルプロセッ
サにより制御されるI/O-MS転送、及び中央プロセッサ
(CPU) により又はチャネルプロセッサを用いるデータ
ムーバー(ADM) により制御されるMS-ES 転送を必要と
する。
【0003】ESからI/O へのデータ転送の例は、ESから
I/O へデータのページを移すことによりES記憶空間が解
放されるときに起きる。I/O からESへの転送の例は、シ
ステムがES内のデータを迅速にアクセスできるように、
低速の電子機械的なI/O 装置から高速の電子記憶装置に
データページを移することにより、システムがより効率
的に作動されるときに起きる。
【0004】現在のS/390 アーキテクチャの下に、チャ
ネルプログラムはチャネルコマンドワード(CCW)及び
間接データアドレスワード(IDAW)を含み、そしてチャ
ネルプログラムはMSへ、またはMSからのデータ転送のみ
を制御できる。
【0005】ES/MS データ転送を同期制御するためにCP
U ページイン命令及びページアウト命令がMSで実アドレ
スを用いる米国特許第4476524 号明細書に開示されてい
る。ES/MS データ転送を同期制御し且つMSで仮想アドレ
スを使用できる移動ページ(MVPG)命令が米国特許第52
37668号に開示されている。米国特許出願第07/704559号
(1991年5月23日出願)に開示されたタイプの応答要求
命令を用いるCPU によりESとMSの間の転送も非同期制御
できる。別の提案が1985年12月9日の優先権日付を有す
る欧州特許出願第0 214 870号に開示されている。
【0006】ESとMSの間のデータ転送を制御するチャネ
ルプログラムが実アドレスを用いる米国特許第4476524
号、及び米国特許出願第07/816917号(1992年1月3日
出願)に提案されている。
【0007】MSを通過しないI/O とESの間のデータ転送
が日本国特開昭62-212744号公報(以下特開昭公報と表
示する)で提案され、外部のメモリ装置からESへの直接
データ転送を制御する特定のCCWを開示している。サブ
チャネル開始動作で制御ビットが与えられ、外部のメモ
リ装置からESへの直接データ転送を制御するMS内のサブ
チャネルによりアドレス指定されたチャネルプログラム
で前記特定のCCW が用いられることを示す。特定のCCW
自身はデータ転送を指定しないが、チャネルプログラム
内の次のCCW がESをアクセスすることを可能にするため
にチャネルプログラム内のモードの変更のみを指定す
る。チャネルプログラム内の特定のCCW に続くCCW のみ
が外部の装置とESの間のデータ転送を指定できる。MSへ
の後のデータ転送を外部の装置により実行し得るために
は、サブチャネルモードが再びMSモードに変更される必
要がある。これは、たぶん、MS内でその先行するチャネ
ルプログラムとは隣接しないことがある、別のチャネル
プログラムにチャネル制御を移す従来のチャネル内転送
(TIC) CCW の使用により行われることがある。そし
て、外部の装置とMSの間のデータ転送を指定する従来の
CCW がこのようなTIC CCW に続く。
【0008】従って、I/O-ES転送又はI/O-MS転送を可能
にするために、前記特開昭公報は異なるチャネルプログ
ラム内のモードを(ESモード又はMSモードに)切替える
サブチャネルを必要とする。異なるチャネルプログラム
のモード切替えは新たなチャネルオーバーヘッドを必要
としシステム性能を低下させる。前記特開昭公報はその
ES転送制御では間接データアドレスワード(IDAW)を用
いない。
【0009】(本発明の概要)本発明は前記特開昭公報
で開示された特定のコマンドを用いない。本発明は、前
記特開昭公報で提供されるものよりも効率的で且つ異な
る、I/O とESの間の直接転送を制御する方法を提供す
る。本発明は新たなチャネルコマンドを必要としない
が、中央プロセッサで実行されるサブチャネル開始(SS
CH)命令によりアドレス指定される既存の動作要求ブロ
ック(ORB) に少なくとも1つの制御ビットを必要とす
る。SSCH実行はチャネルプロセッサを選択し中央プロセ
ッサが要求したI/O をアクセスするチャネルプログラム
を実行することをI/O サブシステムに要求する。
【0010】しかしながら、本発明はESでブロック及び
バイトアドレス指定を可能にするように現在のチャネル
コマンドを変更することによりESでのアドレス可能性を
高めうる。これは、現在の読取り及び書込みチャネルコ
マンドをそれにカウント変更子フィールドを付加して変
更することによって行われ、ES及びMSでそれぞれのCCW
について、そのCCW によりアドレス指定されたIDAWリス
ト内の少なくとも1つのIDAWでバイト/ブロックアドレ
ス指定を制御することができる。
【0011】本発明は各IDAWがそのデータ転送のために
アクセスされる電子媒体(ES又はMS)の自由な選択を行
うことを可能にする。更に、本発明はアドレス指定能力
をIDAWにより選択された媒体内のバイト及びブロックア
ドレス指定に拡張する。IBM社のS/390 I/O アーキテク
チャにおける従来のIDAWはMS内のバイトアドレス指定の
みを実行できるが、ESはアクセスできない。
【0012】本発明によるこのIDAW変更は、従来のIDAW
がESを指定したかMSを指定したかに関係なく、各IDAWが
ES又はMS媒体に切替えることを可能にする。従って、ID
AWリスト中の次の各IDAWは切替えを行うか、又は(従来
のIDAWに依存せずに)I/O 及び同じか又は他のES/MS の
間のデータ転送を制御し続けることができる。そしてチ
ャネルプログラム内の指定された次の各I/O アクセスは
ES及びMSの間の自由な選択を行うことができる。そし
て、I/O 装置から読取られた次のデータは、先行するID
AW内のMS又はESの選択に関係なく、他のMS又はESあるい
は同じMS又はESに転送することができる。同様に、IDAW
リスト内の次の各IDAWは、I/O 装置に書込まれた次のデ
ータを、先行するIDAW内のMS又はESの選択に関係なく他
のMS又はESあるいは同じMS又はESからデータを受取るよ
うに切替えることができる。従って、本発明により、従
来のIDAWに依存するモードはない。
【0013】本発明の特徴は、関連したチャネルプログ
ラム中のチャネルコマンド内に任意のES/MS モード使用
を必要とせずに各IDAWによる自由なES/MS 仕様を可能に
する、各IDAW内のES/MS 制御ビットの提供である。
【0014】一般に用いる例はディスクトラックに記憶
されたデータベースシステムによるものであり、各レコ
ードは4キロバイトデータ部分及び64バイト見出し制御
部分を有することがある。このレコードはディスクトラ
ックに記録されたブロックでもよい。64バイト見出しは
関連したレコードに関する情報を含み、関連した4 KBデ
ータ部分がとる動作を決定するプログラムにより用いら
れる。このようなプログラムは64バイト見出しをMSに読
取って処理する必要があるが、ES内に留まることがある
関連した4 KBデータレコードを、それが処理に必要とさ
れないときは必要としないことがある(これはデータベ
ース内の大部分のレコードにより殆どの時点で起き
る)。従って、64バイト部分のみがMSに読取られる必要
があり、4 KBデータレコードは効率的にESに読取られ、
それらは休止状態に留まるが、必要ならいつでも迅速に
プログラムをアクセスできる。この環境では、チャネル
プログラムがそのI/O データ転送を(64バイト見出しを
受取る)MSと(4 KBデータレコードを受取る)ESの間で
交互に切替えできる場合、システムは最も効率的に動作
する。
【0015】
【発明が解決しようとする課題】本発明の第1の目的は
I/O 装置とシステム主記憶装置の間のデータトラフィッ
クを減少させることにある。
【0016】本発明の第2の目的はI/O 間のデータ転送
の中間バッファとして主記憶装置を使用しないことによ
り、ESデータトラフィックを転送するためのMSの使用を
少なくすることにある。
【0017】本発明の第3の目的はシステム内のプロセ
ッサによる実行に用いるためにMSを解放することにあ
る。
【0018】本発明の第4の目的はI/O とESの間の非同
期データ転送を可能にすることにある。
【0019】本発明の第5の目的は: A. I/O-ESデータ移動を制御するI/O-MSデータ移動のチ
ャネルコード、 B. MS-ES及びES-ESデータ移動を制御するプロセッサコ
ード、及び C. I/O-MSデータ移動とMS-ESデータ移動を調整するプ
ロセッサコード の現在の要求を置き換えるI/O-ESチャネルコードの非同
期実行を提供することにある。
【0020】本発明の第6の目的は、チャネルプログラ
ムの単一のIDAWリスト内のMS及びES参照の混合を可能に
し、単一のDASD動作でES及びMSデータ転送を実行する能
力をI/O チャネルに提供することによってデータ処理シ
ステムの記憶階層のパフォーマンスを高めることにあ
る。
【0021】本発明の第7の目的は: A. システムにより、そして代わりにチャネルプロセッ
ササイクルの使用により、ネットワークサーバー動作で
中央プロセッササイクルをそれがかなり関連されること
から解放し、 B. I/O とネットワークの間で転送されるデータの記憶
場所としてのMSの縮小又は削除によりMSサイクルを中央
プロセッサ使用のために解放するか、代わりに、MSに対
するCPU アクセスと並行してチャネルプロセッサにより
アクセスされることがあるネットワークデータをESに記
憶することにより、データネットワークシステムのファ
イルサーバーとして用いられるデータ処理システムの効
率の増大を可能にすることにある。
【0022】
【課題を解決するための手段】本発明はI/O チャネルプ
ログラム内のチャネルコマンドワード(CCW) により探
し出されたIDAWリストを用いる。プログラムはIDAWのリ
ストにそれぞれ関連した任意の番号のCCW を有すること
ができる。所定のタイプのCCW のみが関連したIDAWリス
トを有する。関連したIDAWリストを有するためには、CC
W は、前記関連したIDAWリストをCCW 内のアドレスフィ
ールドが探し出すことを示す、IDAW制御ビットをオンに
セットされる。
【0023】MS及びES双方のアクセスをIDAWに制御させ
る能力は、IDAWを含むチャネルプログラムを探し出すプ
ロセスでアクセスされた制御ブロック内の制御フィール
ドで示される。例えば、サブチャネル開始(SSCH)命令
によりアクセスされた動作要求ブロック(ORB) は、関
連したチャネルプログラムがMS及びWS双方をアクセスす
るIDAWを所持できることを示すフィールドを持ちうる。
【0024】本発明はIDAWリスト内の各IDAWにもMS/ES
制御フィールドを置き、各IDAWがMS又はESのアクセスを
制御するかどうかを示す。各IDAWにMS/ES 制御フィール
ドを置くことは、単一のCCW で制御された同じIDAWリス
ト内のMS及びESアクセスの混合をチャネルプログラムが
制御することを可能にする。MS/ES 制御フィールドが各
IDAWになかった(がIDAWの外側で示される)場合、同じ
リスト内のMS及びESアクセスの混合を行わなくてもよ
く、リスト内の全IDAWは同じ電子メモリのアクセスを必
要とすることがある。同じリスト内のMS/ES アクセスの
混合はチャネル動作時間及びチャネルプログラムオーバ
ーヘッドを減少する。
【0025】また、同じ制御ブロック内で(IDAWを含む
チャネルプログラムを探し出すプロセスでアクセスされ
た)別の制御フィールドは、関連したIDAW内のアドレス
フィールドのサイズ及び形式を示すことができる。この
ように、本発明はI/O とMS又はESの間でデータを直接移
動するシステムで使用できるIDAWの範囲を拡大する。例
えば、ORB 内の制御ブロックは、任意の関連したIDAWが
小さなIDAW(例えば32ビットサイズ)で用いられるか大
きなIDAW(例えば64ビットサイズ)で用いられるかを指
定でき、そして大きなIDAWがMS及び(又は)ESでバイト
アドレスを有するか又はブロックアドレスのみを有する
かを更に指定できる。この機能はチャネルプログラムが
実行できる機能を高める。
【0026】IDAWリスト内のIDAWは、関連したCCW が実
行されたのち、該リスト内のIDAWのシーケンスで実行さ
れる。IDAWリスト内で実行されるIDAWの番号はCCW 内の
少なくとも1つのフィールドにより決定される。各実行
されたIDAWは、I/O 装置とMS又はESとの間の単一のブロ
ックの一部又は全部の転送を制御する。各IDAW内のMS/E
S 制御フィールドが本発明により提供され、IDAW内のア
ドレスフィールドがMS又はESアドレスを含むと解釈され
るかどうかを指定する。
【0027】従って、各IDAW内にMS/ES 制御フィールド
を設けることは同じIDAWリストでMSとESの混合されたア
クセスをチャネルプログラムが制御することを可能にす
る。各IDAWにMS/ES 制御フィールドを設ける方法の代案
は、前記リストにある全IDAW内の全てのアドレスフィー
ルドがMS又はESアドレスを含むことを示すMS/ES 制御フ
ィールドをCCW に設けることである。この代案は同じID
AWリスト内のMS及びES混合能力を不要にする。
【0028】仮想記憶装置を用いるシステムでは、オペ
レーティングシステム(OS)は、CCW/IDAWを有するチャ
ネルプログラムを実行する前に、MS又はESあるいは両者
でのCCW/IDAW使用に指定されたページフレームを割当て
て保留することを必要とすることがある。
【0029】多くのI/O アクセス及び少しの処理又は無
処理が(ローカルエリアネットワークサーバーによるよ
うな)I/O からアクセスされたデータに必要とされると
き、本発明はMSの代わりにESを用いることを可能にし、
そしてMSを用いるのに必要なネットワークの大部分を不
要にする。そして、LAN ネットワークのI/O アクセスか
らの干渉なしにシステムの中央プロセッサによる処理に
MSを使用することができる。これは、システムの仕事
を、MSで行われるCPU 実行作業とESで行われるネットワ
ーク作業の間で有意に分割することを可能にする。よっ
て、本発明はCPUの実行メモリの使用に合わせてMS使用
をかなり制限することができる。そしてMSはシステムDA
SDと顧客/サーバー環境内の少なくとも1つのネットワ
ークの間に理想的なデータバッファを提供することがで
きる。
【0030】従って、本発明はMS及びESのシステム利用
での改良を提供し、コンピュータシステムの価格性能比
を改善する。特に、本発明は、DASDとネットワークの間
でESを介して大量のデータを転送し、MSをそれが主とし
てプロセッサ実行記憶装置として使用されているあいだ
バイパスするために、システムをファイルサーバーとし
てより効率的に使用することができる。
【0031】
【実施例】
(ES/MS 切替えの例)MSとESの間のI/O 転送データの交
互の切替えの例のプログラミング動作を示す図1、2及
び3は合わせて本発明の動作が前記特開昭公報の動作と
どのように異なるかを示すとともに、前記特開昭公報に
まさる本発明の利点を示す。図1はDASD上のディスクト
ラックに記録されたレコードのブロックから読取られる
3つのレコードを示す。これらのレコードはレコード
0、レコード1、レコード2の順序で読取られる。各レ
コードの読取りの前にH0、H1、H2で示された見出しデー
タがそれぞれ読取られる。見出しデータはその直後に続
くレコードに関する索引情報を与える。
【0032】データ処理システムでこれらのレコードを
処理するプログラムは、そのプログラムにより容易に使
用される見出しデータをMSで探し出すことを必要とす
る。これらのレコードは、特にそれらの使用頻度が低い
場合、ES内の別のページで探し出すことができる。ES内
のどのレコードをアクセスすべきかを決定するプログラ
ムにより見出しデータがアクセスされる。
【0033】図2は図1に示されたI/O データの例をサ
ポートするチャネルプログラムを表わす。図2は、必要
に応じて、図1に示されたディスクデータをMS及びESに
読取るために必要な通常のチャネルコマンドワード(CC
W) と一緒に、前記特開昭公報に開示された特定のコマ
ンドを含む。図示の例は、図1に示された3つの見出し
H0〜H2及び関連したレコードR0〜R2の読取りを制御する
ために必要とされる11個のCCW を含み、そしてチャネル
は最初はMSモードであると仮定する。チャネルが最初は
ESモードである場合、最初に示されたCCW に先行する追
加の "特定のCCW"が必要である。
【0034】この例では、チャネルがESモードである場
合、CCW 内のアドレスはブロック境界で探し出されるブ
ロックアドレスと解釈され、ESBN、ESブロック番号と呼
ばれる。この例では、各ブロックは4 KBページである。
ESモードのCCW 制御されるデータ転送はES内のCCW ブロ
ックアドレスで開始する。チャネルがMSモードである場
合、CCW アドレスはMS内のバイトアドレスロケーション
に対するものと解釈される。そしてデータ転送はMS内の
当該アドレスで開始する。
【0035】図2の例は次に読取られた各見出しを順次
にMS内の同じブロックに入れ、そして次に読取られた各
レコードをES内の異なるブロックに入れる。
【0036】チャネルは最初はMSモードであると仮定さ
れるため、最初に示されたCCW-0 は、最初の見出し、H0
をMSに読込む "読取り CCW" であるので、CCW 内のアド
レスがMSアドレスと解釈される。次のCCW-1 はチャネル
をMSモードからESモードに切替える特定のCCW であるの
で、次の CCW-2(通常のタイプの読取り CCW)はそのア
ドレスがESアドレスであると解釈される。そしてCCW-2
はレコード0をES内のブロックロケーションに読込む。
【0037】次に読取られたデータ、見出しH1はチャネ
ルがMSモードであることを必要とする。そのためには、
図2の次のCCW-3 は、チャネルをMSモードにする通常の
TICCCW(チャネル内転送 CCW)である。そして次のCCW
-4 は、次に読取られた見出し、H1をCCW-4 に含まれたM
SロケーションでMSに転送する "読取り CCW" である。
チャネルはいまMSモードであると仮定されるから、次の
CCW-5 は、チャネルをESモードにするために必要な "特
定の CCW" である。それは次のCCW-6 が次のレコード1
をES内のブロックアドレスに転送する必要があるからで
ある。
【0038】チャネルのMS及びESモード間の交替は後続
する見出し/レコードデータをMS/ES に読込むまで続
く。従って、CCW-7〜CCW-10 は同様にMSへの見出しH2の
転送及びレコード2のESへの転送を制御し、そして後続
する見出し/レコードデータの全てをMS/ES に読込むた
めに必要なCCW の番号がそれらに続くであろう。
【0039】本発明は、図2の従来のタイプのチャネル
プログラムで実行されるように、異なる手法を用いて図
1に示されたものと同じディスクデータをES及びMS内の
同じメモリロケーションに読込む。本発明では、MSモー
ド及びESモード、又は前記モード切替えはチャネル動作
に用いられない。本発明は、MSとESの間の転送を制御す
るためにIDAWを用いる際に、各IDAWはそのIDAW内のアド
レスがMS又はESをアクセスするかどうかを表わすMS/ES
制御ビットVを含む利点があることが分かった。この例
では、V=1の場合、IDAW内のアドレスフィールドはMS
をアドレス指定する。V=1の場合、IDAWはESをアドレ
ス指定する。CCW はIDAWをリストを指定する通常の読取
り又は書込みCCW でもよく、即ち読取り又は書込みCCW
は、(ES内のバイトアドレスを可能にするような)関連
したIDAW内のアドレスフィールドのフォーマットを示す
新しい制御フィールドを持つことができる。
【0040】本発明は、平均して、図1に示された見出
し/レコードのMS/ES 交替をサポートするチャネルプロ
グラムでI/O データ転送毎に1つのIDAWのみを実行す
る。しかしながら、概して、前記特開昭公報の手法は、
図2に関する前記説明で指摘されているように、MS/ES
見出し/レコード交替をサポートするチャネルプログラ
ムでI/O データ転送毎におよそ2つのCCW の実行を必要
とする。
【0041】図3は本発明の手法を用いて図1に示され
たものと同じI/O データを転送するためのチャネルプロ
グラムを示す。図3で、チャネルプログラムは、MS内の
6個の一意性のIDAWのリストをアドレス指定する、単一
のCCW-0 のみを含む。6個のIDAW、IDAW-0〜IDAW-5は、
図2に示された従来のチャネルプログラム内の11個のCC
W によって行われたものと同じチャネル動作を制御す
る。対応する性能利得が本発明によって取得される。最
初のIDAW-0は最初の見出し、H0をMSに読込む。次のIDAW
-1は最初のレコード、R0をESに読込む。次に、IDAW-2は
2番目の見出し、H1をMSに読込む。そして次のIDAW-3は
次のレコード、R1をESに読込む。次に、IDAW-4及びIDAW
-5は交互にH2/R2 をそれぞれMS/ES に読込む。このタイ
プのMS/ES交替は、I/O 装置から読取られる数と同数の
見出し及びレコードについて行うことができる。
【0042】(良好な実施例の説明)図4はデータ処理
システムにおいて中央プロセッサがI/O 装置及びMS又は
ESのどちらか又は双方の間のデータの非同期転送を制御
することを可能にする本発明の良好な実施例で用いられ
たアーキテクチャ構造を示す。データ転送は、動作要求
ブロック(ORB 11)のMSアドレスを含む通常のサブチャ
ネル開始(SSCH)命令10を実行する中央プロセッサによ
り開始される。ORB 11は、MS内のチャネルプログラムの
最初のCCW 12を探し出し当該チャネルプログラムの実行
を開始するCCWプログラムアドレスを含む。
【0043】CCW 12により表示されたチャネルプログラ
ムは任意のタイプ及び番号のCCW が実際に許され且つID
AWを含みうる。IDAWは読取りCCW のみと関連し、そして
オンにセットされたIDAWビットを含むチャネルプログラ
ムにCCW を書込む。
【0044】図4のCCW 12は読取り又は書込みCCW の内
容を表わす。CCW 12内の命令コード(op)はCCW が読取
り又は書込みCCW であることを示す。IビットはIDAWリ
ストがCCW と関連するかどうかを示す。I=1の場合、
CCW 12内のデータアドレスフィールドはMS内のIDAWリス
トを探し出すアドレスを含む。I=0の場合、アドレス
フィールドはIDAWを探し出さないが、代わりにMS内のデ
ータのバイトアドレスを探し出す。
【0045】IDAWリストは、関連したCCW 内のアドレス
で開始するMS内のテーブルに連続的に配置されたIDAWの
シーケンスである。リスト中のIDAWの全ては、関連した
CCWが書込みCCW か読取りCCW であるかによってそれぞ
れ読取り又は書込みIDAWである。書込みIDAW CCWによっ
て探し出されたIDAWは、I/O 装置からMS又はESへのデー
タの一方向転送(MS又はES内の書込み)を制御する。読
取りIDAW CCWによって探し出されたIDAWは、MS又はESか
らI/O 装置へのデータの一方向転送(MS又はESからの読
取り)を制御する。
【0046】IDAWリスト内で実行されるIDAWの番号は、
CCW 12内のカウントフィールド(CNT) と、CCW 内のア
ドレスと、CCW 内のカウント変更子(CM)とにより決定
される。CMがオフである場合、カウントフィールドはバ
イトカウントを含み、そしてCMがオンである場合、カウ
ントフィールドはブロックカウントを含む。即ち、CM=
0 の場合、IDAWリストから実行されるIDAWの番号は、部
分的に又は全体として、CCW アドレスと(CCW アドレス
+CCW バイトカウント)の間で探し出されたデータブロ
ックの番号に等しい。CM=1 の場合、CCW 12内のアドレ
スはブロックカウントを含み、そしてIDAWリストから実
行されるIDAWの番号は、CCW 12のアドレスフィールド内
のブロックカウント値に等しい。一般に、データブロッ
クのサイズは2 KB又は4 KBである。
【0047】ORB 11はES制御フィールド(Eビット)を
含む。Eビットは、それが1にセットされると、チャネ
ルプログラムがESへ又はESからの直接I/O 転送を制御で
きることを示し、それが0にセットされると、チャネル
プログラムがMSのみをアクセスできることを示す。ORB
11内のもう1つの制御ビットDは関連したIDAWのサイズ
及び形式を制御する。Dビットが1にセットされると、
IDAWは小さく(例えば32ビット)、そしてDが0にセッ
トされると、IDAWは大きい(例えば64ビット)。このよ
うに、本発明は、I/O 及びMS又はESの間で直にデータを
移動するシステムで用いるIDAWリスト内で使用可能なID
AWのサイズ及びタイプを広げる。
【0048】図4で、各 IDAW 13又は14はそれぞれのロ
ケーション0にMS/ES 制御フィールド (V) を有す
る。各IDAWにVビットを有することは、同じIDAWリスト
内のMS及びESアクセスを混合することを可能にする。V
フィールドはIDAWがMS又はES内のアクセスを制御するか
どうかを示すとともに、そのIDAWのあるフォーマット特
性を制御するためにORB 11内のEビットと共同して動作
する。即ち、ORB 内のEはIDAW内のVビットがESでのア
クセスの制御に使用できる前に1にセットされる必要が
ある。従って、 V=0 は、小さなIDAW 16 で、それがMS
内に31ビットバイトアドレスを含むことを示し、そして
V=1 はIDAW 17 で、それが31ビットESBN(ESブロック
番号)を含むことを示す。 V=0 は、大きなIDAW 18
で、それがMSでのアクセスを制御するとともに63ビット
バイトアドレスを含むことを示し、そして V=1 は大き
なIDAW 19 で、それが51ビットESBNとそのESBNにより探
し出されたブロック内の12ビットバイトアドレスとを含
むことを示す。一般に、データブロックのサイズは2 KB
又は4 KBである。
【0049】本発明は、"読取りCCW"及び"書込みCCW"の
Iビットが1にセットされると、それらを用いてIDAWリ
ストを指定する。そしてCCW 内のアドレスフィールドは
MS内の関連したIDAWリストを探し出す。"読取りCCW"
は、各IDAW内のVビットで示されたように、その関連し
たリスト内の全てのIDAWがMS又はES内のデータの読取り
に使用されることを示す。"書込みCCW" は、各IDAW内の
Vビットで示されたように、その関連したリスト内の全
てのIDAWがMS又はESからのデータの書込みに使用される
ことを示す。
【0050】各IDAWはメモリ内の1つのデータブロック
の全部又は一部だけのアクセスに制限される。IDAWでブ
ロックアドレスが指定される場合、完全なブロックがア
ドレス指定され、そして指定されたメモリ内のブロック
境界でアクセスされる。IDAWでバイトアドレスが指定さ
れ、指定されたメモリ内のブロック境界にIDAW内のバイ
トアドレスがない場合、全ブロックに満たないブロック
がアクセスされる。この場合、アクセスされるのは、バ
イトアドレスから次のブロック境界までの部分又は現在
のCCW 内のバイトカウントの末尾までの部分の、どちら
か先に到達する方の部分のみである。
【0051】従って、関連したCCW が、MS又はES内の1
よりも多くのブロックのアクセスを必要としないカウン
トを有する特別な場合には、関連したIDAWリストは単一
のIDAWのみを含む。この特別な場合は、1つのIDAWにそ
れぞれ関連した CCW-1、CCW-2 及び CCW-3を含むチャネ
ルプログラムを示す図5及び6に示される。従って、CC
W-1 は、DASD 24 トラック1からES 4 KB ブロック26内
の最初の1500バイトへのデータ転送を開始するアドレス
0を有するIDAW 21 を探し出す。そして、CCW-2 は、DA
SD 24 トラック2からES 4 KB ブロック26内の次の500
バイトへのデータ転送を開始するアドレス1500を有する
IDAW 22 を探し出す。最後に、CCW-3 は、DASD 24 トラ
ック3からES 4 KB ブロック26内の最後の2000バイトへ
のデータ転送を開始するアドレス2000を有するIDAW 23
を探し出す。その結果、ES内の単一のブロックは、3つ
の異なるDASDトラックからデータを読取る3つの異なる
I/O 動作からの別個のデータ転送により詰込まれる。
【0052】(IDAWリスト内で実行されるIDAW)IDAWリ
スト内の全てのIDAWを実行する必要がある訳ではない。
IDAWリスト内の実行されるIDAWの番号は、リストを探し
出すCCW 内のカウントフィールドと、CCW アドレスフィ
ールドと、CCW 内のカウント変更子(CM)とにより決定
される。データ転送はその転送のCCW カウントが終了す
る時点で終了する。CM=0 の場合、CCW カウントフィー
ルドはバイトカウントを含み、そしてIDAWリスト内の実
行されるIDAWの番号は、CCW バイトカウントを満たすよ
うに配置されたデータブロックの番号に等しい。これは
CCW アドレスと(CCW アドレス+CCW バイトカウント)
の間の一部又は全部でアクセスされたブロックの番号で
ある。CM=1 の場合、CCW カウントフィールドはブロッ
クカウントを含み且つCCW アドレスフィールドは(バイ
トアドレスの代わりに)ブロック番号を含む。そしてID
AWリスト内の実行されるIDAWの番号は、CCW ブロックカ
ウントフィールド内の値に等しい。本発明はI/O 及びMS
又はESの間で直にデータを移動させるシステム内で使用
できるIDAWのタイプを広げる。ORB 内の制御フィールド
は、それが関連したIDAWが小さいか大きいかを指定す
る。即ち、本発明は小さなIDAW(例えば、32ビットサイ
ズ)又は大きなIDAW(例えば、64ビットサイズ)の使用
を可能にする。
【0053】よって、各IDAWにMS/ES 制御フィールドを
置くことは、チャネルプログラムが同じIDAWリスト内の
MS及びESアクセスの混合の制御を可能にする。MS/ES フ
ィールドが各IDAW内にはなく(IDAWの外部のロケーショ
ンにある)場合、リスト内の全てのIDAWは同じ電子メモ
リのアクセスを制約されることがある。
【0054】(MS及びESへのIDAW制御データ転送の処
理)図7〜11は良好な実施例を用いるプロセスを表わ
す。図7のステップ30で、サブチャネル開始(SSCH)命
令の中央プロセッサ(CP)による実行を表わすプロセス
が開始され、SSCH命令内のロケーションでMS内の動作要
求ブロック(ORB)をアクセスする。そして、ステップ3
1で、CPはORB 内の情報をORB で識別されたサブチャネ
ルに複写する。このサブチャネルはCPで実行される内部
コードのみをアクセスできるマイクロコード化されたメ
モリ領域である。
【0055】そしてSSCH命令で表わされた要求のCP処理
は入出力プロセッサ(IOP) に引渡され、ステップ32
で、( "サブチャネル開始保留" の実行と呼ばれる)I/
O 要求キューにSSCH要求を入れる。
【0056】ステップ33で、IOP は要求に関連したORB
情報の有効性、例えばそのプログラムアドレスがMSの要
求された部分内にあるかどうか、等を検査する。
【0057】ステップ34で、IOP はこのSSCH要求を処理
するために(最大255 までのチャネルプロセッサから)
チャネル経路プロセッサを選択する。ステップ35で、選
択されたチャネルプロセッサが使用可能である(使用中
ではない)とき、それぞれの要求のチャネルプロセッサ
動作が開始される。チャネルプロセッサはマイクロコー
ドのORB 情報をアクセスすることにより要求をキューか
らとりその処理を開始する。
【0058】ステップ35、36、37及び38はORB 情報内の
D及びEフィールドを検査し、ORB情報により表示され
た要求についてチャネルプログラムがどのように動作す
るかを決定する。ステップ36は D=0 及び E=0 につい
て検査する。もし検査結果がイエスなら、それはD及び
Eフィールドがないと同じである。その場合、本発明以
前に従来のチャネルプログラムが処理されたのと同じ方
法でチャネルプログラムが処理される。もし D=0 及び
E=0 の検査結果がノーなら、ステップ37で、D=0 及
び E=1 について検査される。もし検査結果がイエスな
ら、図8のプロセスが開始される。もし検査結果がノー
なら、ステップ38で、 D=1 及び E=0について検査す
る。もし検査結果がイエスなら、それは不適切な状態で
あるので、例外信号が生じてプログラム中断が起きる。
【0059】ステップ38で、 D=1 及び E=0 の組合せ
状態が見つからない場合、ノーの経路から図8に進み、
チャネルプログラムを実行する。
【0060】Dフィールド内の値が記憶され、図8〜1
1内のプロセスがそれを発見し、そして小さなIDAW又は
大きなIDAWをチャネルプログラム内に含み得るかどうか
を知る。
【0061】図8の最初のステップ40は、現在の要求の
なかのORB 情報により、チャネルプログラムアドレスの
始まりで見つかった最初のCCW をアクセスする。次のス
テップ41はCCW 内のCM(カウント変更子)フィールドの
状態を検査し、CCW アドレスがバイト値であるかブロッ
ク値であるかを示す。もしそれがバイト値なら、CCWは
バイトアドレスを含むので、図10が開始される。
【0062】(ブロックアドレスによるIDAW)ステップ
41でCMがCCW アドレスフィールド内のブロック値を示す
場合、ステップ42で現在のCCW 内のORB 情報にあるIフ
ィールドの値が1かどうかを検査する。 I=1 の状態
は、ES内及びMS内のアクセスを制御できるIDAWリストを
CCW 内のアドレスが見つけることを示す。ステップ43は
現在のCCW 内の読取り動作の命令コードを検査する。読
取り命令コードが検出される場合、ステップ46は装置を
始動する信号をチャネルプロセッサからチャネルに送ら
せる。読取り命令コードが検出されない場合、ステップ
44は書込み命令コードの有無を検査する。読取り又は書
込み命令コードがどちらも指定されない場合、読取り又
は書込みCCW 以外のCCW により指定できるIDAWリストが
ないためにステップ44からの出口は得られないので、プ
ログラム中断を生じる例外信号が提供される。書込み命
令が検出される場合、図9に進み、プロセスを続行す
る。
【0063】ステップ46で、チャネルプロセッサは、OR
B 情報で指定された装置に、該装置により読取られるデ
ータをMS又はESに転送する、読取り動作が起きることを
知らせる。ステップ47はI/O 装置から読取られたデータ
を受取るバッファを検査し、それが一杯でありMS又はES
に転送可能かどうかを判定する。ステップ48はIDAWリス
ト内の次のIDAW(これは最初はリスト内の先頭のIDAWで
ある)をアクセスし、そしてIDAW内のVビットのセッテ
ィングを検査することをを表わす。 V=0 の場合、ステ
ップ49はデータをMSに転送する。 V=1 の場合、ステッ
プ51はデータをESに転送する。転送が終了した後、ステ
ップ52はCCW 内のブロックカウントを減分し、そしてス
テップ53はCCW 動作が終了したことを示す値0が生じて
いるかどうかを検査する。ブロックカウントが0ではな
い場合、ステップ47に戻り、I/O装置等から読取られた
次のデータブロックのプロセスが反復される。このプロ
セスはステップ53でブロックカウントが0に達するまで
反復される。そしてステップ54はチャネルプログラムの
終りに達したかどうかを検査する。もし終りに達してい
れば、プロセスは終了する(動作終了)。もし終りに達
していなければ、ステップ40に戻り、チャネルプログラ
ム内の次にアクセスされたCCW を取得する。そしてプロ
セスはチャネルプログラムが終りに達するまで反復す
る。
【0064】ステップ44で書込み命令コードが見つかる
場合、図9に進み、他の方向のデータ転送、例えばMS又
はESからI/O 装置への転送を除き、ステップ47〜54で行
われた転送に類似の転送を制御する。最初に、ステップ
61は現在のIDAW内のVビットの状態を検出し、転送がMS
又はESのどちらからかを判定する。 V=0 の場合、転送
はMSからであるので、ステップ62に進み、それを実行す
る。 V=1 の場合、転送はESからであるので、ステップ
63に進み、それを実行する。そしてステップ64はデータ
をI/O 装置に書込み、そしてステップ66はCCW ブロック
カウントを減分する。ステップ67はブロックカウントの
値が0かどうかを検査し、現在のCCW の実行が終了した
かどうかを判定する。ブロックカウントが0の場合、ス
テップ68はチャネルプログラム内に別のCCW があるかど
うかを検査する。そしてもしなければ、プロセスは終了
する(動作終了)。
【0065】ステップ67が非0値を見出だす場合、ステ
ップ61に分岐してリスト内の次のIDAWを取出し、そして
そのVビットを検査することにより、現在のCCW の実行
を続け、リスト内の最後のIDAWが実行されたことを示す
0カウントをステップ67が見出だすまでプロセスを反復
する。
【0066】ステップ67で最後のIDAWが検出されたと
き、ステップ68はチャネルプログラム内に更にCCW が存
在するかどうかを検出する。もしそうなら、図8のステ
ップ40に分岐して次のCCW を取得し、チャネルプログラ
ムの終りに達するまで、そのプロセス等を反復する。
【0067】(バイトアドレスを有するIDAW)CCW でバ
イトアドレスが表示されたとき、図10で現在のCCW が
開始される。これは、CCW 及びそのIDAW内でバイトアド
レスが用いられることを示すCM=0 が現在のCCW で検出
され、図8のステップ41のノーの経路から図10のステ
ップ71が開始されたときに起きる。ステップ71は現在の
CCW 内のIビットを検査する。I=1 の場合、ステップ7
2が開始される。ステップ71が I=0 を示す場合、 D=0
はバイトアドレスに用いられる小さなIDAW(これは良
好な実施例では許されない)を示すので、プロセス中断
を生じる例外信号が出される。
【0068】ステップ72は現在のCCW 内の読取り命令コ
ードを検査する。ステップ72がCCW内の読取り命令コー
ドを検査し、それが見つかった場合、ステップ73が開始
され、チャネルプロセッサはチャネル上の信号を装置の
制御装置に送り、ORB 情報で指定された装置の読取り動
作を開始する。ステップ72で読取り命令コードが検出さ
れない場合、ステップ72A が書込み命令コードのCCW を
検査する。書込み命令コードが検出される場合、図11
に進み、プロセスを続行する。
【0069】CCW 内で読取り又は書込み命令コードのど
ちらも指定されない場合、読取り又は書込みCCW 以外の
CCW ではIDAWリストは指定されないので、ステップ72A
からノーの出口が選択される。そして、このプロセスは
読取り又は書込みCCW のみで開始されるので、プログラ
ム中断を生じる例外信号が供給される。
【0070】ステップ73で装置が始動された後、装置か
らI/O バッファにデータを転送する読取り動作が実行さ
れる。ステップ74はバッファが一杯になった時点、又は
装置の読取り動作が終了したことを示す装置終了信号が
生じたかどうかを検出する。これらの状態のどちらかが
起きた場合、I/O バッファ内のデータはMS又はESへの転
送が可能である。これはIDAWにより制御される。ステッ
プ76はIDAWリスト内の次のIDAW(最初はリスト内の先頭
のIDAW)のアクセスを表わし、そしてIDAW内のVビット
を検査する。 V=0 の場合、ステップ77で次のデータバ
イトをI/O バッファからMSに転送される。 V=1 の場
合、ステップ78で前記バイトがI/O バッファからESに転
送される。
【0071】バイト転送が終了した後、ステップ79でCC
W のブロックカウントが1だけ減分され、そしてその結
果生じたバイトカウントの値が0である(現在のIDAW動
作が終了したことを示す)かどうかがステップ81で検査
される。ブロックカウントが0ではない場合、現に転送
されたバイトが次のブロック境界に達したかどうかがス
テップ83で判定される。これらの状態はどちらも現在の
IDAW動作が終了したことを示す。現在のIDAW動作が終了
した場合、ステップ84で次のIDAWが取得され、そしてス
テップ74に戻り、I/O 装置からI/O バッファへの次のデ
ータの読取りを制御するために次のIDAWが処理される。
【0072】しかし、まだカウントが0ではないとき、
そしてステップ83でブロック境界に達しなかったとき、
再びステップ74でI/O バッファ等に読取られた次のデー
タのバイトの転送を処理するプロセスが、ステップ81で
カウントが0に達するか、又はステップ83でブロック境
界に達したことを検出するまで続行される。カウントが
0に達したときステップ82が開始され、チャネルプログ
ラムの終りに達した(チェインされたCCW がない)かど
うかが検査される。チャネルプログラムの終りに達した
とき、プロセスは終了する(動作終了)。別のCCW にチ
ェインしていることがステップ82で検出される場合、図
8のステップ40に戻り、チャネルプログラム内の次のCC
W を取得し、そしてチャネルプログラムの終りに達する
まで前述のようにプロセスを続行する。
【0073】図10のステップ72A で現在のCCW 内の書
込み命令コードが検出された場合、図11のステップ86
で、データが反対方向、即ちMS又はESからI/O 装置に転
送される以外は、ステップ76〜83と同様なデータ転送を
制御するプロセスが開始される。ステップ86でCCW によ
りアドレス指定されたリスト内の先頭のIDAWが取出さ
れ、そのVビットが検査される。 V=0 の場合、ステッ
プ87でMSから取出された次のバイトがI/O バッファに転
送される。 V=1 の場合、ステップ88でESから取出され
た次のバイトがI/O バッファに転送される。
【0074】そして、ステップ89はCCW のカウントが1
だけ減分し、次いでステップ91はバイトカウントの値が
0かどうかを検査する。バイトカウントが0の場合、現
在のCCW の全てのバイト転送は終了し、そしてステップ
93はバッファ内のデータをI/O 装置内の媒体に書込むI/
O 装置を始動する。バイトカウントが0ではないことを
ステップ91が見つけた場合、ステップ92でバッファが一
杯であるかどうかが判定される。バッファが一杯の場
合、ステップ93はバッファ内のデータをI/O 装置内の媒
体に書込む装置を始動する。そしてステップ94はブロッ
ク境界に達したかどうかを検査する。
【0075】ブロック境界に達した場合、現在のIDAWの
実行は終了し、次のステップ96及び97は、もし現在のID
AWがリスト内の最後のIDAWではない(これはステップ97
でバイトカウントが0であることを示すときに示され
る)ならば、現在のリスト内の次のIDAWを取得する。
【0076】ステップ91でバイトカウンドが0ではな
く、ステップ92でバッファが一杯ではなく、そしてステ
ップ94でブロック境界に達しなかった場合、現在のIDAW
の実行は終了していないので、現在のIDAWのバイト転送
は続行する。そして再びステップ86で現在のIDAWの次の
バイトの転送を処理する。
【0077】ステップ94でブロック境界に達しており、
現在のIDAWの実行が終了している場合、ステップ96で次
のIDAWを取得するアクセスを開始し、そしてステップ97
はCCW のバイトカウントが0かどうかを検査する。
【0078】ステップ97でCCW のバイトカウントが0で
はない場合、再びステップ86に戻り、ステップ96で取出
されている次のCCW を実行する。しかし、ステップ97で
バイトカウントが0の場合、ステップ98に進み、現在の
CCW が次のCCW にチェインされているかどうかが検査さ
れる。チェインされている場合、図8のステップ40に戻
り、次のCCW を処理する。しかし、ステップ98でチャネ
ルプログラム内に他のCCW がない場合、プロセスは終了
する(動作終了)。
【0079】(IDAWフォーマットの多重性)ESのバイト
アドレスを有する利点は、パッキング動作でMSを必要と
せずに、複数の小さなI/O データ転送を、バイトアドレ
ス指定がES内の単一ブロックに直にパッキングすること
を可能にすることである。
【0080】ES内のバイトアドレスは図4に示す64ビッ
トIDAWの形式の1つで与えられる。チャネルプログラム
を探し出すORB 内の制御ビット D=1 のとき、且つIDAW
19に示すように、IDAWが V=1 を有するとき、バイト
アドレスが与えられる。従って、IDAW 19 はその制御ビ
ットV(IDAW内のビットロケーション0にある)が V=
1 にセットされ、IDAWがES内のバイトアドレス指定を実
行していることを示すことを必要とする。IDAW 19 はビ
ット位置 1〜51のESBNフィールド、及びESBNフィールド
で指定されたブロック内のバイトを探し出すビット位置
52〜63のバイトアドレスフィールドを含む。MS及びESで
はブロックは一般に2 KB又は4 KBのサイズを有する。
【0081】64ビットIDAWが V=0 を有する場合、IDAW
18 は、そのビットロケーション 1〜63に、MSをアドレ
ス指定する63ビットのバイトアドレスフィールドを含む
ことを示す。
【0082】ORB で D=0 のとき、ビット位置 1〜31に
31ビットのアドレスフィールドを有する、32ビットのID
AWが与えられる。32ビットのIDAWは図4のIDAW 16 及び
IDAW17 で示されている。MS内のバイトアドレスを含むI
DAW 16 は V=0 のとき形成され、そしてESブロックア
ドレス番号(ESBN)を含むIDAW 17 は V=1 のとき形成
される。
【0083】良好な実施例では、 V=1 のとき、IDAWは
(32又は64ビットのサイズのどちらでも)ESブロック番
号を指定するが、ブロック内のバイトアドレス指定は64
ビットのサイズのIDAWのみが可能である。 V=1 の31ビ
ットのIDAW形式は、ESへの又はESからの全ブロックの転
送のみを制御できる。
【0084】IDAW 19 の形式は、ES内の指定されたブロ
ックで、IDAW転送を制御するCCW のカウントフィールド
内の値に等しいが、次のブロック境界を越えない、隣接
する番号のバイトの、アドレス指定されたバイトロケー
ションからのデータ転送を制御する。CCW カウントが次
のブロック境界を横切るときは、リスト内の次のIDAWが
用いられる。従って、CCW カウントが使い尽くされると
き実行中のIDAWは現在のリスト内の最後のIDAWである。
【0085】MS又はESへのバイト転送を制御しているID
AWをCCW がアドレス指定し且つ次のブロック境界に達す
る前にCCW バイトカウントが使い尽くされる場合、当該
IDAWは当該CCW のIDAWリスト内の唯一のIDAWである。こ
のタイプのIDAWリストは "単一IDAWリスト" と呼ばれる
ことがある。
【0086】(ESブロックデータパッキング)従来のシ
ステムはESブロック(ページフレーム)のパッキングを
可能にしなかった。パッキング機能は、ES内の1つの指
定されたブロック内のロケーションからI/O 装置内の非
連続ロケーションへの、又はその逆方向のデータの転送
を制御するチャネルプログラム内の複数のCCW によって
のみ行われる。
【0087】ES内のブロックのパッキングは、それぞれ
が図4に示すようなタイプの V=1の64ビットIDAW 19
を含む単一のIDAWリストを有する、複数のCCW を用いて
行われる。
【0088】図5はESブロック内のパッキングを実行す
るチャネルプログラムの例を示す。CCW-1 はIDAW-1のみ
を含むIDAWリストを含み、CCW-2 はIDAW-2のみを含むID
AWリストを含み、そしてCCW-3 はIDAW-3のみを含むIDAW
リストを含む。これらのIDAWの各々は読取り命令コ
ードを有する。図6は、CCW 1〜3及びそれらのそ
れぞれの単一のIDAWリストによりそれぞれ制御されるDA
SD(ディスク)上の異なるトラックで読取られる非連続
データロケーションを示す。
【0089】従って、最初のCCW-1 は1500バイトのカウ
ントを含み、そしてそのIDAW-1は、関連したIDAW-1で指
示されたESブロックアドレスで始まる、ESブロック番号
(ESBN)nに書込まれるトラック1からのバイトの転送
を制御する。転送されたバイトの書込みは、1500のCCW
バイトカウントが使い尽くされるまで、ESブロック内で
連続的に実行され、そしてこれらのバイトはESブロック
内の最初の1500バイトロケーションに記憶される。そし
て次のCCW-2 がそのIDAW-2とともに実行され、I/O 装置
内のトラック2からの500 バイトを、CCW-2 内のバイト
カウントにより制御された次の500 バイトのためにIDAW
-2に示されたロケーション1500からのESブロックに転送
する。そして最後のCCW-3 がそのIDAW-3とともに実行さ
れ、I/O装置内のトラック3からの2000バイトを、CCW-3
内のバイトカウントにより制御された次の2000バイト
のためにIDAW-3に示されたロケーション2000からのESブ
ロックに転送する。
【0090】従って、図示の実施例によりESブロックは
このようにパッキングされる。
【0091】
【発明の効果】本発明によれば、チャネルプログラムの
効率及びESの機能が高められる。
【図面の簡単な説明】
【図1】DASD(直接アクセス記憶装置)でディスクトラ
ックに記録されたレコードのブロックの一部を示す図で
ある。
【図2】前記特開昭公報における特定のコマンドを用
い、図1に示すディスクデータをMS及びESに読取る従来
のチャネルコマンドワード(CCW) を含むチャネルプロ
グラムを示す図である。
【図3】図1に示されたものと同じディスクデータをMS
及びESに読取るために本発明を用いる新しく且つより小
さいチャネルプログラムを表わす図である。
【図4】良好な実施例のアーキテクチャ構造を表わす図
である。
【図5】ESブロック内のバイトアドレスの使用を示す図
である。
【図6】ESブロック内のバイトアドレスの使用を示す図
である。
【図7】良好な実施例により用いられたプロセスの流れ
図である。
【図8】良好な実施例により用いられたプロセスの流れ
図である。
【図9】良好な実施例により用いられたプロセスの流れ
図である。
【図10】良好な実施例により用いられたプロセスの流
れ図である。
【図11】良好な実施例により用いられたプロセスの流
れ図である。
【符号の説明】
10 サブチャネル開始(SSCH)命令 11 動作要求ブロック(ORB) 12 チャネルコマンドワード(CCW) 13 間接データアドレスワード(IDAW) 14-23 IDAW 24 DASD 26 ES 4 KB ブロック
───────────────────────────────────────────────────── フロントページの続き (72)発明者 ロバート・ジェイ・ダガン アメリカ合衆国ニューヨーク州、ハイド・ パーク、レッジウッド・ドライブ 7番地 (72)発明者 ケニス・ジェイ・フレデリックス アメリカ合衆国ニューヨーク州、ポーキー プシー、タマラック・ヒル・ドライブ 21 番地 (72)発明者 ピータ・エイチ・ガム アメリカ合衆国ニューヨーク州、ポーキー プシー、ミロン・ドライブ 22番地 (72)発明者 ムーン・ジェイ・キム アメリカ合衆国ニューヨーク州、ワッピン ジャーズ・フォールス、シアウッド・ハイ ツ 26番地 (72)発明者 アレン・エイチ・プレストン アメリカ合衆国ニューヨーク州、ポーキー プシー、イー・シダー・ストリート 97番 地 (72)発明者 リチャード・ジェイ・シュマルツ アメリカ合衆国ニューヨーク州、ワッピン ジャーズ・フォールス、エッジ・ヒル・ド ライブ 7番地 (72)発明者 チャールス・エフ・ウエブ アメリカ合衆国ニューヨーク州、ポーキー プシー、マネッティ・ドライブ 4番地 (72)発明者 レスリー・ダブリュー・ホイマン アメリカ合衆国ニューヨーク州、ポーキー プシー、ハドソン・ハーバー・ドライブ 1011番地

Claims (18)

    【特許請求の範囲】
  1. 【請求項1】データ処理システム内の複数の電子記憶装
    置のどれかに又はそのどれかからデータを直接に転送す
    るチャネルプログラムの制御の下にI/O 装置を動作可能
    にする方法であって、 読取り又は書込み動作を指定するチャネル制御ワード
    (CCW) を含み且つCCW内のアドレスが少なくとも1つ
    のIDAW(間接データアドレスワード)を含むIDAWリスト
    を指すか否かを示すIDAW制御ビットを含むチャネルプロ
    グラムをデータ処理システムのI/O サブシステムにより
    実行するステップと、 チャネルプログラム内の現在のCCW によりアドレス指定
    されたIDAWリストをアクセスするステップと、 任意の他のIDAW内の電子記憶装置識別とは無関係に、現
    在のIDAWによりアクセスされるときに複数の電子記憶装
    置から識別された電子記憶装置を示すために、現在のID
    AW内の記憶装置選択制御フィールド(V) の状態、及び
    識別された電子記憶装置内のロケーションをアドレス指
    定するために現在のIDAWに含まれたアドレスの検出を含
    むIDAWリスト内の先頭のIDAWで始まる現在のIDAWを検出
    するステップと、 現在のCCW で指定された読取り又は書込み動作により制
    御された方向でI/O 装置及び識別された電子記憶装置内
    のロケーションの間でデータを転送するステップと、 よりなる方法。
  2. 【請求項2】データ処理システム内の中央プロセッサが
    チャネルプログラムの実行を制御できるようにチャネル
    制御プログラムを開始するアドレスを含む動作要求ブロ
    ック(ORB) をアドレス指定するために中央プロセッサ
    によりサブチャネル開始命令を実行するステップと、 ORB 内の複数の電子記憶フィールド(E) 内のセッティ
    ングによりチャネルプログラムがデータ処理システムの
    MS(主記憶装置)を含む複数の電子記憶装置のどれかを
    アクセスできるIDAWを含みうるかどうかを示すステップ
    と、 を更に含む、データ処理システム内の複数の電子記憶装
    置のどれかに又はそのどれかからデータを直接に転送す
    るチャネルプログラムの制御の下にI/O 装置を動作可能
    にする請求項1の方法。
  3. 【請求項3】ORB 内のIDAWサイズ制御フィールド(D)
    に、MSの容量を拡張するためにMS以外の複数の電子記憶
    装置の1つであるES(拡張記憶装置)内の任意のバイト
    ロケーションをアクセスするために大きなバイトアドレ
    スを含む大きなIDAWがチャネルプログラム内に存在しう
    るかどうかを示すステップを更に含む、データ処理シス
    テム内の複数の電子記憶装置のどれかに又はそのどれか
    からデータを直接に転送するチャネルプログラムの制御
    の下にI/O 装置を動作可能にする請求項2の方法。
  4. 【請求項4】CCW によりアドレス指定されたIDAWリスト
    内の大きなIDAWの各々にESのバイトアドレスが与えられ
    る時点を示すESバイト制御フィールド(CM)によりチャ
    ネルプログラムで読取り及び書込みCCW の各々を構築す
    るステップを更に含む、データ処理システム内の複数の
    電子記憶装置のどれかに又はそのどれかからデータを直
    接に転送するチャネルプログラムの制御の下にI/O 装置
    を動作可能にする請求項3の方法。
  5. 【請求項5】CCW によりアドレス指定されたIDAWリスト
    により制御されたデータ転送のサイズを示すカウントフ
    ィールド(CNT) によりチャネルプログラムで読取り又
    は書込みCCW の各々を構築するステップと、 現在のCCW のカウントフィールド内の値によりIDAWリス
    トで実行されたIDAWの番号を制御するステップとを更に
    含む、データ処理システム内の複数の電子記憶装置のど
    れかに又はそのどれかからデータを直接に転送するチャ
    ネルプログラムの制御の下にI/O 装置を動作可能にする
    請求項4の方法。
  6. 【請求項6】IDAWリストに大きなIDAWサイズが存在しそ
    のカウントフィールド(CNT) がIDAWリスト内の実行さ
    れるIDAWの番号を制御するとき、ESバイトカウントがCC
    W 内のカウントフィールドに存在することを、現在のCC
    W 内のバイト制御フィールド(CM)に表示させるステッ
    プを更に含む、データ処理システム内の複数の電子記憶
    装置のどれかに又はそのどれかからデータを直接に転送
    するチャネルプログラムの制御の下にI/O 装置を動作可
    能にする請求項5の方法。
  7. 【請求項7】転送されたバイトのカウントが現在のCCW
    内のカウントフィールドにある値に等しいとき、IDAWリ
    スト内のIDAWの実行を終了するステップを更に含む、デ
    ータ処理システム内の複数の電子記憶装置のどれかに又
    はそのどれかからデータを直接に転送するチャネルプロ
    グラムの制御の下にI/O 装置を動作可能にする請求項6
    の方法。
  8. 【請求項8】IDAWリスト内のIDAWの実行が終了したと
    き、チャネルプログラム内の任意の次のCCW を取得する
    ステップを更に含む、データ処理システム内の複数の電
    子記憶装置のどれかに又はそのどれかからデータを直接
    に転送するチャネルプログラムの制御の下にI/O 装置を
    動作可能にする請求項7の方法。
  9. 【請求項9】IDAWリストに大きなIDAWサイズが存在しそ
    のカウントフィールド(CNT) がIDAWリストで実行され
    るIDAWの番号を示すとき、ESブロックカウントが現在の
    CCW内のカウントフィールドに存在するかどうかを、現
    在のCCW 内のバイト制御フィールド(CM)に示すステッ
    プを更に含む、データ処理システム内の複数の電子記憶
    装置のどれかに又はそのどれかからデータを直接に転送
    するチャネルプログラムの制御の下にI/O 装置を動作可
    能にする請求項5の方法。
  10. 【請求項10】小さなIDAWサイズがIDAWリスト内のIDAW
    に示されそのカウントフィールドがIDAWリストで実行さ
    れるIDAWの番号を制御するとき、ESブロックカウントが
    現在のCCW 内のカウントフィールド(CNT) に存在する
    ことをCCW 内のバイト制御フィールド(CM)に示すステ
    ップと、 転送されたバイトのバイトカウントでブロック境界に達
    し且つバイトカウントが現在のCCW 内のカウントフィー
    ルドにある値を越えないとき、IDAWリスト内の次のIDAW
    を実行するステップとを更に含む、データ処理システム
    内の複数の電子記憶装置のどれかに又はそのどれかから
    データを直接に転送するチャネルプログラムの制御の下
    にI/O 装置を動作可能にする請求項5の方法。
  11. 【請求項11】転送されたバイトのカウントが現在のCC
    W 内のカウントフィールドにある値に等しいとき、IDAW
    リスト内のIDAWの実行を終了するステップを更に含む、
    データ処理システム内の複数の電子記憶装置のどれかに
    又はそのどれかからデータを直接に転送するチャネルプ
    ログラムの制御の下にI/O 装置を動作可能にする請求項
    10の方法。
  12. 【請求項12】IDAWリストの実行が終了したとき、チャ
    ネルプログラム内の任意の次のCCW を取得するステップ
    を更に含む、データ処理システム内の複数の電子記憶装
    置のどれかにデータを直接に転送するチャネルプログラ
    ムの制御の下にI/O 装置を動作可能にする請求項11の
    方法。
  13. 【請求項13】ORB は小さなIDAWサイズを表示するが複
    数の電子記憶装置はアクセス可能であるとは表示されな
    いとき、MS内でのみデータをアクセスするステップを更
    に含む、データ処理システム内の複数の電子記憶装置の
    どれかに又はそのどれかからデータを直接に転送するチ
    ャネルプログラムの制御の下にI/O 装置を動作可能にす
    る請求項5の方法。
  14. 【請求項14】複数の電子記憶装置をアクセスするチャ
    ネルプログラムがIDAWを包含できないことをORB で示し
    ながらIDAWリスト内のIDAWとして大きなIDAWサイズの存
    在が示されるとき、例外状態を知らせるステップを更に
    含む、データ処理システム内の複数の電子記憶装置のど
    れかに又はそのどれかからデータを直接に転送するチャ
    ネルプログラムの制御の下にI/O 装置を動作可能にする
    請求項5の方法。
  15. 【請求項15】I/O ディスク装置からMSへの見出しデー
    タの転送を制御し且つI/O ディスク装置上の見出しデー
    タにそれぞれ隣接するロケーションに交互に配置されて
    いるレコードデータのESへの転送を制御するために、読
    取りCCW によりアドレス指定されたIDAWリスト内のIDAW
    をアクセスするステップを更に含む、データ処理システ
    ム内のI/O 装置と複数の電子記憶装置のどれかの間でデ
    ータを直接に転送するチャネルプログラムの制御の下に
    I/O 装置を動作可能にする請求項5の方法。
  16. 【請求項16】MSからの見出しデータをI/O ディスク装
    置上のそれぞれの見出しフィールドに転送し且つESから
    の関連したレコードデータをI/O ディスク装置上の見出
    しフィールドにそれぞれ隣接するレコードフィールドに
    転送するために、書込みCCW によりアドレス指定された
    IDAWリスト内のIDAWの制御の下にMS及びESを交互にアク
    セスするステップを更に含む、データ処理システム内の
    I/O 装置と複数の電子記憶装置のどれかの間でデータを
    直接に転送するチャネルプログラムの制御の下にI/O 装
    置を動作可能にする請求項12の方法。
  17. 【請求項17】IDAWリスト内のIDAW毎に最大4キロバイ
    トのブロックまで転送するステップを更に含む、データ
    処理システム内の複数の電子記憶装置のどれかに又はそ
    のどれかからデータを直接に転送するチャネルプログラ
    ムの制御の下にI/O 装置を動作可能にする請求項1の方
    法。
  18. 【請求項18】IDAWリスト内のIDAW毎に最大2キロバイ
    トのブロックまで転送するステップを更に含む、データ
    処理システム内の複数の電子記憶装置のどれかに又はそ
    のどれかからデータを直接に転送するチャネルプログラ
    ムの制御の下にI/O 装置を動作可能にする請求項1の方
    法。
JP6026863A 1993-04-14 1994-02-24 I/o装置と拡張記憶装置又は主記憶装置の間でデータを転送する方法 Expired - Lifetime JP2558064B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/046,679 US5461721A (en) 1993-04-14 1993-04-14 System for transferring data between I/O devices and main or expanded storage under dynamic control of independent indirect address words (IDAWs)
US046679 1993-04-14

Publications (2)

Publication Number Publication Date
JPH06309267A true JPH06309267A (ja) 1994-11-04
JP2558064B2 JP2558064B2 (ja) 1996-11-27

Family

ID=21944791

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6026863A Expired - Lifetime JP2558064B2 (ja) 1993-04-14 1994-02-24 I/o装置と拡張記憶装置又は主記憶装置の間でデータを転送する方法

Country Status (2)

Country Link
US (1) US5461721A (ja)
JP (1) JP2558064B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011512591A (ja) * 2008-02-14 2011-04-21 インターナショナル・ビジネス・マシーンズ・コーポレーション 入出力処理システムにおいて間接データ・アドレッシングを提供するための装置、方法、およびコンピュータ・プログラム
JP2014517408A (ja) * 2011-06-10 2014-07-17 インターナショナル・ビジネス・マシーンズ・コーポレーション 拡張非同期データ・ムーバ間接データ・アドレス・ワードの使用

Families Citing this family (58)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3447432B2 (ja) * 1995-06-07 2003-09-16 三菱電機株式会社 ネットワークデータサーバ装置およびプログラマブルロジックコントローラシステム
US5652914A (en) * 1995-06-12 1997-07-29 International Business Machines Corporation Method and system for superimposing, creating and altering I/O applications and controls within an I/O subsystem by using an I/O subchannel intercept field
US5867733A (en) * 1996-06-04 1999-02-02 Micron Electronics, Inc. Mass data storage controller permitting data to be directly transferred between storage devices without transferring data to main memory and without transferring data over input-output bus
WO1998016885A1 (en) * 1996-10-15 1998-04-23 Ecrm, Incorporated Transferring data from disk storage directly to a peripheral device
US6144992A (en) * 1997-05-09 2000-11-07 Altiris, Inc. Method and system for client/server and peer-to-peer disk imaging
US6665747B1 (en) * 1999-10-22 2003-12-16 Sun Microsystems, Inc. Method and apparatus for interfacing with a secondary storage system
US7266596B2 (en) * 2001-04-18 2007-09-04 International Business Machines Corporation Dynamic storage space linking
EP1570322B1 (en) * 2002-12-11 2007-03-14 Fraysen Systems Limited Process data management
US7542463B2 (en) * 2004-09-24 2009-06-02 Cisco Technology, Inc. Communicating packets along a control channel and a media channel
US20080043563A1 (en) * 2006-08-15 2008-02-21 International Business Machines Corporation Flexibly controlling the transfer of data between input/output devices and memory
US7500023B2 (en) * 2006-10-10 2009-03-03 International Business Machines Corporation Facilitating input/output processing by using transport control words to reduce input/output communications
US7502873B2 (en) * 2006-10-10 2009-03-10 International Business Machines Corporation Facilitating access to status and measurement data associated with input/output processing
US8176222B2 (en) * 2008-02-14 2012-05-08 International Business Machines Corporation Early termination of an I/O operation in an I/O processing system
US7899944B2 (en) * 2008-02-14 2011-03-01 International Business Machines Corporation Open exchange limiting in an I/O processing system
US8214562B2 (en) * 2008-02-14 2012-07-03 International Business Machines Corporation Processing of data to perform system changes in an input/output processing system
US7917813B2 (en) * 2008-02-14 2011-03-29 International Business Machines Corporation Exception condition determination at a control unit in an I/O processing system
US8166206B2 (en) * 2008-02-14 2012-04-24 International Business Machines Corporation Cancel instruction and command for determining the state of an I/O operation
US8117347B2 (en) 2008-02-14 2012-02-14 International Business Machines Corporation Providing indirect data addressing for a control block at a channel subsystem of an I/O processing system
US8082481B2 (en) * 2008-02-14 2011-12-20 International Business Machines Corporation Multiple CRC insertion in an output data stream
US8312189B2 (en) 2008-02-14 2012-11-13 International Business Machines Corporation Processing of data to monitor input/output operations
US8196149B2 (en) * 2008-02-14 2012-06-05 International Business Machines Corporation Processing of data to determine compatability in an input/output processing system
US7840718B2 (en) * 2008-02-14 2010-11-23 International Business Machines Corporation Processing of data to suspend operations in an input/output processing log-out system
US8095847B2 (en) * 2008-02-14 2012-01-10 International Business Machines Corporation Exception condition handling at a channel subsystem in an I/O processing system
US9052837B2 (en) 2008-02-14 2015-06-09 International Business Machines Corporation Processing communication data in a ships passing condition
US7908403B2 (en) * 2008-02-14 2011-03-15 International Business Machines Corporation Reserved device access contention reduction
US7840717B2 (en) 2008-02-14 2010-11-23 International Business Machines Corporation Processing a variable length device command word at a control unit in an I/O processing system
US8478915B2 (en) * 2008-02-14 2013-07-02 International Business Machines Corporation Determining extended capability of a channel path
US7941570B2 (en) 2008-02-14 2011-05-10 International Business Machines Corporation Bi-directional data transfer within a single I/O operation
US8108570B2 (en) 2008-02-14 2012-01-31 International Business Machines Corporation Determining the state of an I/O operation
US7937507B2 (en) * 2008-02-14 2011-05-03 International Business Machines Corporation Extended measurement word determination at a channel subsystem of an I/O processing system
US7904605B2 (en) * 2008-02-14 2011-03-08 International Business Machines Corporation Computer command and response for determining the state of an I/O operation
US8001298B2 (en) * 2008-02-14 2011-08-16 International Business Machines Corporation Providing extended measurement data in an I/O processing system
US7937504B2 (en) * 2008-07-31 2011-05-03 International Business Machines Corporation Transport control channel program message pairing
US7904606B2 (en) * 2008-07-31 2011-03-08 International Business Machines Corporation Transport control channel program chain linked branching
US8055807B2 (en) 2008-07-31 2011-11-08 International Business Machines Corporation Transport control channel program chain linking including determining sequence order
US8332542B2 (en) 2009-11-12 2012-12-11 International Business Machines Corporation Communication with input/output system devices
US8364853B2 (en) 2011-06-01 2013-01-29 International Business Machines Corporation Fibre channel input/output data routing system and method
US8738811B2 (en) 2011-06-01 2014-05-27 International Business Machines Corporation Fibre channel input/output data routing system and method
US8364854B2 (en) 2011-06-01 2013-01-29 International Business Machines Corporation Fibre channel input/output data routing system and method
US8677027B2 (en) 2011-06-01 2014-03-18 International Business Machines Corporation Fibre channel input/output data routing system and method
US9021155B2 (en) * 2011-06-01 2015-04-28 International Business Machines Corporation Fibre channel input/output data routing including discarding of data transfer requests in response to error detection
US8583988B2 (en) 2011-06-01 2013-11-12 International Business Machines Corporation Fibre channel input/output data routing system and method
US9021179B2 (en) 2011-06-10 2015-04-28 International Business Machines Corporation Store storage class memory information command
US9116789B2 (en) 2011-06-10 2015-08-25 International Business Machines Corporation Chaining move specification blocks
US9021226B2 (en) 2011-06-10 2015-04-28 International Business Machines Corporation Moving blocks of data between main memory and storage class memory
US9058275B2 (en) 2011-06-10 2015-06-16 International Business Machines Corporation Data returned responsive to executing a start subchannel instruction
US9021180B2 (en) 2011-06-10 2015-04-28 International Business Machines Corporation Clearing blocks of storage class memory
US9116634B2 (en) 2011-06-10 2015-08-25 International Business Machines Corporation Configure storage class memory command
US9323668B2 (en) 2011-06-10 2016-04-26 International Business Machines Corporation Deconfigure storage class memory command
US9058243B2 (en) * 2011-06-10 2015-06-16 International Business Machines Corporation Releasing blocks of storage class memory
US8312176B1 (en) 2011-06-30 2012-11-13 International Business Machines Corporation Facilitating transport mode input/output operations between a channel subsystem and input/output devices
US8549185B2 (en) 2011-06-30 2013-10-01 International Business Machines Corporation Facilitating transport mode input/output operations between a channel subsystem and input/output devices
US8473641B2 (en) 2011-06-30 2013-06-25 International Business Machines Corporation Facilitating transport mode input/output operations between a channel subsystem and input/output devices
US8346978B1 (en) 2011-06-30 2013-01-01 International Business Machines Corporation Facilitating transport mode input/output operations between a channel subsystem and input/output devices
US8918542B2 (en) 2013-03-15 2014-12-23 International Business Machines Corporation Facilitating transport mode data transfer between a channel subsystem and input/output devices
US8990439B2 (en) 2013-05-29 2015-03-24 International Business Machines Corporation Transport mode data transfer between a channel subsystem and input/output devices
US9697152B1 (en) 2016-01-06 2017-07-04 International Business Machines Corporation I/O processing system including dynamic missing interrupt and input/output detection
US11714808B2 (en) 2021-09-08 2023-08-01 International Business Machines Corporation Pattern search request embedded in a transport mode command word for a channel subsystem in a storage system

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3839706A (en) * 1973-07-02 1974-10-01 Ibm Input/output channel relocation storage protect mechanism
JPS586173B2 (ja) * 1978-01-20 1983-02-03 株式会社日立製作所 チャネル制御方式
US4368513A (en) * 1980-03-24 1983-01-11 International Business Machines Corp. Partial roll mode transfer for cyclic bulk memory
US4855936A (en) * 1987-09-25 1989-08-08 International Business Machines Corp. Full-screen input/output application program interface
US5095420A (en) * 1988-11-21 1992-03-10 International Business Machines Method and system for performing virtual address range mapping in a virtual storage data processing system
US5237668A (en) * 1989-10-20 1993-08-17 International Business Machines Corporation Process using virtual addressing in a non-privileged instruction to control the copying of a page of data in or between multiple media
US5367661A (en) * 1992-11-19 1994-11-22 International Business Machines Corporation Technique for controlling channel operations in a host computer by updating signals defining a dynamically alterable channel program

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011512591A (ja) * 2008-02-14 2011-04-21 インターナショナル・ビジネス・マシーンズ・コーポレーション 入出力処理システムにおいて間接データ・アドレッシングを提供するための装置、方法、およびコンピュータ・プログラム
JP2014517408A (ja) * 2011-06-10 2014-07-17 インターナショナル・ビジネス・マシーンズ・コーポレーション 拡張非同期データ・ムーバ間接データ・アドレス・ワードの使用

Also Published As

Publication number Publication date
US5461721A (en) 1995-10-24
JP2558064B2 (ja) 1996-11-27

Similar Documents

Publication Publication Date Title
JP2558064B2 (ja) I/o装置と拡張記憶装置又は主記憶装置の間でデータを転送する方法
US5875349A (en) Method and arrangement for allowing a computer to communicate with a data storage device
US4476526A (en) Cache buffered memory subsystem
JP3878851B2 (ja) 連結リストdma記述子アーキテクチャ
JP3431972B2 (ja) 仮想ディスクシステム
US4939644A (en) Input/output controller for controlling the sequencing of the execution of input/output commands in a data processing system
JPH06266596A (ja) フラッシュメモリファイル記憶装置および情報処理装置
JPH0458051B2 (ja)
JPH0731624B2 (ja) 非同期コプロセッサによるデータ移動方法および装置
JPS5823376A (ja) 記憶システム
JPH0727495B2 (ja) データ転送方法
CA2126755A1 (en) Method for improving partial stripe write performance on disk array subsystems
JPH0425579B2 (ja)
US4979106A (en) Customization of a system control program in response to initialization of a computer system
JPH06289999A (ja) ディスク制御システム
JP3247075B2 (ja) パリティブロックの生成装置
EP0465014B1 (en) Method and means for rule based data transfer
JPH0340868B2 (ja)
EP0036483B1 (en) Information transfer between a main storage and a cyclic bulk memory in a data processing system
JPH01306917A (ja) 記憶制御方法及び装置
US7287102B1 (en) System and method for concatenating data
JP3517417B2 (ja) データ転送装置
US6249842B1 (en) Apparatus and method for processing data in a RAID system
JPS6145269B2 (ja)
JPH09134326A (ja) コンピュータシステム