JPH06291811A - Ami伝送装置 - Google Patents

Ami伝送装置

Info

Publication number
JPH06291811A
JPH06291811A JP5073964A JP7396493A JPH06291811A JP H06291811 A JPH06291811 A JP H06291811A JP 5073964 A JP5073964 A JP 5073964A JP 7396493 A JP7396493 A JP 7396493A JP H06291811 A JPH06291811 A JP H06291811A
Authority
JP
Japan
Prior art keywords
bus
impedance
signal
ami
transmission
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5073964A
Other languages
English (en)
Inventor
Susumu Koshiba
晋 小柴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP5073964A priority Critical patent/JPH06291811A/ja
Publication of JPH06291811A publication Critical patent/JPH06291811A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Communication Control (AREA)
  • Dc Digital Transmission (AREA)
  • Small-Scale Networks (AREA)

Abstract

(57)【要約】 【目的】 バス上の伝送信号のアンダーシュートやオー
バーシュートを小さくして、誤判定を防止し、通信能力
を低下させずに通信の信頼性を向上し得るAMI伝送装
置を提供する。 【構成】 パルストランス29を介してバス10に接続
される信号線TPおよびTM間にインピーダンス切り替
え部31を接続し、バスに送受信される信号の各ビット
周期内においてビットパルスの送受信後のみインピーダ
ンス切り替え部31のスイッチ手段を開放してインピー
ダンスを切り離し、バス10に対するインピーダンスを
大きくし、その他の期間においてはインピーダンス切り
替え部31のスイッチ手段を閉成してインピーダンスを
接続し、バス10に対するインピーダンスを小さくして
いる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、複数の端末をそれぞれ
バスに接続し、該バスを介して端末からの信号を両極性
のAMI(Alternate Mark Inversion)符号の信号とし
て端末に伝送するAMI伝送装置に関する。
【0002】
【従来の技術】図4は、複数の端末1,2・・・Nをバ
ス10に接続するAMI伝送装置である通信装置20の
構成を示す図である。同図において、各通信装置20
は、各端末が接続される通信制御部21と、該通信制御
部21に送信データ線TXD1およびTXD2、受信デ
ータ線RXD1およびRXD2を介して接続されたトラ
ンシーバ部23と、該トランシーバ部23に信号線TP
およびTMを介して接続されるパルストランス29とか
ら構成され、該パルストランス29がバス10に接続さ
れている。また、トランシーバ部23は、通信制御部2
1からの送信データ線TXD1およびTXD2が接続さ
れたドライバ部25と、通信制御部21への受信データ
線RXD1およびRXD2が接続されたレシーバ部27
とから構成されている。更に、バス10には負荷抵抗1
1が接続されている。
【0003】このように構成された通信装置20におい
て、ある端末から送信された信号は通信装置20を介し
てバス10に伝送され、該バス10から他の通信装置2
0を介して他の端末で受信される。また、各通信装置2
0内では、端末からの信号は通信装置20の通信制御部
21から送信データ線TXD1およびTXD2を介して
ドライバ部25に供給され、ドライバ部25から信号線
TPおよびTMを介してパルストランス29に供給さ
れ、パルストランス29からバス10に送出される。そ
して、バス10に送出された信号は通信装置20のパル
ストランス29および信号線TPおよびTMを介してレ
シーバ部27に供給され、レシーバ部27から受信デー
タ線RXD1およびRXD2を介して通信制御部21に
供給され、通信制御部21から端末に送出されるように
なっている。
【0004】図5は、図4のバス10および通信装置2
0の各部の信号波形を示す図である。同図において、端
末から送信された信号が通信装置20の通信制御部21
から送信データ線TXD1およびTXD2に送出される
信号波形が同図(c)および(d)に示され、この信号
が通信装置20のドライバ部25からパルストランス2
9を介してバス10上にAMI信号として送出された信
号波形が同図(a)に示されている。また、このバス1
0に送出された信号が通信装置20のパルストランス2
9およびレシーバ部27を介して受信データ線RXD1
およびRXD2に送出される信号波形が同図(e)およ
び(f)に示されている。なお、同図(b)は送出され
る信号のビット期間を示している。
【0005】更に詳しくは、送信データ線TXD1上の
信号はバス10上に正パルスとして出力され、この正パ
ルスは送信データ線RXD1上に取り込まれる。また、
送信データ線TXD2上の信号はバス10上に負パルス
として出力され、この負パルスは送信データ線RXD2
上に取り込まれる。そして、この場合に、通信装置20
からバス10上に送出される信号は、該信号の後端部に
おいてパルストランス29やバス10のインダクタンス
およびキャパシタンス等の影響によりアンダーシュート
やオーバーシュートが同図(a)に示すように発生し、
このアンダーシュートやオーバーシュートが同図(a)
に点線で示す正側しきい値レベルLptおよび負側しきい
値レベルLntを越えることがある。
【0006】
【発明が解決しようとする課題】上述したように、バス
10上の信号がアンダーシュートおよびオーバーシュー
トを発生し、このアンダーシュートおよびオーバーシュ
ートが正側しきい値レベルLptおよび負側しきい値レベ
ルLntを越えると、図5(e)および(f)に点線で示
すように誤信号が受信データ線RXD1およびRXD2
に発生し、この誤信号のうち、図5(f)に斜線で示す
ように次のビット位置まで継続すると、信号有りと誤判
定するという問題がある。
【0007】このような問題を解決するために、負荷抵
抗を小さくすると、アンダーシュートやオーバーシュー
トは小さくなるが、信号の振幅も小さくなり、伝送距離
が短くなるという問題がある。また、負荷抵抗を大きく
すると、アンダーシュートやオーバーシュートの絶対値
の最大値は大きくなるが、インダクタンスに蓄積される
電流はインダクタンス端子電圧の積分に比例するので、
減衰が速くなり、次のビットへの影響は小さくなる。し
かしながら、負荷抵抗を大きくすると、雑音に弱くなる
という問題がある。
【0008】本発明は、上記に鑑みてなされたもので、
その目的とするところは、バス上の伝送信号のアンダー
シュートやオーバーシュートを小さくして、誤判定を防
止し、通信能力を低下させずに通信の信頼性を向上し得
るAMI伝送装置を提供することにある。
【0009】
【課題を解決するための手段】上記目的を達成するた
め、本発明のAMI伝送装置は、複数の端末をそれぞれ
バスに接続し、該バスを介して端末からの信号を両極性
のAMI符号の信号として端末に伝送するAMI伝送装
置であって、パルストランスを介してバスに接続される
信号線間に接続されるインピーダンスと、該インピーダ
ンスに直列に接続されたスイッチ手段と、バスに送受信
される信号の各ビット周期内においてビットパルスの送
受信後のみバスに対するインピーダンスを大きくし、そ
の他の期間においてはバスに対するインピーダンスを小
さくするように前記スイッチ手段を制御するスイッチ制
御手段とを有することを要旨とする。
【0010】
【作用】本発明のAMI伝送装置では、バスに接続され
る信号線間にスイッチ手段を介してインピーダンスを接
続し、バスに送受信される信号の各ビット周期内におい
てビットパルスの送受信後のみスイッチ手段を開放して
前記インピーダンスを切り離し、バスに対するインピー
ダンスを大きくし、その他の期間においてはスイッチ手
段を閉成してインピーダンスを接続し、バスに対するイ
ンピーダンスを小さくしている。
【0011】
【実施例】以下、図面を用いて本発明の実施例を説明す
る。
【0012】図1は、本発明の一実施例に係わるAMI
伝送装置の構成図である。同図に示すAMI伝送装置
は、前述した図4のAMI伝送装置においてトランシー
バ部23にインピーダンス切り替え部31を設けた点が
異なるのみであり、その他の構成要素は図4のものと同
じであり、同じ構成要素には同じ符号が付されている。
【0013】図2は、前記トランシーバ部23の詳細な
内部構成を示しているが、同図に示すように、インピー
ダンス切り替え部31は、トランシーバ部23からパル
ストランス29に接続される信号線TPおよびTMの間
にスイッチ手段を構成するトランジスタ33,35およ
びダイオード37,39を介してこれらに直列に接続さ
れたインピーダンス変更用抵抗41,43を有する。該
インピーダンス変更用抵抗41,43は、トランジスタ
33,35をオンすることにより信号線TPおよびTM
の間に接続され、これによりパルストランス29を介し
たバス10に対するインピーダンスを低減することがで
き、またトランジスタ33,35をオフすることにより
インピーダンス変更用抵抗41,43は信号線TPおよ
びTMの間から切り離され、これによりバス10に対す
るインピーダンスを増大することができる。また、イン
ピーダンス切り替え部31は、上述したインピーダンス
変更用抵抗41,43、トランジスタ33,35、ダイ
オード37,39に加えて、トランジスタ33,35を
制御するフリップフロップ45、ノア回路47、アンド
回路49、インバータ51、およびディレイ回路53を
有する。
【0014】更に、図2は、インピーダンス切り替え部
31に加えて、トランシーバ部23のドライバ部25お
よびレシーバ部27の内部回路を詳しく示しているが、
ドライバ部25は送信データ線TXD1およびTXD2
にそれぞれ接続されたトランジスタ61,62、および
該トランジスタ61,62にそれぞれ接続されたダイオ
ード63,64を有し、レシーバ部27は出力がRXD
1およびRXD2信号に接続された演算増幅器65,6
7、該演算増幅器65,67の−入力端子に接続点が接
続され、負電源とアースとの間に直列接続された抵抗R
a1,Ra2、前記演算増幅器65,67の+入力端子
と信号線TPおよびTMとの間にそれぞれ接続された抵
抗Rb1,Rb2、前記演算増幅器65,67の+入力
端子の間に直列接続されている抵抗Rb2,Rb2から
構成されている。
【0015】前記インピーダンス切り替え部31のトラ
ンジスタ33,35は、受信データ線RXD1およびR
XD2からの信号(以下、RXD1およびRXD2信号
と称する)、後述する図3(g)に示すように信号の送
受信の開始時点から終了時点まで高レベルになっている
RX信号、および図3(b)に示すスタートビットに同
期してバスのデータ伝送速度と同速度を有し、立ち下が
りが各ビットの開始点である図3(h)に示すようなク
ロック信号CLKを前記ノア回路47、アンド回路4
9、インバータ51、ディレイ回路53およびフリップ
フロップ45からなる制御回路に供給することによりフ
リップフロップ45から出力される後述する図3(j)
に示すような制御信号Scにより制御され、これにより
ビット周期内において信号の送受信後のみトランジスタ
33,35はオフに制御され、これによりインピーダン
ス変更用抵抗41,43を切り離してバス10に対する
インピーダンスを大きくし、その他の期間ではトランジ
スタ33,35はオンに制御され、これによりインピー
ダンス変更用抵抗41,43を接続してバス10に対す
るインピーダンスを小さくしている。
【0016】図3に示す各部の波形を示すタイミング図
を参照して更に詳しく説明すると、図3(g)に示すR
X信号および図3(h)に示すクロック信号CLKをア
ンド回路49に供給し、該アンド回路49の出力信号を
フリップフロップ45のデータ端子Dに供給するととも
に、RXD1およびRXD2信号をノア回路47に供給
し、該ノア回路47の出力信号をフリップフロップ45
のクロック端子CKに供給することにより、RXD1お
よびRXD2信号のいずれかの立ち下がりでフリップフ
ロップ45の出力端子Qからの制御信号Scを図3
(j)に示すように高レベルにしている。また、クロッ
ク信号CLKをインバータ51で反転し、ディレイ回路
53を介して遅延させ、この反転遅延したクロック信号
CLKをフリップフロップ45のクリア端子CLに供給
することにより、フリップフロップ45をリセットし、
これによりフリップフロップ45の出力端子Qからの制
御信号Scを図3(j)に示すように低レベルに戻して
いる。
【0017】全体的に作用を説明すると、端末から送信
された信号は通信装置20の通信制御部21から送信デ
ータ線TXD1およびTXD2を介してドライバ部25
に供給され、ドライバ部25からインピーダンス切り替
え部31および信号線TPおよびTMを介してパルスト
ランス29に供給され、パルストランス29からAMI
符号としてバス10に送出される。
【0018】そして、バス10に送出された信号は通信
装置20のパルストランス29および信号線TPおよび
TM、およびインピーダンス切り替え部31を介してレ
シーバ部27に供給され、レシーバ部27から受信デー
タ線RXD1およびRXD2に供給されるが、この受信
データ線RXD1およびRXD2上ではE*Ra2/
(Ra1+Ra2)*Rb2/(Rb1+Rb2)で決
まるしきい値レベルで区切られ、図3(e),(f)に
示すような波形が発生する。そして、受信データ線RX
D1およびRXD2から通信制御部21に供給され、通
信制御部21から端末に送出されるようになっている。
【0019】上述した送受信動作において、バス10上
には図3(a)に示すように波形の信号が伝送される
が、インピーダンス切り替え部31のトランジスタ3
3,35からなるスイッチ手段のオン/オフによりイン
ピーダンス変更用抵抗41,43が図3(j)に示す制
御信号Scの間、すなわち各ビット周期内の信号の送受
信後のみ、信号線TPおよびTMから切り離され、これ
によりパルストランス29およびバス10に対するイン
ピーダンスを大きくし、耐雑音性を低下させないように
するとともに、またその他の期間ではインピーダンス変
更用抵抗41,43を信号線TPおよびTMの間に接続
し、これによりインピーダンスを小さくしている。従っ
て、図3(e),(f)に示すように、レシーバ部27
の出力線である受信データ線RXD1およびRXD2上
には点線で示す高レベル信号が現れるが、この信号は次
のビットまで継続しないので、誤認識されることはな
い。
【0020】なお、インピーダンス切り替え部31のデ
ィレイ回路53は、クロック信号CLKを該ディレイ回
路53で設定された所定の遅延時間のみ遅らせ、これに
より通信通知の伝送速度のばらつきに対して(1/2ビ
ット−遅延時間)の余裕を持たせている。
【0021】
【発明の効果】以上説明したように、本発明によれば、
バスに接続される信号線間にスイッチ手段を介してイン
ピーダンスを接続し、バスに送受信される信号の各ビッ
ト周期内においてビットパルスの送受信後のみスイッチ
手段を開放して前記インピーダンスを切り離し、バスに
対するインピーダンスを大きくし、その他の期間におい
てはスイッチ手段を閉成してインピーダンスを接続し、
バスに対するインピーダンスを小さくしているので、送
受信される信号領域の耐雑音性を低下させることなく、
またバス上の信号の波高値を小さくすることもなく、ア
ンダーシュートやオーバーシュートを小さくすることが
でき、誤判定を防止でき、通信能力を低下させずに通信
の信頼性を向上することができる。
【図面の簡単な説明】
【図1】本発明の一実施例に係わるAMI伝送装置の構
成図である。
【図2】図1に示すAMI伝送装置に使用されているト
ランシーバ部の詳細な構成を示す回路図である。
【図3】図1のAMI伝送装置の各部の信号波形を示す
タイミング図である。
【図4】従来のAMI伝送装置の構成を示す図である。
【図5】図4のAMI伝送装置の各部の信号波形を示す
タイミング図である。
【符号の説明】
10 バス 20 通信装置 21 通信制御部 23 トランシーバ部 25 ドライバ部 27 レシーバ部 29 パルストランス 31 インピーダンス切り替え部 33,35 トランジスタ 41,43 インピーダンス変更用抵抗

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 複数の端末をそれぞれバスに接続し、該
    バスを介して端末からの信号を両極性のAMI符号の信
    号として端末に伝送するAMI伝送装置であって、パル
    ストランスを介してバスに接続される信号線間に接続さ
    れるインピーダンスと、該インピーダンスに直列に接続
    されたスイッチ手段と、バスに送受信される信号の各ビ
    ット周期内においてビットパルスの送受信後のみバスに
    対するインピーダンスを大きくし、その他の期間におい
    てはバスに対するインピーダンスを小さくするように前
    記スイッチ手段を制御するスイッチ制御手段とを有する
    ことを特徴とするAMI伝送装置。
JP5073964A 1993-03-31 1993-03-31 Ami伝送装置 Pending JPH06291811A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5073964A JPH06291811A (ja) 1993-03-31 1993-03-31 Ami伝送装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5073964A JPH06291811A (ja) 1993-03-31 1993-03-31 Ami伝送装置

Publications (1)

Publication Number Publication Date
JPH06291811A true JPH06291811A (ja) 1994-10-18

Family

ID=13533275

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5073964A Pending JPH06291811A (ja) 1993-03-31 1993-03-31 Ami伝送装置

Country Status (1)

Country Link
JP (1) JPH06291811A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008532368A (ja) * 2005-02-24 2008-08-14 フオルクスワーゲン・アクチエンゲゼルシヤフト トランシーバ
JP2009052871A (ja) * 2007-08-29 2009-03-12 Mitsubishi Electric Corp 空気調和機、空調システム

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008532368A (ja) * 2005-02-24 2008-08-14 フオルクスワーゲン・アクチエンゲゼルシヤフト トランシーバ
JP2009052871A (ja) * 2007-08-29 2009-03-12 Mitsubishi Electric Corp 空気調和機、空調システム

Similar Documents

Publication Publication Date Title
US6839789B2 (en) Bus repeater for coupling a first and second bus
US5748675A (en) Vehicle communications network with improved current sourcing
US6212224B1 (en) MIL-STD-1553 buffer/driver
JP7168332B2 (ja) リンギング抑制回路
JPH03296359A (ja) Isdnインタフェース回路
JPS62501117A (ja) データ送信システム
US7944807B2 (en) System and method for implementing a single-wire serial protocol
JPH06291811A (ja) Ami伝送装置
JPH07273780A (ja) バス回路およびバスの終端抵抗切り替え方法
EP0951680B1 (en) Improved asymmetric current mode driver for differential transmission lines
US6304043B1 (en) Circuit arrangement for signal coupling between circuit parts having supply lines isolated from one another
US5194768A (en) Apparatus for filtering noise from a periodic signal
JPH10126316A (ja) 終端装置
JPH0669911A (ja) データ伝送回路
US7159138B2 (en) Method and apparatus for data transfer between at least two modules interconnected by a serial data bus
JP2850844B2 (ja) 動作周波数切替可能な伝送システム
US11695411B2 (en) Transmitter and operating method of transmitter
EP0328569A1 (en) Data transmission using switched resonance
JP2002271429A (ja) 信号補償回路及び復調回路
JPS62203428A (ja) 送信装置
KR910002355B1 (ko) 주장치와 키폰전화기간의 직렬 데이타 송수신 전달회로
JPH09205358A (ja) 出力回路
JPH0733052U (ja) インタフェース回路
JPH038139B2 (ja)
CN117134786A (zh) 突发式接收机及其控制方法