JPH06222889A - 周辺装置コントローラ - Google Patents

周辺装置コントローラ

Info

Publication number
JPH06222889A
JPH06222889A JP2861993A JP2861993A JPH06222889A JP H06222889 A JPH06222889 A JP H06222889A JP 2861993 A JP2861993 A JP 2861993A JP 2861993 A JP2861993 A JP 2861993A JP H06222889 A JPH06222889 A JP H06222889A
Authority
JP
Japan
Prior art keywords
peripheral device
address
host device
block
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2861993A
Other languages
English (en)
Inventor
Satoshi Sakai
聡 酒井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2861993A priority Critical patent/JPH06222889A/ja
Publication of JPH06222889A publication Critical patent/JPH06222889A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】 【目的】 ホスト装置からのアクセスに対し、欠陥デー
タブロックの交替処理を効率よく行なうことができる周
辺装置コントローラを提供することを目的とする。 【構成】 外部記憶装置における記録媒体の欠陥を欠陥
交替情報によって管理する周辺装置コントローラにおい
て、以前にホスト装置がアクセスしたデータブロックの
アドレスと、これに欠陥交替情報を含めた媒体上の実ア
ドレスとの対照表を記憶するようにした。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、外部記憶装置における
記録媒体の欠陥管理を欠陥交替情報によって行う周辺装
置コントローラに関するものである。
【0002】
【従来の技術】従来より、コンピュータ用外部記憶装置
においては、データの完全性を保証するために、記録媒
体を予め検査し、その欠陥位置を調べ、これを欠陥交替
情報として記録しておき、欠陥として登録されたデータ
ブロックを、その後のデータの記録再生には使用しない
ようにしている。
【0003】すなわち、上記欠陥データブロックには、
交替用のデータブロックが割り当てられ、ホスト装置か
らの欠陥データブロックのアドレスへのアクセス要求に
対しては、上記交替データブロックへアクセスを行う。
【0004】欠陥データブロックに対する交替データブ
ロックの割り当て方式には、交替データブロック用の領
域を通常データブロックと別に設けておき、欠陥ブロッ
クに対して交替データブロック用領域内のデータブロッ
クを割り当てるマッピング方式と、欠陥ブロックの次の
データブロックを交替データブロックとして割り当てる
スリッピング方式とがある。
【0005】このように、欠陥交替情報を使って欠陥管
理を行う周辺装置においては、欠陥の状態により、ホス
ト装置から指定されるデータブロックのアドレスは媒体
上の実アドレスとは異なる場合があるため、周辺装置コ
ントローラは、ホスト装置からのデータブロックのアド
レス指定に対し、常に欠陥管理情報を調べ、媒体上の実
アドレスへの変換を行う必要がある。特に、スリッピン
グ方式の欠陥管理を行う周辺装置コントローラにおいて
は、このための処理が大きな負担となる。
【0006】
【発明が解決しようとする課題】しかしながら、上記実
施例では、ホスト装置が頻繁にアクセスするファイル
や、ファイル管理情報領域等へのアクセスの際にも、上
記処理を実行するため、その都度、ホスト装置からのア
ドレスを実アドレスに変換する処理に時間がかかってし
まい、全体の処理効率が低下するという欠点を有してい
る。
【0007】本発明は、ホスト装置からのアクセスに対
し、欠陥データブロックの交替処理を効率よく行なうこ
とができる周辺装置コントローラを提供することを目的
とする。
【0008】
【課題を解決するための手段】本発明は、外部記憶装置
における記録媒体の欠陥を欠陥交替情報によって管理す
る周辺装置コントローラにおいて、以前にホスト装置が
アクセスしたデータブロックのアドレスと、これに欠陥
交替情報を含めた媒体上の実アドレスとの対照表を記憶
することを特徴とする。
【0009】本発明によれば、ホスト装置から指定され
るアドレスと欠陥情報を含めた媒体上の実アドレスとの
対照表を設けることにより、欠陥データブロックの交替
処理を効率よく行なえ、ホスト装置から見た周辺装置の
アクセス速度の向上を図ることができる。
【0010】
【実施例】図1は、本発明の一実施例による周辺装置コ
ントローラを示すブロック図である。
【0011】この周辺装置コントローラは、図示しない
ホスト装置とのインターフェースを行なうホストインタ
ーフェースブロック14と、ホスト装置と図示しない周
辺装置との間のデータの一時記憶領域であるデータバッ
ファRAM12と、周辺装置の読み出し、書き込みの制
御およびデータ転送を行なうシーケンサ/DMAブロッ
ク11と、ホスト装置からのコマンド解釈、シーケンサ
/DMAブロック11の制御および後述の図2に示すア
ドレス処理等、このコントローラの制御全体を司るコン
トローラCPU10と、それに付属するROM15およ
びRAM16とで構成されている。
【0012】また、RAM16には、以前にホスト装置
からアクセスされたアドレスと、そのアドレスに対応す
る周辺装置側の実アドレスとの対照表(以下、アドレス
キャッシュという)が格納されている。
【0013】図2は、本実施例における動作を示すフロ
ーチャートである。
【0014】まず、ホスト装置から、データブロックの
アドレスを受取った後(S1)、このアドレスが以前に
もアクセスされていて、上記アドレスキャッシュに入っ
ているかどうかを調べる(S2)。
【0015】アドレスキャッシュに入っている場合は、
そのまま周辺装置へ媒体の実アドレスとして送ることが
できる(S3)。つまり、アドレスキャッシュには、ホ
スト装置が指定するアドレスに対応した媒体上の実アド
レスが格納されており、欠陥データブロックについては
交替データブロックの実アドレスが格納されているの
で、欠陥の有無にかかわらず、この実アドレスを送るこ
とだけで、適正なデータブロックをアクセスすることが
できる。
【0016】また、アドレスキャッシュに入っていない
場合には、従来と同様の動作により欠陥情報の調査を行
ない(S4)、その調査結果に基いて実アドレスへの変
換処理を行う(S5)。そして、この実アドレスをホス
ト装置の指定アドレスに対応させてアドレスキャッシュ
に登録するとともに(S6)、実アドレスを周辺装置に
送出する(S3)。
【0017】一般的に、ホスト装置からのデータの読み
出し、書き込みの命令は、操作を行うデータブロック群
の先頭データブロックのアドレスと、操作を行うブロッ
クの数という形で周辺装置コントローラへ渡される。こ
のデータブロック群の先頭アドレスは、通常ファイルの
先頭やファイル管理情報領域の先頭を示しており、これ
らの位置は媒体の全データブロック数に比べ、非常に少
ないので、アドレスキャッシュは少ないメモリ消費量で
効果を上げることができる。
【0018】なお、アドレスキャッシュの管理は、通常
のデータキャッシュと同様に、アクセス回数やアクセス
された時間の新旧によって管理するのが望ましい。
【0019】
【発明の効果】以上説明したように、本発明によれば、
アクセス情報をキャッシュしておくことにより、欠陥交
替処理のためのアドレス計算の時間を省くことができ、
少ないメモリ消費量でも、ホスト装置から見たアクセス
速度の向上を図ることができる効果がある。
【図面の簡単な説明】
【図1】本発明の一実施例による周辺装置コントローラ
を示すブロック図である。
【図2】同実施例における動作を示すフローチャートで
ある。
【符号の説明】
10…CPU、 11…データバッファRAM、 12…データバッファRAM、 13…エラー訂正ブロック、 14…ホストインターフェースブロック、 15…ROM、 16…RAM。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 外部記憶装置における記録媒体の欠陥管
    理を欠陥交替情報によって管理する周辺装置コントロー
    ラにおいて、 以前にホスト装置がアクセスしたデータブロックのアド
    レスと、これに欠陥交替情報を含めた媒体上の実アドレ
    スとの対照表を記憶することを特徴とする周辺装置コン
    トローラ。
JP2861993A 1993-01-25 1993-01-25 周辺装置コントローラ Pending JPH06222889A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2861993A JPH06222889A (ja) 1993-01-25 1993-01-25 周辺装置コントローラ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2861993A JPH06222889A (ja) 1993-01-25 1993-01-25 周辺装置コントローラ

Publications (1)

Publication Number Publication Date
JPH06222889A true JPH06222889A (ja) 1994-08-12

Family

ID=12253571

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2861993A Pending JPH06222889A (ja) 1993-01-25 1993-01-25 周辺装置コントローラ

Country Status (1)

Country Link
JP (1) JPH06222889A (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4820839A (en) * 1985-05-24 1989-04-11 Merck Patent Gesellschaft Mit Beschrankter Haftung Nitrogen-containing heterocyclic esters
US4871472A (en) * 1986-02-13 1989-10-03 Merck Patent Gesellschaft Mit Beschrankter Haftung Esters in ferroelectric mixtures
US4882086A (en) * 1988-02-09 1989-11-21 Chisso Corporation Ferroelectric liquid crystal composition
US4886622A (en) * 1986-08-18 1989-12-12 Chisso Corporation Optically active liquid crystal compound having cyano group
US4892393A (en) * 1987-11-06 1990-01-09 Chisso Corporation Ferroelectric liquid crystal composition
US4900473A (en) * 1987-10-20 1990-02-13 Chisso Corporation Optically active alkanoyloxy 2,5-diphenyl pyrimidine and liquid crystal compositions

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4820839A (en) * 1985-05-24 1989-04-11 Merck Patent Gesellschaft Mit Beschrankter Haftung Nitrogen-containing heterocyclic esters
US4871472A (en) * 1986-02-13 1989-10-03 Merck Patent Gesellschaft Mit Beschrankter Haftung Esters in ferroelectric mixtures
US4886622A (en) * 1986-08-18 1989-12-12 Chisso Corporation Optically active liquid crystal compound having cyano group
US4900473A (en) * 1987-10-20 1990-02-13 Chisso Corporation Optically active alkanoyloxy 2,5-diphenyl pyrimidine and liquid crystal compositions
US4892393A (en) * 1987-11-06 1990-01-09 Chisso Corporation Ferroelectric liquid crystal composition
US4882086A (en) * 1988-02-09 1989-11-21 Chisso Corporation Ferroelectric liquid crystal composition

Similar Documents

Publication Publication Date Title
JP4562919B2 (ja) ダイナミック・ディスプレイ・メモリを実装するための方法および装置
US7613870B2 (en) Efficient memory usage in systems including volatile and high-density memories
US6052798A (en) System and method for remapping defective memory locations
RU2427892C2 (ru) Способ и устройство для установки политики кэширования в процессоре
JP2007004234A (ja) ストレージ装置
US20080025706A1 (en) Information recording apparatus and control method thereof
US20130283003A1 (en) Method and system for manipulating data
JPH06222889A (ja) 周辺装置コントローラ
JPS5860410A (ja) 磁気デイスク制御方式
US7200771B2 (en) Relocation batch processing for disk drives
JPH08190510A (ja) 不良部分を含む半導体メモリを搭載可能な情報処理装置
CA2145924A1 (en) DASD Capacity in Excess of 528 Megabytes Apparatus and Method for Personal Computers
CN114546292A (zh) 一种nand flash坏块管理方法及系统
JP3747213B1 (ja) シーケンシャルromインターフェース対応nand型フラッシュメモリーデバイス及びそのコントローラ
JPH0520196A (ja) デイスク・キヤツシユ制御装置
JP2770917B2 (ja) 情報記録再生装置
JP2001134496A (ja) 不揮発性半導体メモリを用いた記憶装置
JPS59157887A (ja) 情報処理装置
US11809320B2 (en) Memory system caching mapping information
JPH07182232A (ja) 情報処理装置
JPH1153261A (ja) データ記憶システム及び同システムに適用するキャッシュ制御方法
JPS63117370A (ja) デイスク装置
JPS63316368A (ja) ディスク記憶装置の交代セクタ処理方式
JPH064225A (ja) 予備セクタを先読みするディスク制御装置
JPS603224B2 (ja) ペ−ジ・バツフア・メモリにおけるペ−ジ格納域数調整用デ−タ作成方式