JPH0618230B2 - Memory IC test equipment - Google Patents

Memory IC test equipment

Info

Publication number
JPH0618230B2
JPH0618230B2 JP61012320A JP1232086A JPH0618230B2 JP H0618230 B2 JPH0618230 B2 JP H0618230B2 JP 61012320 A JP61012320 A JP 61012320A JP 1232086 A JP1232086 A JP 1232086A JP H0618230 B2 JPH0618230 B2 JP H0618230B2
Authority
JP
Japan
Prior art keywords
memory
position information
defective
wafer
test
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP61012320A
Other languages
Japanese (ja)
Other versions
JPS62169342A (en
Inventor
豊 有田
維明 藤田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP61012320A priority Critical patent/JPH0618230B2/en
Publication of JPS62169342A publication Critical patent/JPS62169342A/en
Publication of JPH0618230B2 publication Critical patent/JPH0618230B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Semiconductor Memories (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はメモリICのテスト装置に関するものである。DETAILED DESCRIPTION OF THE INVENTION [Industrial application] The present invention relates to a memory IC test apparatus.

〔従来の技術〕[Conventional technology]

メモリICの製造工程において歩留まりを向上させる場
合、その不良内容と不良発生原因を調べる必要がある。
ウェハプロセス工程においては、ウェハ上の各不良チッ
プの不良モード,不良原因,不良チップのウェハ面内分
布等を調べなければならない。従来は、第5図に示すよ
うなテスト装置を用いて、上述したような不良解析を行
なっていた。第5図において、1は後述する被測定メモ
リ素子のファンクションテストを行なうファンクション
テスト回路、2は被測定メモリ素子(ここではウェハ上
の各チップ)、3はウェハ上の各チップを1チップずつ
自動的に移動できるような機能を有するウェハプロービ
ングン装置としてのウェハプローバ、4は不良ビットの
位置を示すCRTである。
In order to improve the yield in the manufacturing process of the memory IC, it is necessary to investigate the content of the defect and the cause of the defect.
In the wafer process step, it is necessary to examine the defect mode of each defective chip on the wafer, the cause of the defect, the in-wafer distribution of the defective chip, and the like. Conventionally, the above-described failure analysis was performed using a test apparatus as shown in FIG. In FIG. 5, 1 is a function test circuit for performing a function test of a memory device to be measured which will be described later, 2 is a memory device to be measured (here, each chip on the wafer), and 3 is each chip on the wafer, which is automatic one by one. A wafer prober 4 serving as a wafer probing device having a function of moving the optical axis is a CRT indicating the position of a defective bit.

常にファンクションを行なわない不良のメモリセルがあ
った場合、このメモリセルがチップ内に配置されている
実際の位置と同じ位置関係でCRT上の画面が明るく表
示されるようになっており、このような表示されたもの
をフェイルビットマップという。このように、従来装置
によると、CRTの表示から、チップ内不良セルの位置
を容易に探すことが可能であり、また、特徴的な不良が
ある場合に容易にその不良モードを発見できるため、メ
モリICを不良解析する場合の非常に有効な手段として
用いられてきた。
When there is a defective memory cell that does not always perform a function, the screen on the CRT is brightly displayed in the same positional relationship as the actual position where this memory cell is arranged in the chip. What is displayed is called a fail bitmap. As described above, according to the conventional device, it is possible to easily find the position of the defective cell in the chip from the CRT display, and it is possible to easily find the defective mode when there is a characteristic defect. It has been used as a very effective means for failure analysis of memory ICs.

〔発明が解決しようとする問題点〕[Problems to be solved by the invention]

しかしながら、従来装置は、CRT表示を人間がいちい
ち読み取る必要があるため、1ウェハ内のすべてのチッ
プについて不良モードを調査する場合は多大な時間を要
していた。また、人手により不良ビットの概略パターン
を手書きにより記録していたため、正確さに欠けるとい
った欠点もあった。
However, in the conventional device, it is necessary for a human to read the CRT display one by one, and therefore it takes a lot of time to investigate the defective mode for all the chips in one wafer. Moreover, since the rough pattern of defective bits is manually recorded by hand, there is a defect that the accuracy is lacking.

本発明はこのような点に鑑みてなされたものであり、そ
の目的とするところは、1ウェハ内のすべてのチップに
ついて自動的にテストを行ない、全チップの不良ビット
を概略的に1枚あるいは2枚のプリント用紙に表示でき
るメモリICテスト装置を得ることにある。
The present invention has been made in view of the above circumstances, and an object of the present invention is to automatically test all chips in one wafer and to roughly determine one defective bit in all chips or To obtain a memory IC test device capable of displaying on two print sheets.

〔問題点を解決するための手段〕[Means for solving problems]

このような目的を達成するために本発明は、複数のメモ
リセルを有した被測定メモリ素子のウエハ上の相対位置
情報を出力するウエハプロービング装置、被測定メモリ
素子における各メモリセルのファンクションテストを行
うファンクションテスト回路と、このファンクションテ
スト回路により検出された被測定メモリ素子における不
良のメモリセルの位置情報を記憶するフェイルビットメ
モリと、このフェイルビットメモリに記憶された被測定
メモリ素子における不良のメモリセルの位置情報とウエ
ハプロービング装置からの相対位置情報とを受け、不良
のメモリセルの位置情報に基づいて被測定メモリ素子の
メモリセルのセル配列より小さい配列における不良のメ
モリセルの圧縮位置情報を生成し、この圧縮位置情報と
相対位置情報とを組み合わせてファイルデータとして出
力する情報処理手段とを有したメモリテスタ、このメモ
リテスタにおける情報処理手段からのファイルデータに
基づいてプリント用紙上に印字する印字装置を備えたこ
とを特徴とする。
In order to achieve such an object, the present invention provides a wafer probing device that outputs relative position information on a wafer of a memory device under test having a plurality of memory cells, and a function test of each memory cell in the memory device under test. A function test circuit to perform, a fail bit memory that stores position information of a defective memory cell in the memory device under test detected by the function test circuit, and a defective memory in the memory device under test stored in the fail bit memory It receives the cell position information and the relative position information from the wafer probing device, and based on the position information of the defective memory cell, the compressed position information of the defective memory cell in the array smaller than the cell array of the memory cell of the memory device under test is obtained. Generate this compressed position information and relative position information Memory tester having an information processing means for outputting the combined viewed as file data, and further comprising a printing device for printing based on the file data from the information processing device in this memory tester on the print paper.

〔作用〕[Action]

本発明においては、各チップのテストは自動的に行なわ
れる。
In the present invention, the test of each chip is performed automatically.

〔実施例〕〔Example〕

本発明に係わるメモリICテスト装置の一実施例を第1
図に示す。第1図において、2は被測定メモリ素子、5
はメモリテスタ、6は自動的にウェハ上の被測定メモリ
素子2の移動を行ないこの素子2の相対位置が認識可能
なウェハプロービング装置としてのウェハプローバ、7
は不良ビットをプリント用紙上に所定位置に表示する印
字装置としてのドットプリンタである。
A first embodiment of a memory IC test apparatus according to the present invention
Shown in the figure. In FIG. 1, 2 is a memory element to be measured, 5
Is a memory tester, 6 is a wafer prober as a wafer probing device which can automatically move the memory element 2 to be measured on the wafer and recognize the relative position of the element 2.
Is a dot printer as a printing device for displaying defective bits at a predetermined position on a print sheet.

メモリテスタ5は、被測定メモリ素子2のファンクショ
ンテストを行なうファンクションテスト回路51と、後
述のフェイルビットメモリの記憶情報および被測定メモ
リ素子2のウェハ上の相対位置情報を組み合わせて外部
記憶装置(図示せず)にファイルとして記憶させファイ
ルデータをプリント用紙上に出力しファンクションテス
ト回路51を制御する情報処理手段としてのCPU52
と、ファンクションテスト回路51により検出された被
測定メモリ素子2の不良ビットアドレスを記憶するフェ
イルビットメモリ53とを有する。フェイルビットメモ
リ53は、上記被測定メモリ素子2の不良ビットアドレ
スをファンクションテスト実行中にリアルタイムで記憶
できるメモリである。
The memory tester 5 combines an external storage device by combining a function test circuit 51 for performing a function test of the memory device under test 2, a storage information of a fail bit memory, which will be described later, and relative position information on the wafer of the memory device under test 2 (see FIG. CPU 52 as information processing means for storing the file data in a file (not shown), outputting the file data on a print sheet, and controlling the function test circuit 51.
And a fail bit memory 53 for storing the defective bit address of the memory device under test 2 detected by the function test circuit 51. The fail bit memory 53 is a memory that can store the defective bit address of the memory device under test 2 in real time during execution of the function test.

第2図は本装置におけるデータ処理手順を示すフローチ
ャートであり、第3図はデータ処理過程におけるデータ
構造を示すデータ構造図である。
FIG. 2 is a flowchart showing a data processing procedure in this apparatus, and FIG. 3 is a data structure diagram showing a data structure in the data processing process.

次に、本装置の動作について第1図〜第3図を用いて説
明する。まず第2図のステップ10においてチップを所
定の位置に移動し、ステップ11においてテストを行な
う。ファンクションテスト回路51は、被測定メモリ素
子2のすべてのメモリセルが正常に動作しているか否か
をチェックする。フェイルビットメモリ53は、被測定
メモリ素子2の記憶容量と同等またはそれ以上の記憶回
路から成り、被測定メモリ素子2に不良ビットがあった
場合、それと同じアドレス位置のところにデータ「1」
が書き込まれるようになっている。
Next, the operation of this device will be described with reference to FIGS. First, in step 10 in FIG. 2, the chip is moved to a predetermined position, and in step 11, a test is performed. The function test circuit 51 checks whether all the memory cells of the memory device under test 2 are operating normally. The fail bit memory 53 is composed of a storage circuit having a storage capacity equal to or larger than the storage capacity of the memory device under test 2, and if the memory device under test 2 has a defective bit, data "1" is stored at the same address position.
Is to be written.

上記データ「1」の書き込みの様子を第3図に示す。第
3図において、20はメモリセルがマトリクス状に配置
された被測定メモリ素子2のメモリセルアレイ、30は
フェイルビットメモリ53の内容、40は外部記憶装置
に記憶するデータファイルの構造、50a,50bはド
ットプリンタ7の表示を示す。
FIG. 3 shows how the data “1” is written. In FIG. 3, 20 is the memory cell array of the memory device under test 2 in which memory cells are arranged in a matrix, 30 is the contents of the fail bit memory 53, 40 is the structure of the data file stored in the external storage device, and 50a and 50b. Indicates the display of the dot printer 7.

いま仮にメモリセルアレイ20の“×”印で示したとこ
ろのメモリセルが不良であったとすると、フェイルビッ
トメモリ53には、その内容30に示すように、被測定
メモリ素子2のメモリセルアレイ20と同じ位置のメモ
リセルにデータ「1」が書き込まれ、被測定メモリセル
素子2のフェイル情報が記憶できる。このフェイルビッ
トメモリ53には、テストを行なう都度データが書き込
まれるため、テスト完了後、第2図のステップ12,1
3に示すように、このフェイル情報は読み出され、チッ
プの位置情報と組み合わせれて、外部記憶装置にファイ
ルとして格納される。テストの順番通りに各チップの情
報はファイルとして格納され、全チップのテスト完了
後、上記ファイルデータが読み出されて所定のフォーマ
ットでプリント用紙上に印刷される。
If the memory cell indicated by the "x" mark in the memory cell array 20 is defective, the fail bit memory 53 has the same content as the memory cell array 20 of the memory device under test 2 as shown in the content 30 thereof. Data "1" is written in the memory cell at the position, and the fail information of the memory cell element 2 under test can be stored. Since data is written in the fail bit memory 53 each time a test is performed, after the test is completed, steps 12 and 1 in FIG.
As shown in FIG. 3, this fail information is read, combined with the chip position information, and stored as a file in the external storage device. The information of each chip is stored as a file in the order of the test, and after the test of all chips is completed, the file data is read and printed on a print paper in a predetermined format.

ファイルのデータ構造は、ファイルの構造40に示すよ
うに、先頭番地にチップの位置を示すデータ(このデー
タはウェハプローバ6から出される)を置き、その後に
ファイル情報を置く。1チップのフェイルビットマップ
をそのままプリント用紙に表示しているので、1ウェハ
のすべてのチップを1枚のプリント用紙に表示すること
は不可能である。そのため、ここではデータ圧縮という
手段を用いる。例えば、64kビットのメモリ容量を持
つメモリ素子の場合、全ビットを表示するためには、最
低256×256ドットの領域が必要となり、1枚のプ
リント用紙にはせいぜい数個分の表示しかできない。デ
ータ圧縮の方法はいろいろ考えられるが、ここでは、第
3図に示す方法を採用した。
In the file data structure, as shown in the file structure 40, data indicating the chip position (this data is output from the wafer prober 6) is placed at the head address, and file information is placed after that. Since the fail bitmap of one chip is displayed on the print paper as it is, it is impossible to display all the chips of one wafer on one print paper. Therefore, a means called data compression is used here. For example, in the case of a memory element having a memory capacity of 64 kbits, an area of at least 256 × 256 dots is required to display all the bits, and one print sheet can display only a few pixels at most. Although various data compression methods can be considered, the method shown in FIG. 3 was adopted here.

次に上記データの圧縮方法について説明する。フェイル
ビットメモリ53の内容30に示すように、フェイルビ
ットメモリ53をいくつかのブロックに分割し、1つの
ブロックを1ビットとする1/n2に縮小したメモリを
作る。ここでnは分割の単位で、この例では4になる。
フェイルビットメモリ53を読み出す際、このブロック
の中に不良すなわちデータ「1」があるか否かを調べ
る。外部記憶装置に格納するファイルデータは、記憶容
量を節約するため、1語(ワード)中の1つのビットに
それぞれメモリの1ビット(データ縮小と行なった場合
は1つのブロック)を対応させ、外部記憶装置にファイ
ルとして格納する(第2図,ステップ13参照)。全チ
ップのテストが完了した後、第2図のステップ14に示
すように外部記憶装置のファイルデータを読み出し、ス
テップ15に示すように順次所定のチップの位置に縮小
されたメモリのビットマップを表示する。この例では、
ドットプリンタ7の表示50a,50bに示すように、
メモリセルアレイ20の実際のビットマップと近似的に
同じパターンの不良ビットマップが得られる。この例で
は4×4のブロックを1単位として分割したが、被測定
メモリ素子2のメモリ容量および1ウェハ中のチップ数
に応じて任意の大きさに縮小可能である。また、ここで
は、各ブロック内に1つでも不良があれば、このブロッ
クを不良として表示するようにしているが、2ビット以
上とすることもでき、ブロックによりそのビット数を変
えることも可能である。
Next, a method of compressing the above data will be described. As shown in the content 30 of the fail bit memory 53, the fail bit memory 53 is divided into several blocks, and a memory reduced to 1 / n 2 in which one block is 1 bit is created. Here, n is a unit of division, which is 4 in this example.
When reading the fail bit memory 53, it is checked whether or not there is a defect, that is, data "1" in this block. In order to save the storage capacity of the file data stored in the external storage device, one bit in one word (word) corresponds to one bit in the memory (one block when data reduction is performed) It is stored in the storage device as a file (see step 13 in FIG. 2). After the test of all the chips is completed, the file data of the external storage device is read as shown in step 14 of FIG. 2, and the bitmap of the reduced memory is sequentially displayed at the predetermined chip positions as shown in step 15. To do. In this example,
As shown in the displays 50a and 50b of the dot printer 7,
A defective bitmap having the same pattern as the actual bitmap of the memory cell array 20 can be obtained. In this example, the block of 4 × 4 is divided as one unit, but it can be reduced to any size according to the memory capacity of the memory element under test 2 and the number of chips in one wafer. Further, here, if at least one defect is present in each block, this block is displayed as a defect. However, the number of bits can be two or more, and the number of bits can be changed depending on the block. is there.

第4図は本装置における実際の表示例を示す不良ビット
マップである。第4図の場合、上述した以外に多少の変
形を行ない、良品については“○”、全ビット不良品に
ついては“×”、入出力の断線不良については“IF”
と表示できるようにしている。又マージン不良チップは
円内に不良カテゴリー番号を表示するような変形も行な
っている。
FIG. 4 is a defective bit map showing an actual display example in this device. In the case of FIG. 4, some modifications other than those described above are carried out: "O" for non-defective products, "X" for all-bit defective products, and "IF" for input / output disconnection defects.
Is displayed. The defective chip with margin is also modified so that the defective category number is displayed in a circle.

〔発明の効果〕〔The invention's effect〕

以上説明したように本発明は、ウェハ上の被測定メモリ
素子の相対位置を認識し、情報処理手段によりウァンク
ションテスト回路を制御して被測定メモリ素子のファン
クションテストを行ない、検出された被測定メモリ素子
の不良ビットアドレスをフェイルビットメモリに記憶
し、フェイルビットメモリの記憶情報および被測定メモ
リ素子のウェハ上の相対位置情報を組み合わせて外部記
憶装置にファイルとして記憶させ、ファイルデータをプ
リント用紙上に出力することにより、ウェハ上の全チッ
プの不良ビットマップがプリント用紙に表示されるの
で、短時間に正確なデータを得ることができるという効
果がある。
As described above, according to the present invention, the relative position of the memory device under test on the wafer is recognized, the function of the memory device under test is controlled by controlling the function test circuit by the information processing means, and the detected device under test is detected. The defective bit address of the memory element is stored in the fail bit memory, the storage information of the fail bit memory and the relative position information on the wafer of the memory element under measurement are combined and stored as a file in the external storage device, and the file data is printed on the print paper. By outputting to, the defective bitmaps of all the chips on the wafer are displayed on the print paper, so that it is possible to obtain accurate data in a short time.

【図面の簡単な説明】[Brief description of drawings]

第1図は本発明に係わるメモリICテスト装置の一実施
例を示す系統図、第2図は第1図の装置の動作を説明す
るためのフローチャート、第3図は第1図の装置におけ
るデータ構造を示すデータ構造図、第4図は第1図の装
置における不良ビットマップ、第5図は従来のメモリI
Cテスト装置を示す系統図である。 2……被測定メモリ素子、5……メモリテスタ、6……
ウェハプローバ、7……ドットプリンタ、51……ファ
ンクションテスト回路、52……CPU、フェイルビッ
トメモリ。
1 is a system diagram showing an embodiment of a memory IC test apparatus according to the present invention, FIG. 2 is a flow chart for explaining the operation of the apparatus of FIG. 1, and FIG. 3 is data in the apparatus of FIG. FIG. 4 is a data structure diagram showing the structure, FIG. 4 is a defective bit map in the apparatus of FIG. 1, and FIG. 5 is a conventional memory I.
It is a system diagram which shows a C test device. 2 ... Memory element to be measured, 5 ... Memory tester, 6 ...
Wafer prober, 7 ... Dot printer, 51 ... Function test circuit, 52 ... CPU, fail bit memory.

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.5 識別記号 庁内整理番号 FI 技術表示箇所 H01L 27/10 491 8728−4M ─────────────────────────────────────────────────── ─── Continuation of the front page (51) Int.Cl. 5 Identification code Office reference number FI technical display location H01L 27/10 491 8728-4M

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】複数のメモリセルを有した被測定メモリ素
子のウエハ上の相対位置情報を出力するウエハプロービ
ング装置、 上記被測定メモリ素子におけるメモリセルのファンクシ
ョンテストを行うファンクションテスト回路と、このフ
ァンクションテスト回路により検出された上記被測定メ
モリ素子における不良のメモリセルの位置情報を記憶す
るフェイルビットメモリと、このフェイルビットメモリ
に記憶された上記被測定メモリ素子における不良のメモ
リセルの位置情報と上記ウエハプロービング装置からの
相対位置情報とを受け、上記不良のメモリセルの位置情
報に基づいて上記被測定メモリ素子のメモリセルのセル
配列より小さい配列における不良のメモリセルの圧縮位
置情報を生成し、この圧縮位置情報と上記相対位置情報
とを組み合わせてファイルデータとして出力する情報処
理手段とを有したメモリテスタ、 このメモリテスタにおける情報処理手段からのファイル
データに基づいてプリント用紙上に印字する印字装置を
備えたメモリICテスト装置。
1. A wafer probing device for outputting relative position information on a wafer of a memory device under test having a plurality of memory cells, a function test circuit for performing a function test of the memory cell in the memory device under test, and this function. A fail bit memory for storing position information of a defective memory cell in the memory device under test detected by a test circuit, and position information of a defective memory cell in the memory device under test stored in the fail bit memory, and Receiving the relative position information from the wafer probing device, and generating the compressed position information of the defective memory cells in an array smaller than the cell array of the memory cells of the memory device under test based on the position information of the defective memory cells, This compressed position information and the relative position information are combined. A memory IC tester comprising: a memory tester having an information processing means for combining and outputting as file data; and a printing device for printing on print paper based on file data from the information processing means in the memory tester.
【請求項2】情報処理手段は、同一のウエハ上にある複
数の被測定メモリ素子に対するファイルデータを記憶手
段に記憶させ、印字装置はこの記憶手段に記憶された複
数の被測定メモリ素子に対するファイルデータに基づい
て上記ウエハの被測定メモリ素子の配列に合わせて、対
応した被測定メモリ素子の不良のメモリセルの配置に合
わせた不良のメモリセルを示す印字を行うことを特徴と
する特許請求の範囲第1項記載のメモリICテスト装
置。
2. The information processing means stores file data for a plurality of measured memory elements on the same wafer in a storage means, and the printing device stores files for the plurality of measured memory elements stored in the storage means. According to an arrangement of the measured memory elements of the wafer based on the data, the defective memory cells are printed in accordance with the arrangement of the defective memory cells of the corresponding measured memory elements. A memory IC test device according to claim 1.
JP61012320A 1986-01-21 1986-01-21 Memory IC test equipment Expired - Lifetime JPH0618230B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61012320A JPH0618230B2 (en) 1986-01-21 1986-01-21 Memory IC test equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61012320A JPH0618230B2 (en) 1986-01-21 1986-01-21 Memory IC test equipment

Publications (2)

Publication Number Publication Date
JPS62169342A JPS62169342A (en) 1987-07-25
JPH0618230B2 true JPH0618230B2 (en) 1994-03-09

Family

ID=11802019

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61012320A Expired - Lifetime JPH0618230B2 (en) 1986-01-21 1986-01-21 Memory IC test equipment

Country Status (1)

Country Link
JP (1) JPH0618230B2 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01169031U (en) * 1988-05-17 1989-11-29
US6185324B1 (en) 1989-07-12 2001-02-06 Hitachi, Ltd. Semiconductor failure analysis system
JP2941308B2 (en) 1989-07-12 1999-08-25 株式会社日立製作所 Inspection system and electronic device manufacturing method
JP2001357697A (en) * 2000-06-13 2001-12-26 Advantest Corp Fail analyzing device

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53104168A (en) * 1977-02-23 1978-09-11 Hitachi Ltd Semiconductor pellet bonding method
JPS58216457A (en) * 1982-06-10 1983-12-16 Nec Corp Testing device for semiconductor memory
JPS59208869A (en) * 1983-05-13 1984-11-27 Hitachi Ltd Method for analyzing failure of semiconductor memory
JPS60103639A (en) * 1983-11-10 1985-06-07 Telmec Co Ltd Wafer chip selecting method

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53104168A (en) * 1977-02-23 1978-09-11 Hitachi Ltd Semiconductor pellet bonding method
JPS58216457A (en) * 1982-06-10 1983-12-16 Nec Corp Testing device for semiconductor memory
JPS59208869A (en) * 1983-05-13 1984-11-27 Hitachi Ltd Method for analyzing failure of semiconductor memory
JPS60103639A (en) * 1983-11-10 1985-06-07 Telmec Co Ltd Wafer chip selecting method

Also Published As

Publication number Publication date
JPS62169342A (en) 1987-07-25

Similar Documents

Publication Publication Date Title
KR940001146B1 (en) System for checking comparision check function of information processing apparatus
JPH0618230B2 (en) Memory IC test equipment
US6845478B2 (en) Method and apparatus for collecting and displaying bit-fail-map information
CN114002583A (en) Pattern editing tool and method based on integrated circuit automatic test system
US20050039089A1 (en) System and method for analysis of cache array test data
TW480639B (en) Method and apparatus of the wafer map display for semiconductor test system
JP2001184018A (en) Automatic decision system for display fuction of electronic equipment and automatic deciding method
JPH0789149A (en) Test system and method for printer
JPH07153298A (en) Fail data processing device
JPH0252446A (en) Testing apparatus for integrated circuit
US6961674B2 (en) System and method for analysis of cache array test data
JPH08306748A (en) Inspection method for semiconductor element and manufacturing system of semiconductor element employing it
US20030220759A1 (en) Fail analyzer
US6975945B2 (en) System and method for indication of fuse defects based upon analysis of fuse test data
JP3256555B2 (en) Semiconductor memory failure analysis system and defective cell display output method
JP2909502B2 (en) Test method and test apparatus for frame memory
JPH0727931B2 (en) Centralized marking system in wafer test process
JP2773673B2 (en) Memory LSI defective bit detection method
JPS6180343A (en) Testing method of mounted memory
JPS61196175A (en) Automatic handler for automatically changing over kind of products
JP4295859B2 (en) Semiconductor device test system
JP3215600B2 (en) IC test equipment
JPH0733985B2 (en) Diagnostic equipment for automobile inspection and maintenance
JPH06349299A (en) Memory test result collecting method and memory tester
JPH1010195A (en) Tester and test method for semiconductor integrated circuit

Legal Events

Date Code Title Description
S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

EXPY Cancellation because of completion of term