JPH0555932A - 誤り訂正符復号化装置 - Google Patents

誤り訂正符復号化装置

Info

Publication number
JPH0555932A
JPH0555932A JP3212285A JP21228591A JPH0555932A JP H0555932 A JPH0555932 A JP H0555932A JP 3212285 A JP3212285 A JP 3212285A JP 21228591 A JP21228591 A JP 21228591A JP H0555932 A JPH0555932 A JP H0555932A
Authority
JP
Japan
Prior art keywords
error correction
fixed bit
bit
decoding
convolutional
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3212285A
Other languages
English (en)
Inventor
Osamu Kato
藤 修 加
Susumu Miyawa
和 行 宮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP3212285A priority Critical patent/JPH0555932A/ja
Priority to US07/929,833 priority patent/US5436918A/en
Publication of JPH0555932A publication Critical patent/JPH0555932A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/37Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
    • H03M13/39Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
    • H03M13/3961Arrangements of methods for branch or transition metric calculation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/23Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using convolutional codes, e.g. unit memory codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/37Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
    • H03M13/39Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
    • H03M13/41Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors

Abstract

(57)【要約】 【目的】 誤り訂正符復号化装置における誤り訂正能力
を向上させること。 【構成】 畳み込み訂正符号化する情報信号系列に、固
定ビット挿入部3で固定ビットを挿入した後に、畳み込
み誤り訂正符号化回路4で符号化し、復号側では、固定
ビット挿入位置記憶回路7に記憶された固定ビット挿入
位置情報を利用して、情報ビットが固定ビットであるビ
ット位置に対応する状態遷移を固定ビットの値(0また
は1)で決まる1通りのみに制限するようにして畳み込
み誤り訂正復号化回路8で復号化する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、ディジタル自動車電話
等に使用する誤り訂正符復号化装置に関する。
【0002】
【従来の技術】従来、ディジタル自動車電話等の無線を
伝送路とするシステムでは、劣悪な伝送路品質(高い回
線ビット誤り率)でも一定以上の情報データ伝送品質を
保持できるように、強力な誤り訂正符号化が行われてい
る。この強力な誤り訂正符号の1つに畳み込み符号があ
り、畳み込み符号の復号方法にはトレリス(格子)線図
を用いて最尤複合を行うビタビ復号が知られている。
【0003】図4は従来の誤り訂正符復号化装置の構成
を示しており、図4(a)は符号化側のブロック図、図
4(b)は復号化側のブロック図を示している。図4に
おいては、誤り訂正符号化すべき情報信号の例として、
高能率符号化ディジタル音声信号が示されている。
【0004】図4(a)において、21は音声信号であ
り、音声符号化回路22により高能率符号化ディジタル
音声信号に変換される。23は畳み込み誤り訂正符号化
回路であり、変換された高能率符号化ディジタル音声信
号の全部または一部を誤り訂正符号化する。24は誤り
訂正符号化された高能率符号化ディジタル音声信号であ
り、この信号が送信信号として無線で送出される。
【0005】図4(b)において、25は誤り訂正符号
化された高能率符号化ディジタル音声信号であり、畳み
込み誤り訂正復号化回路26により誤り訂正復号化され
る。27は音声復号化回路であり、誤り訂正復号化され
た高能率符号化ディジタル音声信号を音声信号28へと
復号化する。
【0006】図5は上記畳み込み誤り訂正符号化回路2
3の構成を示している。ここでは、符号化の例として符
号化率(情報信号ビット数と送信信号ビット数の比)R
=1/2、拘束長(送信信号の生成に関係する情報ビッ
トのビット数)K=3としている。
【0007】情報信号系列29は、X0 ,X1 ,X2
・・の順にシフトレジスタ30,31に入力され、情報
信号系列29の入力値およびシフトレジスタ30,31
の出力値を、それぞれ排他的論理和回路32,33,3
4で排他的論理和演算することにより、送信信号系列
(畳み込み符号化信号)35,36が得られる。無線で
送出される送信順番は、Y0 ,Y1 ,Y2 ,Y3 ・・・
の順である。
【0008】図6は畳み込み誤り訂正復号化方法(ビタ
ビ復号)を行なう際に用いるトレリス線図と呼ばれる状
態遷移図を示している。状態S0 からS3 は、符号化に
おけるシフトレジスタ30および31の値を表し、S0
が(R0 ,R1 )=(0,0)、S1 が(R0 ,R1
=(1,0)、S2 が(R0 ,R1 )=(0,1)、S
3 が(R0 ,R1 )=(1,1)を表す。
【0009】トレリス線図は、各状態S0 〜S3 におい
て、情報信号として0または1が入力した場合の遷移先
状態への分岐を、連続する情報信号ビット系列に対して
図示したものである。例えばS2 において、情報信号と
して0が入力すると、次の状態はS0 となり、1が入力
すると次の状態はS1 となるので、S2 からはS0およ
びS1 へと分岐している。この各状態から次の状態への
分岐線をブランチ(枝)と呼び、情報信号系列X0 ,X
1 ,X2 ・・・に対応するブランチの連続したものをパ
スと呼ぶ。全ての情報信号系列(X0 ,X1 ,X2 ・・
・の各々が0または1をとり得る)は、トレリス線図の
いずれかのパスで表すことができる。
【0010】ビタビ復号は、受信信号系列Y’0 ,Y’
1 ,Y’2 ,Y’3 ・・・と、各パス(すなわち各情報
信号系列)に対応する送信信号系列Y0 ,Y1 ,Y2
3 ・・・とを全パスに対して比較して、最も送信信号
系列として確らしいものを判定し、その送信信号系列に
対応する情報信号系列が、送信側で畳み込み符号化され
た情報信号系列X0 ,X1 ,X2 ・・・であると判定し
て、その情報信号系列へと復号する方法である。
【0011】このように、上記従来の誤り訂正符復号化
装置でも、送信信号系列Y0 ,Y1 ,Y2 ,Y3 ・・・
に回線誤りが生じて、復号側で受信信号系列Y’0
Y’1 ,Y’2 ,Y’3 ・・・に変化したとしても、そ
の回線誤りが畳み込み符号の誤り訂正能力以内であれ
ば、ビタビ復号により、復号側で正しく情報信号を再生
することができる。
【0012】
【発明が解決しようとする課題】しかしながら、上記従
来の誤り訂正符復号装置では、回線ビット誤り率が高
く、畳み込み符号の訂正能力を越えてしまうと、誤り訂
正復号において正しい情報信号を再生できずに、ビット
誤りが残留してしまうという問題があった。
【0013】本発明は、このような従来の問題を解決す
るものであり、同じ回線ビット誤り率に対して、より低
い残留ビット誤り率を得ることのできる優れた誤り訂正
符復号化装置を提供することを目的とするものである。
【0014】
【課題を解決するための手段】本発明は、上記目的を達
成するために、誤り訂正符号化すべき情報信号系列に、
1ビットまたは複数ビットの固定値(0または1)を挿
入してから誤り訂正符号化し、誤り訂正復号化において
は、固定ビット位置に対応する状態遷移を固定ビットの
値(0または1)で決まる1通りのみに制限するように
したものである。
【0015】
【作用】したがって、本発明によれば、トレリス線図の
パスの途中で挿入ビット数分のブランチを1通りの正し
い分岐に絞ることができ、畳み込み符号の誤り訂正能
力、特に固定ビットを挿入したビット位置の前後の情報
信号に対する誤り訂正能力を高めることができる。
【0016】
【実施例】図1は本発明の一実施例における誤り訂正符
復号化装置の構成を示しており、図1(a)は符号化側
のブロック図を示し、図1(b)は復号化側のブロック
図を示している。図1においては、誤り訂正符号化すべ
き情報信号の例として、高能率符号化ディジタル音声信
号を示している。
【0017】図1(a)において、1は送信すべき音声
信号、2は音声符号化回路、3は固定ビット挿入部、4
は畳み込み誤り訂正符号化回路、5は送信される誤り訂
正符号化された高能率符号化ディジタル音声信号であ
る。図1(b)において、6は受信された誤り訂正符号
化された高能率符号化ディジタル音声信号、7は固定ビ
ット挿入位置記憶回路、8は畳み込み誤り訂正復号化回
路、9は音声復号化回路、10は復号化された音声信号
である。
【0018】次に上記実施例の動作について説明する。
音声信号1は、音声符号化回路2により高能率符号化デ
ィジタル音声信号に変換され、その全部または一部の誤
り訂正符号化されるべき情報信号に対して、固定ビット
挿入部3で1ビットまたは複数ビットの固定値(0また
は1)を挿入され、次いで畳み込み誤り訂正符号化回路
4により誤り訂正符号化され、誤り訂正符号化された高
能率符号化ディジタル音声信号5が無線で送出される。
【0019】一方、復号化側で受信された誤り訂正符号
化された高能率符号化ディジタル音声信号6は、固定ビ
ット挿入位置記憶回路7に記憶された固定ビット挿入位
置情報を利用して、畳み込み誤り訂正復号化回路8によ
り誤り訂正復号化され、さらに音声復号化回路9により
音声信号10へと復号化される。
【0020】次に上記実施例における畳み込み誤り訂正
符号化回路4の構成および動作について、図2を参照し
てさらに詳しく説明する。符号化の例としては、符号化
率R=1/2、拘束長K=3としている。
【0021】図2において、11はX0 ,X1 ,X2
・・等の情報信号系列であり、12,13はシフトレジ
スタ、14,15,16は排他的論理和回路、17,1
8は送信信号系列である。情報信号系列11のX0 ,X
1 ,X2 ・・・のうち、1ビットまたは複数ビットが固
定ビット挿入部3で挿入された固定ビットとなっている
ことを除いては、従来例と同じ構成および動作を有す
る。すなわち、情報信号系列11は、X0 ,X1 ,X2
・・・の順にシフトレジスタ12,13に入力され、情
報信号系列11の入力値およびシフトレジスタ12,1
3の出力値をそれぞれ排他的論理和回路14,15,1
6で排他的論理和演算することにより、送信信号系列
(畳み込み符号化信号)17,18が得られる。無線で
送出される送信順番は、Y0 ,Y1 ,Y2 ,Y3 ・・・
の順である。なお、ここでは、情報信号系列11のう
ち、X4 が固定ビットであり、その値は0であるとして
いる。
【0022】図3は上記実施例における畳み込み誤り訂
正復号化方法(ビタビ復号)を行う際のトレリス線図で
ある。状態S0 からS3 は符号化におけるシフトレジス
タ12および13の値を表し、S0 が(R0 ,R1 )=
(0,0)、S1 が(R0,R1 )=(1,0)、S2
が(R0 ,R1 )=(0,1)、S3 が(R0 ,R1
=(1,1)を表す。
【0023】本実施例においても従来例と同様に、受信
信号系列Y’0 ,Y’1 ,Y’2 ,Y’3 ・・・と、各
パスに対応する送信信号系列Y0 ,Y1 ,Y2 ,Y3
・・とを全パスに対して比較して、最も送信信号系列と
して確らしいものを判定し、その送信信号系列に対応す
る情報信号系列が、送信側で畳み込み符号化された情報
信号系列X0 ,X1 ,X2 ・・・であると判定して、そ
の情報信号系列へと復号する。
【0024】但し、本実施例においては、情報信号に固
定ビットが挿入されているので(ここでは例としてX4
=0が固定ビット)、その固定ビットに対応する状態遷
移は、S0 →S0 ,S1 →S2 ,S2 →S0 ,S3 →S
2 のように各状態S0 〜S3 に対して1通りのみの正し
い分岐に絞ることができ、トレリス線図の情報信号X 4
に対する状態遷移を図3のように削減することができ
る。したがって最終的に選択されるパスとして、X4
誤って復号するパスが選択される確立は0にでき、復号
ビット誤りが伝搬する特徴のある畳み込み符号にX4
傍の情報信号の誤り訂正確立を改善することができる。
【0025】なお、上記実施例において、誤り訂正符号
化すべき情報信号のうち、誤り感度の高い重要なビット
を、畳み込み符号の誤り訂正能力がもともと高い符号化
の最初および最後の他に、挿入した固定ビットの前後近
傍に配するようにすることで、より高品質なデータ伝送
を行うことができる。
【0026】また、固定ビットの挿入により符号化率が
低下する分を、パンクチャド符号化して補償することに
より、より高い誤り訂正能力を得ることができる。
【0027】さらに、挿入する固定ビット数を適切に設
定することにより、畳み込み符号の符号化率に柔軟性を
与えることができるという利点を有する。
【0028】
【発明の効果】本発明は、上記実施例から明らかなよう
に、誤り訂正符号化すべき情報信号系列に、1ビットま
たは複数ビットの固定値(0または1)を挿入してから
誤り訂正符号化するため、復号側のビタビ復号におい
て、トレリス線図の固定ビット位置に対応する状態遷移
を固定ビットの値(0または1)で決まる1通りのみの
正しい分岐に絞ることができ、畳み込み符号の誤り訂正
能力、特に固定ビットを挿入したビット位置の前後の情
報信号に対する誤り訂正能力を高めることができる。
【0029】さらに本発明によれば、挿入する固定ビッ
ト数を適切に設定することにより、畳み込み符号の符号
率に柔軟性を与えることができるという効果を有する。
すなわち、符号化率RをR=1/2だけでなく、R=1
/2.1やR=1/2.3のような値に設定することが
可能である。
【図面の簡単な説明】
【図1】(a)本発明の一実施例における誤り訂正符復
号装置の符号化側の概略ブロック図 (b)同装置における復号化側の概略ブロック図
【図2】同装置における誤り訂正符号回路の概略ブロッ
ク図
【図3】同装置における畳み込み誤り訂正復号化回路の
動作を説明するためのトレリス線図
【図4】(a)従来例における誤り訂正符復号装置の符
号化側の概略ブロック図 (b)同装置における復号化側の概略ブロック図
【図5】同装置における畳み込み誤り訂正符号化回路の
概略ブロック図
【図6】同装置における畳み込み誤り訂正復号化回路の
動作を説明するためのトレリス線図
【符号の説明】
1 音声信号 2 音声符号化回路 3 固定ビット挿入部 4 畳み込み誤り訂正符号化回路 5,6 誤り訂正符号化された高能率符号化ディジタル
音声信号 7 固定ビット挿入位置記憶回路 8 畳み込み誤り訂正復号化回路 9 音声復号化回路 10 音声信号 11 情報信号系列 12,13 シフトレジスタ 14,15,16 排他的論理和回路 17,18 送信信号系列(畳み込み符号化信号)

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 畳み込み誤り訂正符号化すべき情報信号
    系列に、1ビットまたは複数ビットの固定値(0または
    1)を挿入する固定ビット挿入部と、固定ビットが挿入
    された情報信号系列を入力とする畳み込み誤り訂正符号
    化回路とを有する誤り訂正符号化装置と、固定ビット挿
    入位置の情報を記憶した固定ビット挿入位置記憶回路
    と、固定ビット位置に対応する状態遷移を固定ビットの
    値(0または1)で決まる1通りのみに制限して送信信
    号の最尤復号を行う畳み込み誤り訂正復号化回路とを有
    する誤り訂正復号化装置とを備えた誤り訂正符復号化装
    置。
  2. 【請求項2】 畳み込み誤り訂正符号化すべき情報信号
    系列のうち、誤り感度の高い重要なビットを、畳み込み
    符号化の最初および最後ならびに挿入した固定ビットの
    前後のなるべく固定ビットに近い位置に配するようにし
    た請求項1記載の誤り訂正符復号化装置。
  3. 【請求項3】 固定ビットの挿入により符号化率が低下
    する分を、パンクチャド符号化することにより補償した
    請求項1記載の誤り訂正符復号化装置。
JP3212285A 1991-08-23 1991-08-23 誤り訂正符復号化装置 Pending JPH0555932A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP3212285A JPH0555932A (ja) 1991-08-23 1991-08-23 誤り訂正符復号化装置
US07/929,833 US5436918A (en) 1991-08-23 1992-08-14 Convolutional encoding/decoding apparatus with fixed bit insertion

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3212285A JPH0555932A (ja) 1991-08-23 1991-08-23 誤り訂正符復号化装置

Publications (1)

Publication Number Publication Date
JPH0555932A true JPH0555932A (ja) 1993-03-05

Family

ID=16620071

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3212285A Pending JPH0555932A (ja) 1991-08-23 1991-08-23 誤り訂正符復号化装置

Country Status (2)

Country Link
US (1) US5436918A (ja)
JP (1) JPH0555932A (ja)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06244742A (ja) * 1993-02-19 1994-09-02 Nec Corp 誤り制御装置
JPH0818461A (ja) * 1994-06-25 1996-01-19 Nec Corp 最尤誤り訂正方式及び訂正装置
KR100379385B1 (ko) * 1999-12-24 2003-04-10 엘지전자 주식회사 하향링크 고정위치 레이트 매칭을 위한 파라미터 결정 방법
US6944234B2 (en) 2000-03-03 2005-09-13 Nec Corporation Coding method and apparatus for reducing number of state transition paths in a communication system
JP2007208868A (ja) * 2006-02-06 2007-08-16 Univ Meijo 誤り訂正装置、受信装置、誤り訂正方法および誤り訂正プログラム
JP2008011146A (ja) * 2006-06-29 2008-01-17 Kyocera Corp 通信方法、符号器及び復号器
JP2009111563A (ja) * 2007-10-29 2009-05-21 Nec Electronics Corp データ処理方法およびデータ処理装置並びにプログラム
USRE41498E1 (en) * 1998-06-05 2010-08-10 Samsung Electronics Co., Ltd Device and methods for channel coding and rate matching in a communication system
JP2010283896A (ja) * 2010-09-24 2010-12-16 Fujitsu Ltd 送信装置
JP2014501473A (ja) * 2011-01-03 2014-01-20 セントル・ナショナル・デチュード・スパシアル スタッフィングビットを含むメッセージを訂正するための方法
JP2014501472A (ja) * 2011-01-03 2014-01-20 セントル・ナショナル・デチュード・スパシアル デコード方法およびデコーダ

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FI113320B (fi) * 1996-02-19 2004-03-31 Nokia Corp Menetelmä tiedonsiirron tehostamiseksi
KR100450782B1 (ko) * 1997-08-27 2004-11-16 삼성전자주식회사 고밀도 데이타 저장기기를 위한 피알엠엘 코드의 부호화 및복호화 방법
GB2329557B (en) * 1997-09-19 2002-05-01 Motorola As Method and apparatus for viterbi decoding of punctured codes
DE69936626T2 (de) * 1998-08-06 2008-05-21 Samsung Electronics Co., Ltd., Suwon Kanalkodierung und -dekodierung für ein kommunikationssystem
JP2000068862A (ja) * 1998-08-19 2000-03-03 Fujitsu Ltd 誤り訂正符号化装置
WO2001039422A2 (de) * 1999-11-25 2001-05-31 Siemens Aktiengesellschaft Verfahren und vorrichtung zur bitratenanpassung mittels punktierung und/oder vervielfachung von bits
DE10051722A1 (de) 2000-10-18 2002-05-02 Siemens Ag Verfahren und Einrichtung zur Kanalcodierung
US6448910B1 (en) * 2001-03-26 2002-09-10 Morpho Technologies Method and apparatus for convolution encoding and viterbi decoding of data that utilize a configurable processor to configure a plurality of re-configurable processing elements
US7170946B2 (en) * 2002-03-04 2007-01-30 Lucent Technologies Inc. System and method for reviving catastrophic codes
US7225392B2 (en) * 2002-03-04 2007-05-29 Lucent Technologies Inc. Error correction trellis coding with periodically inserted known symbols
US7260659B2 (en) * 2003-06-30 2007-08-21 Intel Corporation Rate matching apparatus, systems, and methods
KR100537516B1 (ko) * 2004-01-08 2005-12-19 삼성전자주식회사 코드율 13/15인 mtr 코드 부호화/복호화 방법 및 장치
US20060245505A1 (en) * 2005-05-02 2006-11-02 Limberg Allen L Digital television signals using linear block coding
US7590920B2 (en) * 2005-08-05 2009-09-15 Hitachi Global Storage Technologies Netherlands, B.V. Reduced complexity error correction encoding techniques
KR102415609B1 (ko) 2013-01-11 2022-06-30 선 페이턴트 트러스트 데이터 처리방법, 프리코딩 방법, 통신장치
US10312947B2 (en) * 2016-01-21 2019-06-04 Huawei Technologies Co., Ltd. Concatenated and sliding-window polar coding

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS613529A (ja) * 1984-06-18 1986-01-09 Nippon Telegr & Teleph Corp <Ntt> 誤り訂正方式

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4888769A (en) * 1985-12-06 1989-12-19 Tiw Systems, Inc. TDMA terminal controller
US4908827A (en) * 1987-07-27 1990-03-13 Tiw Systems, Inc. Forward error correction system
JP2841460B2 (ja) * 1989-04-20 1998-12-24 ソニー株式会社 画像データの伝送方法、送信装置、受信装置及び送受信装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS613529A (ja) * 1984-06-18 1986-01-09 Nippon Telegr & Teleph Corp <Ntt> 誤り訂正方式

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06244742A (ja) * 1993-02-19 1994-09-02 Nec Corp 誤り制御装置
JPH0818461A (ja) * 1994-06-25 1996-01-19 Nec Corp 最尤誤り訂正方式及び訂正装置
EP0689311A3 (en) * 1994-06-25 1999-08-18 Nec Corporation Method and system for forward error correction using convolutional codes and a maximum likelihood decoding rule
USRE41498E1 (en) * 1998-06-05 2010-08-10 Samsung Electronics Co., Ltd Device and methods for channel coding and rate matching in a communication system
KR100379385B1 (ko) * 1999-12-24 2003-04-10 엘지전자 주식회사 하향링크 고정위치 레이트 매칭을 위한 파라미터 결정 방법
US6944234B2 (en) 2000-03-03 2005-09-13 Nec Corporation Coding method and apparatus for reducing number of state transition paths in a communication system
JP2007208868A (ja) * 2006-02-06 2007-08-16 Univ Meijo 誤り訂正装置、受信装置、誤り訂正方法および誤り訂正プログラム
JP4729726B2 (ja) * 2006-02-06 2011-07-20 学校法人 名城大学 誤り訂正装置、受信装置、誤り訂正方法および誤り訂正プログラム
JP2008011146A (ja) * 2006-06-29 2008-01-17 Kyocera Corp 通信方法、符号器及び復号器
JP2009111563A (ja) * 2007-10-29 2009-05-21 Nec Electronics Corp データ処理方法およびデータ処理装置並びにプログラム
US8201052B2 (en) 2007-10-29 2012-06-12 Renesas Electronics Corporation Data processing method of decoding coded data and data processor for the same
JP2010283896A (ja) * 2010-09-24 2010-12-16 Fujitsu Ltd 送信装置
JP2014501473A (ja) * 2011-01-03 2014-01-20 セントル・ナショナル・デチュード・スパシアル スタッフィングビットを含むメッセージを訂正するための方法
JP2014501472A (ja) * 2011-01-03 2014-01-20 セントル・ナショナル・デチュード・スパシアル デコード方法およびデコーダ
US9484956B2 (en) 2011-01-03 2016-11-01 Centre National D'etudes Spatiales ( C.N.E.S.) Method for correcting messages containing bit stuffing

Also Published As

Publication number Publication date
US5436918A (en) 1995-07-25

Similar Documents

Publication Publication Date Title
JPH0555932A (ja) 誤り訂正符復号化装置
US5416787A (en) Method and apparatus for encoding and decoding convolutional codes
JP3677257B2 (ja) 畳込み復号装置
KR100554322B1 (ko) 복수의 코딩 버스트내에 배치된 crc 비트에 의해 종료 상태가결정되는 컨벌루셔널 디코딩
US7765459B2 (en) Viterbi decoder and viterbi decoding method
WO2001082487A1 (fr) Dispositif et procede de codage et de decodage
JPH0824270B2 (ja) たたみ込み符号器および最尤復号器
US5822340A (en) Method for decoding data signals using fixed-length decision window
JPH0316046B2 (ja)
US8055986B2 (en) Viterbi decoder and method thereof
US6385753B1 (en) Punctured Viterbi decoding method
JP2715398B2 (ja) 誤り訂正符復号化装置
EP1370006A2 (en) Blind transport format detection system and method
EP0612166B1 (en) A method and apparatus for error-control coding in a digital data communications system
US20030014456A1 (en) Blind transport format detection system and method
US7035356B1 (en) Efficient method for traceback decoding of trellis (Viterbi) codes
US8019615B2 (en) Method and system for decoding GSM speech data using redundancy
WO1999062185A2 (en) Transmission system having a simplified channel decoder
JPH06284018A (ja) ビタビ復号方法および誤り訂正復号化装置
US6742158B2 (en) Low complexity convolutional decoder
JP2872004B2 (ja) デジタル通信システム
KR100811376B1 (ko) 통신시스템에서의 부호화 및 복호화 방법
WO2004019498A1 (en) Convolutional decoder and method for decoding demodulated values
JP3445279B6 (ja) データ伝送方法,データ伝送システムおよび送信装置,受信装置
JP2001024717A (ja) ターボ復号装置及び繰り返し復号方法