JPH0552870A - 波形表示装置 - Google Patents
波形表示装置Info
- Publication number
- JPH0552870A JPH0552870A JP3209536A JP20953691A JPH0552870A JP H0552870 A JPH0552870 A JP H0552870A JP 3209536 A JP3209536 A JP 3209536A JP 20953691 A JP20953691 A JP 20953691A JP H0552870 A JPH0552870 A JP H0552870A
- Authority
- JP
- Japan
- Prior art keywords
- data
- frame memory
- waveform
- display
- stored
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
きる波形数に制限のない波形表示装置を実現することに
ある。 【構成】 入力波形データをビットマップイメージとし
て格納するフレームメモリ3と、フレームメモリ3とス
ナップショットフレームメモリ4に格納されているデー
タとの論理演算を行いその結果のデータをスナップショ
ットフレームメモリ4に格納する論理演算回路5と、前
記のスナップショットフレームメモリ4と、フレームメ
モリ3とスナップショットフレームメモリ4とのデータ
を選択して出力する表示波形セレクタ6と、前記各回路
の動作を制御するMPU7とを具備する。
Description
にディジタルオシロスコープにおいて波形比較を容易に
行うことのできる波形表示装置に関する。
リガされた波形を比較するために半導体メモリやICカ
ードやフロッピーディスク等の記憶装置を備え、これら
の記憶装置に波形データをセーブし、必要な時にロード
して表示することによって実現していた。
は長く保存できるというメリットがあるが、多チャネル
になった時、そのセーブ/ロード操作が複雑になった
り、ロードできる波形数に制限があったり、又、その時
のパネルの設定条件等により、ロードできないという不
都合があり、複数波形の比較を行うことが必ずしも容易
ではなかった。
で、その目的は、セーブ/ロード操作を簡単にし、又、
ロードできる波形数に制限のない波形表示装置を実現す
ることにある。
発明は、入力された波形データをリアルタイムに表示す
るための少なくとも1個のビットマップイメージを格納
するフレームメモリと、過去に入力された波形データと
現在入力されている波形データとの波形比較を行い、所
望の波形データを算出するための演算を行う論理演算回
路と、前記フレームメモリから入力され格納しているデ
ータと該フレームメモリに格納されているデータとの論
理演算回路による演算結果のデータを格納するスナップ
ショットフレームメモリと、前記フレームメモリからの
データと前記スナップショットフレームメモリからのデ
ータとを選択して表示のために出力する表示波形セレク
タと、前記フレームメモリと前記スナップショットフレ
ームメモリと前記論理演算回路及び前記表示波形セレク
タの動作を制御するMPUとを具備することを特徴とす
るものである。
によりフレームメモリにビットマップイメージとして描
画された波形データは表示波形セレクタに選択されて表
示のために出力される。又、MPUの制御により論理演
算回路はスナップショットフレームメモリに格納されて
いるデータとフレームメモリに格納されたデータとの論
理演算を行い、演算結果のデータはスナップショットフ
レームメモリに一旦格納され表示波形セレクタに選択さ
れて表示のために出力される。
に説明する。図1は本発明の一実施例の装置のブロック
図である。図において、1はアナログデータである入力
波形をディジタルに変換するAD変換器、2はAD変換
器1でディジタルに変換された入力波形データを格納す
る波形データメモリである。
データをビットマップイメージとして格納するフレーム
メモリである。フレームメモリ3は最大表示波形数や階
調数等に依存して複数個設けられている。
して保存するためのスナップショットフレームメモリで
ある。5は種々の表示イメージを実現するために、デー
タをスナップショットフレームメモリ4に書き込む時
に、スルー,論理積,論理和及び排他的論理和等の論理
演算を行う論理演算回路である。
ータとスナップショットフレームメモリ4に格納されて
いるデータとの何れかを選択して出力し、表示器(図示
せず)に表示させる表示波形セレクタである。
フレームメモリ4,論理演算回路5及び表示波形セレク
タ6の動作を制御するMPUである。次に上記のように
構成された実施例の動作を説明する。入力された波形デ
ータはAD変換器1でディジタルデータに変換され、波
形データメモリ2に格納される。波形データメモリ2に
格納されたデータはMPU7の制御によりフレームメモ
リ3にビットマップイメージとして書き込まれる。表示
波形数の多い場合や、画像の階調の多い場合にはフレー
ムメモリ3は必要個数用いられる。MPU7により上記
のモードを指令された場合は表示波形セレクタ7はフレ
ームメモリ3の出力のみを選択する。
て説明する。各種の表示イメージを実現するために、ス
ナップショットフレームメモリ4にデータを書き込む
時、論理演算回路5はスルー,論理積,論理和,排他的
論理和等の演算をフレームメモリ3及びスナップショッ
トフレームメモリ4に格納されているデータに対して施
す。
3,スナップショットフレームメモリ4及び論理演算回
路5を抽出して示した図である。フレームメモリ3に格
納されているデータをデータA,スナップショットフレ
ームメモリ4に格納されているデータをデータBとす
る。
時、スナップショットが実行される度に、フレームメモ
リ3のデータAが、スナップショットフレームメモリ4
にデータBとしてそのまま格納される。
時、即ちB=A∪Bの時、スナップショットが実行され
る度に、フレームメモリ3のデータAが先に格納されて
いるスナップショットフレームメモリ4のデータBに加
算される。例えばデータAがa+b+cとし、データB
がb+d+eとすると、新しいデータBはa+b+c+
d+eとなる。従って、データAがすべてスナップショ
ットフレームメモリ4に蓄積される。
時、即ちB=A∩Bの時、スナップショットが実行され
る度に以前書き込んだデータBと今回のデータの同一デ
ータのみが保存される。即ち、データA=a+b+c、
データB=b+d+eに対して新らしくデータB=bと
なる。従って、波形の不変部分が確認できる。
を行う時、即ちB=AEXORBの時、スナップショットが
実行されると、以前書き込んだデータBと今回のデータ
Aとにおいて相違するデータのみ保存される。即ち、デ
ータA=a+b+c,データB=b+d+eに対して、
新しいデータB=a+c+d+eとなる。従って、波形
の変化部分が確認できる。
い場合、形を見たいという場合が多く、しかも、そのと
きの入力波形は影響されたくないという要求に対し、本
実施例によれば容易に実現できる。又、入力チャネルが
多くなっても特別な回路を必要とせず、フリーズ波形の
輝度を調節することにより、入力波形との識別も可能と
なる。
を用いて行っていた波形比較の操作を本実施例によれば
非常に簡略化,イメージ化して多チャネルにもその利点
を生かすことができる点で効果がある。
れば、セーブ/ロード操作を簡単にし、又、ロードでき
る波形数に制限のない波形表示装置を実現することがで
きて、実用上の効果は大きい。
めの図である。
Claims (1)
- 【請求項1】 入力された波形データをリアルタイムに
表示するための少なくとも1個のビットマップイメージ
を格納するフレームメモリ(3)と、 過去に入力された波形データと現在入力されている波形
データとの波形比較を行い、所望の波形データを算出す
るための演算を行う論理演算回路(5)と、 前記フレームメモリ(3)から入力され格納しているデ
ータと該フレームメモリ(3)に格納されているデータ
との論理演算回路(5)による演算結果のデータを格納
するスナップショットフレームメモリ(4)と、 前記フレームメモリ(3)からのデータと前記スナップ
ショットフレームメモリ(4)からのデータとを選択し
て表示のために出力する表示波形セレクタ(6)と、 前記フレームメモリ(3)と前記スナップショットフレ
ームメモリ(4)と前記論理演算回路(5)及び前記表
示波形セレクタ(6)の動作を制御するMPU(7)と
を具備することを特徴とする波形表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3209536A JP3057185B2 (ja) | 1991-08-21 | 1991-08-21 | 波形表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3209536A JP3057185B2 (ja) | 1991-08-21 | 1991-08-21 | 波形表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0552870A true JPH0552870A (ja) | 1993-03-02 |
JP3057185B2 JP3057185B2 (ja) | 2000-06-26 |
Family
ID=16574431
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3209536A Expired - Fee Related JP3057185B2 (ja) | 1991-08-21 | 1991-08-21 | 波形表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3057185B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06317608A (ja) * | 1993-04-05 | 1994-11-15 | Sony Tektronix Corp | 波形表示方法 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI384086B (zh) * | 2004-03-15 | 2013-02-01 | Ulvac Inc | Film forming apparatus and thin film forming method |
-
1991
- 1991-08-21 JP JP3209536A patent/JP3057185B2/ja not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06317608A (ja) * | 1993-04-05 | 1994-11-15 | Sony Tektronix Corp | 波形表示方法 |
Also Published As
Publication number | Publication date |
---|---|
JP3057185B2 (ja) | 2000-06-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5291582A (en) | Apparatus for performing direct memory access with stride | |
US5274753A (en) | Apparatus for distinguishing information stored in a frame buffer | |
US3936664A (en) | Method and apparatus for generating character patterns | |
KR950003981B1 (ko) | 플랫 디스플레이용 표시 제어 장치 | |
EP0279225A2 (en) | Reconfigurable counters for addressing in graphics display systems | |
US5946250A (en) | Memory testing apparatus | |
US5028917A (en) | Image display device | |
US4747042A (en) | Display control system | |
KR890004306B1 (ko) | 라스터주사 디지탈 디스플레이 시스템과 상기 시스템의 예정된 데이타조합 및 화소 검출방법과 그래픽제어 시스템 및 그 방법 | |
KR940001668B1 (ko) | 컴퓨터시스템의 출력디스플레이를 신속하게 소거하는 개량된 장치 | |
EP0182375A2 (en) | Apparatus for storing multi-bit pixel data | |
JPS6042943B2 (ja) | 表示装置 | |
US5818433A (en) | Grapics memory apparatus and method | |
JPH0552870A (ja) | 波形表示装置 | |
US6236392B1 (en) | Display control circuit | |
JPH05135162A (ja) | 画像処理装置 | |
US6775421B2 (en) | Method and apparatus of image processing while inputting image data | |
JPS62113193A (ja) | 記憶回路 | |
JP3397964B2 (ja) | メモリ装置 | |
EP0242139A2 (en) | Display controller | |
JPS6126085A (ja) | 画像表示方式 | |
JPH0695272B2 (ja) | 画像表示装置 | |
JPS60209786A (ja) | カラ−デイスプレイ装置 | |
JPH04204594A (ja) | 高精細表示装置 | |
JPS60128493A (ja) | 表示制御方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20000229 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080421 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090421 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090421 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100421 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100421 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110421 Year of fee payment: 11 |
|
LAPS | Cancellation because of no payment of annual fees |