JPH0548054A - Master slice type semiconductor integrated circuit device - Google Patents

Master slice type semiconductor integrated circuit device

Info

Publication number
JPH0548054A
JPH0548054A JP20933991A JP20933991A JPH0548054A JP H0548054 A JPH0548054 A JP H0548054A JP 20933991 A JP20933991 A JP 20933991A JP 20933991 A JP20933991 A JP 20933991A JP H0548054 A JPH0548054 A JP H0548054A
Authority
JP
Japan
Prior art keywords
input
basic cell
output basic
output
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP20933991A
Other languages
Japanese (ja)
Inventor
Yasuhiro Oguchi
泰弘 小口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP20933991A priority Critical patent/JPH0548054A/en
Publication of JPH0548054A publication Critical patent/JPH0548054A/en
Pending legal-status Critical Current

Links

Landscapes

  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

PURPOSE:To increase the number of input/output basic cells by electrically connecting metallic wirings for supplying a power supply arranged onto the input/output basic cells to metallic wirings for supplying a power supply disposed in other input/output basic cell regions through metallic wirings arranged to metallic wiring layers different from layers, to which the former metallic wirings are disposed. CONSTITUTION:Input/output basic cells 112-115 are arranged on the outer circumferential section of a basic cell region 102, and input/output basic cell regions 105-107, 104 are formed respectively. A corner region 108 shares the input/output basic cell regions 104 and 105, and the input/output basic cell 112 forming the input/output basic cell region 105 is disposed. A metallic wiring 128 connects metallic wirings 125 and 127 for supplying a power supply arranged in the input/output basic cell regions. Metallic wirings connecting the mutual metallic wirings for supplying the power supplies can be wired regardless of the input/ output basic cells disposed in the corner regions. Accordingly, a large number of the inout/output basic cells can be disposed, thus effectively utilizing chip corners.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明はマスタスライス型半導体
集積回路装置に係わり入出力基本セル及び電源供給用金
属配線の配置構造に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a master slice type semiconductor integrated circuit device, and more particularly to an arrangement structure of input / output basic cells and metal wiring for power supply.

【0002】[0002]

【従来の技術】図4に従来の方式に於けるマスタスライ
ス方式のゲートアレイの全体構成図を示す。図中に於て
404、405、406、407は基本セル領域402
の外部かつ各々の辺に平行に配置される入出力基本セル
列であり、入出力基本セル領域を形成する。412はV
DD(または、VSS)、413はVSS(または、V
DD)の電位を有する電源供給用金属配線である。ま
た、408、409、410、411は基本セル領域4
02を囲む4辺に於て交差する2辺の各辺に対して外側
に位置する該入出力基本セル領域が共有する領域(以
下、コーナー領域)である。該入出力基本セル列40
4、405、406、407は該コーナー領域408、
409、410、411に延出しない。従って、該コー
ナー領域に入出力基本セルは配置されない。また、図5
に従来の方式に於ける前記コーナー領域の電源供給用金
属配線配置図を示す。前記入出力基本セル503、50
4が配置され前記入出力基本セル領域505、506を
形成し、該入出力基本セル領域505、506は前記コ
ーナー領域507を形成する。該コーナー領域に該入出
力基本セル503、504は配置されず、該コーナー領
域に於ては前記入出力基本セル領域505、506上に
配置される電源用金属配線が交差し同一配線層で連続し
た電源供給用金属配線508、509を形成する。50
8はVDD(または、VSS)、509はVSS(また
は、VDD)の電位を有する。従って、前記入出力基本
セルが配置されていないため前記電源供給用金属配線は
他の電源供給用金属配線と同一配線層で接続可能であ
る。
2. Description of the Related Art FIG. 4 shows an overall configuration of a conventional master slice type gate array. In the figure, 404, 405, 406 and 407 are basic cell areas 402.
Is an input / output basic cell row arranged outside of and parallel to each side, and forms an input / output basic cell region. 412 is V
DD (or VSS), 413 is VSS (or V
It is a metal wiring for power supply having a potential of DD). Further, 408, 409, 410, 411 are basic cell regions 4
It is a region shared by the input / output basic cell region (hereinafter, referred to as a corner region) located outside each side of two sides intersecting with four sides surrounding 02. The input / output basic cell column 40
4, 405, 406, 407 are the corner regions 408,
It does not extend to 409, 410, 411. Therefore, no input / output basic cell is arranged in the corner area. Also, FIG.
FIG. 1 shows a layout of metal wiring for power supply in the corner area in the conventional method. The input / output basic cells 503, 50
4 are arranged to form the input / output basic cell regions 505 and 506, and the input / output basic cell regions 505 and 506 form the corner region 507. The input / output basic cells 503 and 504 are not arranged in the corner region, and the power source metal wirings arranged on the input / output basic cell regions 505 and 506 intersect in the corner region and are continuous in the same wiring layer. The metal wirings 508 and 509 for power supply are formed. Fifty
Reference numeral 8 has a potential of VDD (or VSS), and reference numeral 509 has a potential of VSS (or VDD). Therefore, since the input / output basic cell is not arranged, the power supply metal wiring can be connected to the other power supply metal wiring in the same wiring layer.

【0003】[0003]

【発明が解決しようとする課題】上記従来技術ではマス
タスライス型半導体集積回路装置の前記コーナー領域は
前記入出力基本セルが配置不可能の領域である。マスタ
スライス方式のゲートアレイで論理を構成する場合、前
記基本セル数及び前記入出力基本セル数の2つの要因に
よりチップの大きさ、コストが決定する。従って、前記
コーナー領域の様に基本セル及び入出力基本セルの配置
不可能な領域がチップ内に存在することはチップコスト
が増大するという問題点を有する。
In the above prior art, the corner area of the master slice type semiconductor integrated circuit device is an area where the input / output basic cell cannot be arranged. When configuring a logic with a master slice type gate array, the chip size and cost are determined by two factors, the number of basic cells and the number of input / output basic cells. Therefore, there is a problem in that the cost of the chip increases if there is a region in the chip where the basic cell and the input / output basic cell cannot be arranged, such as the corner region.

【0004】そこで本発明はこのような問題点を解決す
るためのもので其の目的とするところはマスタスライス
方式ゲートアレイで基本セル数を減らす事なく入出力基
本セル数を増やす入出力基本セルの配置構造及び電源供
給用金属配線の配置構造を提供することが目的である。
Therefore, the present invention is intended to solve such a problem, and its object is to increase the number of input / output basic cells without reducing the number of basic cells in a master slice type gate array. It is an object of the present invention to provide an arrangement structure of and an arrangement structure of metal wiring for power supply.

【0005】[0005]

【課題を解決するための手段】半導体基板上に論理を構
成する基本セルと入出力論理を構成する入出力基本セル
及びパッケージに直接電気的に接続される入出力端子が
規則的に配置されるマスタスライス方式のゲートアレイ
に於て、該入出力基本セルは該基本セルを囲む4辺の各
々の辺の外側かつ平行な方向に連続して配置され該辺に
対して入出力基本セル領域を形成し、該基本セルを囲む
4辺に於て交差する2辺の各辺に対して外側に位置する
該入出力基本セル領域が共有する領域には1方の該入出
力基本セル領域を形成する該入出力基本セルが配置さ
れ、該4辺の各々の辺の外側かつ平行な方向に連続して
配置される該入出力基本セル上に配置される電源供給用
金属配線は他の入出力基本セル領域上に配置される電源
供給用金属配線と該電源供給用金属配線の配置される層
と異なり、かつ前記入出力基本セルの構成する論理配線
層と異なる金属配線層に配置される金属配線を介して電
気的に接続することを特徴とする。
SUMMARY OF THE INVENTION On a semiconductor substrate, a basic cell forming logic, an input / output basic cell forming input / output logic, and an input / output terminal directly electrically connected to a package are regularly arranged. In the master-slice type gate array, the input / output basic cells are continuously arranged outside and parallel to each side of the four sides surrounding the basic cell, and the input / output basic cell region is provided for the side. One of the input / output basic cell regions is formed in a region shared by the input / output basic cell regions located outside each side of two sides intersecting with the four sides surrounding the basic cell. The input / output basic cells are arranged, and the metal wiring for power supply arranged on the input / output basic cells arranged continuously outside and parallel to each of the four sides is the other input / output. Metal wiring for power supply arranged on the basic cell area and Sources Unlike supplying metal wire arranged is a layer of, and characterized by connecting said electrically via metal wires arranged in a logical interconnect layer different from the metal wiring layers that make up the input and output basic cell.

【0006】[0006]

【実施例】図1及び図2に本発明の入出力基本セル配置
構造を有するマスタスライス方式のゲートアレイの全体
構成例を示す。図1に於て前記基本セル領域102の外
周部に前記入出力基本セル112、113、114、1
15が配置され各々前記入出力基本セル領域105、1
06、107、104を形成する。また、108は前記
入出力基本セル領域104と105の共有する前記コー
ナー領域であり、本発明で該入出力基本セル領域105
を形成する前記入出力基本セル112が配置される。同
様に109、110、111は各々前記入出力基本セル
領域105と106、前記入出力基本セル領域106と
107、前記入出力基本セル領域107と104が共有
するコーナー領域であり、各々前記入出力基本セル11
3、114、115が配置される。128は本発明の金
属配線であり、前記入出力基本セル領域に配置される電
源供給用金属配線125と127を接続する。同様に1
29、130、131、132、133、134、13
5の金属配線は、各々前記入出力基本セル領域に配置さ
れる電源供給用金属配線124と126、121と12
7、120と126、121と123、120と12
2、123と125、122と124を接続端子を介し
て接続する。また、116、117、118、119は
電源供給用金属配線専用の入出力端子である。
1 and 2 show an example of the overall configuration of a master slice type gate array having an input / output basic cell layout structure of the present invention. In FIG. 1, the input / output basic cells 112, 113, 114, 1 are provided on the outer peripheral portion of the basic cell region 102.
15 are arranged in the input / output basic cell regions 105 and 1 respectively.
06, 107 and 104 are formed. Reference numeral 108 denotes the corner area shared by the input / output basic cell areas 104 and 105.
The input / output basic cells 112 forming the above are arranged. Similarly, 109, 110, and 111 are corner regions shared by the input / output basic cell regions 105 and 106, the input / output basic cell regions 106 and 107, and the input / output basic cell regions 107 and 104, respectively. Basic cell 11
3, 114, 115 are arranged. Reference numeral 128 denotes the metal wiring of the present invention, which connects the power supply metal wirings 125 and 127 arranged in the input / output basic cell region. Similarly 1
29, 130, 131, 132, 133, 134, 13
The metal wirings 5 are metal wirings 124 and 126, 121 and 12 for power supply arranged in the input / output basic cell area, respectively.
7, 120 and 126, 121 and 123, 120 and 12
2, 123 and 125, 122 and 124 are connected via a connection terminal. Further, 116, 117, 118, and 119 are input / output terminals dedicated to the metal wiring for power supply.

【0007】図2に於て前記基本セル領域202の外周
部に前記入出力基本セル212、213、214、21
5が配置され前記入出力基本セル領域204、205、
206、207を形成する。また、208は前記入出力
基本セル領域204と205の共有する前記コーナー領
域であり、本発明で該入出力基本セル領域204を形成
する前記入出力基本セル212が配置される。同様に2
09、210、211は各々前記入出力基本セル領域2
05と206、前記入出力基本セル領域206と20
7、前記入出力基本セル領域207と204の共有する
前記コーナー領域であり、各々前記入出力基本セル21
4、212が配置される。図2に示す様に前記入出力基
本セル領域205、207に配置される前記入出力基本
セル213、215は前記コーナー領域に配置されな
い。228は本発明の金属配線であり、前記入出力基本
セル領域に配置される電源供給用金属配線216と21
8を接続する。同様に229、230、231、23
2、233、234、235の金属配線は、各々前記入
出力基本セル領域に配置される電源供給用金属配線21
7と219、218と220、219と221、220
と222、221と223、216と222、217と
223を接続端子を介して接続する。本発明に於いて前
記電源供給用金属配線間接続金属配線は前記コーナー領
域に配置される入出力基本セルに関係なく配線可能であ
り、入出力基本セルも同様に該コーナー領域を共有する
2個の入出力基本セル領域より該コーナー領域単位で自
由に選択可能である。また、電源供給用金属配線専用の
入出力端子の設定は自由である。
In FIG. 2, the input / output basic cells 212, 213, 214 and 21 are provided on the outer peripheral portion of the basic cell area 202.
5, the input / output basic cell regions 204, 205,
Form 206 and 207. Reference numeral 208 denotes the corner region shared by the input / output basic cell regions 204 and 205, and the input / output basic cell 212 forming the input / output basic cell region 204 is arranged in the present invention. Similarly 2
Reference numerals 09, 210 and 211 denote the input / output basic cell regions 2 respectively.
05 and 206, the input / output basic cell regions 206 and 20
7, the corner regions shared by the input / output basic cell regions 207 and 204, and each of the input / output basic cell 21
4, 212 are arranged. As shown in FIG. 2, the input / output basic cells 213 and 215 arranged in the input / output basic cell regions 205 and 207 are not arranged in the corner regions. Reference numeral 228 denotes the metal wiring of the present invention, which is the metal wirings 216 and 21 for power supply arranged in the input / output basic cell region.
Connect 8 Similarly, 229, 230, 231, 23
The metal wirings 2, 233, 234, and 235 are the power supply metal wirings 21 arranged in the input / output basic cell regions, respectively.
7 and 219, 218 and 220, 219 and 221, 220
And 222, 221, 223, 216, 222, 217 and 223 are connected via the connection terminals. In the present invention, the metal wiring for connecting the metal wiring for power supply can be wired regardless of the input / output basic cell arranged in the corner area, and the input / output basic cell also has two pieces sharing the corner area. It is possible to freely select the input / output basic cell area in units of the corner areas. Further, the setting of the input / output terminal dedicated to the metal wiring for power supply is free.

【0008】図3に本発明の電源供給用金属配線の配置
構造例を示す。前記入出力基本セル303、304上に
配置される電源供給用金属配線308、310はVDD
(またはVSS)の電位を供給され、電源供給配線30
9、311はVSS(またはVDD)の電位を供給され
る。図3に於て前記コーナー領域307に前記入出力基
本セル領域306を形成する前記入出力基本セル304
が配置され、該入出力基本セルへの電位は該入出力基本
セル上の電源供給用金属配線308及び309が配置さ
れ供給される。入出力基本セル領域305に配置される
電源供給用金属配線310、311は該電源供給用金属
配線が配置される前記入出力基本セル303が配置され
ない前記コーナー領域に延出しない。また、前記コーナ
ー領域の前記入出力基本セル304上に電源供給用金属
配線310、311を延出することにより該コーナー領
域の該入出力基本セル304は論理を構成できなくな
り、入出力基本セルにならない。本発明では前記電源供
給用金属配線308と310を金属配線層316及び接
続ビア313、314を介して電気的に接続される。同
様に前記電源供給用金属配線309と311を金属配線
層317及び接続ビア312、315を介して電気的に
接続される。本発明に於て該接続用金属配線316、3
17を入出力基本セルが論理を構成する金属配線層及び
電源供給用金属配線層と異なる配線層に配置する事によ
り、電源供給用金属配線間の接続及び入出力基本セル配
置が可能である。また、前記電源供給用金属配線308
は前記入力端子319により外部から電位が供給され、
其の電位は本発明の電源供給用金属配線間接続配線31
6、接続ビア314、313を介して電源供給用金属配
線310に供給される。従って、電源供給用金属配線3
10が配置される入出力基本セル領域305内に於て該
電源供給用金属配線310用に電源供給用入出力端子を
設定する必要はない。同様に、前記電源供給用金属配線
309は前記入力端子318により外部から電位が供給
され、其の電位は本発明の電源供給用金属配線間接続配
線317、接続ビア315、312を介して電源供給用
金属配線311に供給される。
FIG. 3 shows an example of the layout structure of the metal wiring for power supply of the present invention. The power supply metal wirings 308 and 310 arranged on the input / output basic cells 303 and 304 are VDD.
(Or VSS) potential is supplied and power supply wiring 30
9, 311 are supplied with the potential of VSS (or VDD). In FIG. 3, the input / output basic cell 304 forming the input / output basic cell region 306 in the corner region 307 is shown.
The power supply metal wirings 308 and 309 on the input / output basic cell are arranged and supplied to the input / output basic cell. The power supply metal lines 310 and 311 arranged in the input / output basic cell region 305 do not extend to the corner region where the input / output basic cell 303 in which the power supply metal line is arranged is not arranged. Further, by extending the metal wirings 310 and 311 for power supply on the input / output basic cell 304 in the corner area, the input / output basic cell 304 in the corner area becomes unable to form a logic, and thus becomes an input / output basic cell. I won't. In the present invention, the power supply metal wirings 308 and 310 are electrically connected to each other through the metal wiring layer 316 and the connection vias 313 and 314. Similarly, the power supply metal wirings 309 and 311 are electrically connected to each other through the metal wiring layer 317 and the connection vias 312 and 315. In the present invention, the connection metal wirings 316, 3
By arranging 17 in a wiring layer different from the metal wiring layer and the power supply metal wiring layer in which the input / output basic cell constitutes logic, connection between the power supply metal wirings and the arrangement of the input / output basic cell are possible. In addition, the power supply metal wiring 308
Is supplied with a potential from the outside by the input terminal 319,
The potential is the metal interconnection wiring 31 for power supply of the present invention.
6, through the connection vias 314, 313 to the power supply metal wiring 310. Therefore, the power supply metal wiring 3
It is not necessary to set a power supply input / output terminal for the power supply metal wiring 310 in the input / output basic cell region 305 in which 10 is arranged. Similarly, a potential is supplied to the power supply metal wiring 309 from the outside by the input terminal 318, and the potential is supplied through the power supply metal wiring connection wiring 317 and the connection vias 315 and 312 of the present invention. Is supplied to the metal wiring 311 for use.

【0009】本発明の実施例に於ては、前記コーナー領
域の4領域に対称形となる構造を示しているが、図1、
図2の構造を組み合わせることも可能であり、前記コー
ナー領域の4領域中1領域単位で本発明の構造を作るこ
とも可能である。
In the embodiment of the present invention, a symmetrical structure is shown in four areas of the corner area.
It is also possible to combine the structures of FIG. 2, and it is also possible to form the structure of the present invention in units of one area among the four areas of the corner area.

【0010】[0010]

【発明の効果】以上記したように本発明によれば、マス
タスライス方式のゲートアレイに於いて該ゲートアレイ
の同一面積のチップ及び同一の基本セル数のチップに於
いて効率よく多数の入出力基本セルを配置でき、チップ
コーナー領域を有効に利用できるいう効果を有する。
As described above, according to the present invention, in a master slice type gate array, a large number of input / outputs can be efficiently performed in a chip having the same area and a chip having the same number of basic cells. The basic cells can be arranged, and the chip corner area can be effectively used.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の入出力基本セル配置構造を有するマス
タスライス方式のゲートアレイの全体構成図である。
FIG. 1 is an overall configuration diagram of a master slice type gate array having an input / output basic cell arrangement structure of the present invention.

【図2】本発明の入出力基本セル配置構造を有するマス
タスライス方式のゲートアレイの全体構成図である。
FIG. 2 is an overall configuration diagram of a master slice type gate array having an input / output basic cell arrangement structure of the present invention.

【図3】本発明の電源供給用金属配線の配置構造図であ
る。
FIG. 3 is an arrangement structure diagram of a metal wire for power supply of the present invention.

【図4】従来の方式に於けるマスタスライス方式のゲー
トアレイの全体構成図である。
FIG. 4 is an overall configuration diagram of a master slice type gate array in a conventional system.

【図5】従来の方式に於けるコーナー領域の電源供給用
金属配線配置図である。
FIG. 5 is a layout view of metal wiring for power supply in a corner area in the conventional method.

【符号の説明】 101、201、401 ・・・ 半導体基板 102、202、301、402、501 ・・・ 基
本セル領域 103、116、117、118、119、203、3
02、318、319、403、502 ・・・ 入出
力端子(パッド) 404、405、406、407 ・・・ 入出力基本
セル列 112、113、114、115、212、213、2
14、215、303、304、503、504 ・・
・ 入出力基本セル 104、105、106、107、204、205、2
06、207、305、306、505、506 ・・
・ 入出力基本セル領域 108、109、110、111、208、209、2
10、211、307、408、409、410、41
1、507 ・・・ コーナー領域 120、121、122、123、124、125、1
26、127、216、217、218、219、22
0、221、222、223、308、309、31
0、311、412、413、508、509 ・・・
電源供給用金属配線 128、129、130、131、132、133、1
34、135、224、225、226、227、22
8、229、230、231 ・・・ 電源供給用金属
配線間接続金属配線 312、313、314、315 ・・・ ビア 316、317 ・・・ 金属配線層
Description of reference numerals 101, 201, 401 ... Semiconductor substrates 102, 202, 301, 402, 501 ... Basic cell regions 103, 116, 117, 118, 119, 203, 3
02, 318, 319, 403, 502 ... I / O terminals (pads) 404, 405, 406, 407 ... I / O basic cell columns 112, 113, 114, 115, 212, 213, 2
14, 215, 303, 304, 503, 504 ...
Input / output basic cells 104, 105, 106, 107, 204, 205, 2
06, 207, 305, 306, 505, 506 ...
Input / output basic cell area 108, 109, 110, 111, 208, 209, 2
10, 211, 307, 408, 409, 410, 41
1, 507 ... Corner area 120, 121, 122, 123, 124, 125, 1
26, 127, 216, 217, 218, 219, 22
0, 221, 222, 223, 308, 309, 31
0, 311, 412, 413, 508, 509 ...
Power supply metal wires 128, 129, 130, 131, 132, 133, 1
34, 135, 224, 225, 226, 227, 22
8, 229, 230, 231 ... Metal wiring for connecting metal wiring for power supply Metal wiring 312, 313, 314, 315 ... Via 316, 317 ... Metal wiring layer

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 半導体基板上に論理を構成する基本セル
と入出力論理を構成する入出力基本セル及びパッケージ
に直接電気的に接続される入出力端子が規則的に配置さ
れるマスタスライス方式のゲートアレイに於て、該入出
力基本セルは該基本セルを囲む4辺の各々の辺の外側か
つ平行な方向に連続して配置され該辺に対して入出力基
本セル領域を形成し、該基本セルを囲む4辺に於て交差
する2辺の各辺に対して外側に位置する該入出力基本セ
ル領域が共有する領域には1方の該入出力基本セル領域
を形成する該入出力基本セルが配置されることを特徴と
するマスタスライス型半導体集積回路装置。
1. A master slice system in which a basic cell forming a logic, an input / output basic cell forming an input / output logic, and an input / output terminal directly electrically connected to a package are regularly arranged on a semiconductor substrate. In the gate array, the input / output basic cells are continuously arranged outside and parallel to each of the four sides surrounding the basic cell to form an input / output basic cell region for the side. The input / output forming one input / output basic cell area in the area shared by the input / output basic cell areas located on the outer sides of the two sides intersecting the four sides surrounding the basic cell A master slice type semiconductor integrated circuit device, in which basic cells are arranged.
【請求項2】 請求項1記載のマスタスライス型半導体
集積回路装置に於て、前記4辺の各々の辺の外側かつ平
行な方向に連続して配置される前記入出力基本セル上に
配置される電源供給用金属配線は他の入出力基本セル領
域上に配置される電源供給用金属配線と該電源供給用金
属配線の配置される層と異なり、かつ前記入出力基本セ
ルの構成する論理配線層と異なる金属配線層に配置され
る金属配線を介して電気的に接続することを特徴とする
マスタスライス型半導体集積回路装置。
2. The master slice type semiconductor integrated circuit device according to claim 1, wherein the master slice type semiconductor integrated circuit device is arranged on the input / output basic cells continuously outside and parallel to each of the four sides. The metal wiring for power supply is different from the metal wiring for power supply arranged on the other input / output basic cell area and the layer in which the metal wiring for power supply is arranged, and the logic wiring formed by the input / output basic cell. A master slice type semiconductor integrated circuit device, wherein the master slice type semiconductor integrated circuit device is electrically connected via a metal wiring arranged in a metal wiring layer different from the layer.
JP20933991A 1991-08-21 1991-08-21 Master slice type semiconductor integrated circuit device Pending JPH0548054A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20933991A JPH0548054A (en) 1991-08-21 1991-08-21 Master slice type semiconductor integrated circuit device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20933991A JPH0548054A (en) 1991-08-21 1991-08-21 Master slice type semiconductor integrated circuit device

Publications (1)

Publication Number Publication Date
JPH0548054A true JPH0548054A (en) 1993-02-26

Family

ID=16571314

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20933991A Pending JPH0548054A (en) 1991-08-21 1991-08-21 Master slice type semiconductor integrated circuit device

Country Status (1)

Country Link
JP (1) JPH0548054A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5641978A (en) * 1995-07-07 1997-06-24 Intel Corporation Input/output buffer layout having overlapping buffers for reducing die area of pad-limited integrated circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5641978A (en) * 1995-07-07 1997-06-24 Intel Corporation Input/output buffer layout having overlapping buffers for reducing die area of pad-limited integrated circuit

Similar Documents

Publication Publication Date Title
JP3179800B2 (en) Semiconductor integrated circuit device
JP2668981B2 (en) Semiconductor integrated circuit
JPH073840B2 (en) Semiconductor integrated circuit
JPH0480538B2 (en)
JPH0434309B2 (en)
JP2001044397A (en) Semiconductor integrated circuit
US4942447A (en) Borderless master slice CMOS device
JPH0548054A (en) Master slice type semiconductor integrated circuit device
JPH0548048A (en) Master slice tyep semiconductor integrated circuit device
JPS6070742A (en) Master slice type semiconductor device
JP3353397B2 (en) Semiconductor integrated circuit
JPS61225845A (en) Semiconductor device
JPH0329182B2 (en)
JPH04186749A (en) Semiconductor integrated circuit device
JPS6329545A (en) Semiconductor integrated circuit device
JPS59163836A (en) Semiconductor integrated circuit
JPS63273332A (en) Manufacture of semiconductor integrated circuit device
JPH09148545A (en) Semiconductor device
JPH01168042A (en) Semiconductor integrated circuit device
JP2656263B2 (en) Semiconductor integrated circuit device
JP2634800B2 (en) Semiconductor integrated circuit standard cell
JPH0645566A (en) Semiconductor integrated circuit device
KR920005798B1 (en) Borderless master slice semiconductor device
JPH03165062A (en) Semiconductor device
JPH02138758A (en) Semiconductor device