JPH0537786A - 画像データエンコーダおよびデコーダ - Google Patents
画像データエンコーダおよびデコーダInfo
- Publication number
- JPH0537786A JPH0537786A JP3209792A JP20979291A JPH0537786A JP H0537786 A JPH0537786 A JP H0537786A JP 3209792 A JP3209792 A JP 3209792A JP 20979291 A JP20979291 A JP 20979291A JP H0537786 A JPH0537786 A JP H0537786A
- Authority
- JP
- Japan
- Prior art keywords
- data
- circuit
- picture
- supplied
- frame memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Compression Or Coding Systems Of Tv Signals (AREA)
- Compression Of Band Width Or Redundancy In Fax (AREA)
- Image Processing (AREA)
Abstract
クチャのパターンマッチングを行う。そして、マッチン
グ位置に関するデータをアドレス生成器19に供給し、
フレームメモリ12からそのマッチング位置に対応する
データをリファレンスデータとして読み出させる。この
リファレンスデータが減算回路2に供給され、フレーム
メモリ1より読み出されたカレントブロックのデータか
ら減算される。
Description
ンパクトディスクなどに記録、再生する場合に用いて好
適な画像データデコーダおよびエンコーダに関する。
クなどに記録する場合、時間軸方向の冗長度を落すため
に異なるピクチャ間の差分を取り、また、空間軸方向の
冗長度を落すため、DCT(離散コサイン変換)処理と
VLC(可変長符号化)処理を行うようにしている。フ
レーム間の差分を取るようにすると、もとの画像データ
を復号するために予めリファレンスデータが復号されて
いる必要があるため、いわゆるPピクチャ(前方予測符
号化ピクチャ)やBピクチャ(両方向予測符号化ピクチ
ャ)だけでなく、所定の間隔で1枚のピクチャの範囲内
において処理されたIピクチャ(イントラ符号化ピクチ
ャ)を配置するようにしている。これにより、例えばサ
ーチを行うような場合においては、Iピクチャを探し出
して再生するようにしている。
このようにDCTとVLC処理による画像圧縮のみが行
われているため、充分に画像データを圧縮することが困
難になる課題があった。特にDCTによる圧縮方法は、
エッジや点など、輝度の変化が急激な部分において画質
が劣化する課題がある。そこで、これを改善するため
に、その部分における割当て情報量を多くすると、結
局、画像データを充分圧縮することができなくなってし
まう。
ものであり、Iピクチャにおいても画像データを圧縮す
ることができるようにするものである。
コーダは、同一のピクチャの範囲内でブロックのデータ
のパターンマッチングを行うパターンマッチング手段
と、ブロックのデータと同一のピクチャの他のデータと
の差を演算する演算手段と、ブロックのデータまたは演
算手段により演算した結果得られた差分データをDCT
処理するDCT手段と、パターンマッチング手段による
パターンマッチングの結果に対応してDCT手段が処理
するデータを選択する選択手段とを備えることを特徴と
する。
段はパターンマッチング検出回路17により、演算手段
は減算回路2により、DCT手段はDCT回路4によ
り、選択手段はコントローラ6とスイッチ3により、そ
れぞれ構成されている。
別コードを検出する検出手段と、ブロックのデータと同
一のピクチャの他のデータとを加算する加算手段と、検
出手段による検出結果に対応して加算手段の加算動作を
制御する制御手段とを備えることを特徴とする。
よび多重化復号器41により構成され、加算手段は加算
回路44により構成され、制御手段はコントローラ50
により構成されている。
ターンマッチング検出回路16は、1枚のピクチャの画
像データをブロックに区分し、そのピクチャの範囲内で
そのブロックのデータのパターンマッチングを行う。そ
のブロックとマッチするパターンが存在するとき、その
パターンとの差分が減算回路2により演算され、その差
分データがDCT回路4によりDCT処理される。従っ
て、Iピクチャにおいても画像データを圧縮することが
できる。
ては、逆VLCおよび多重化復号器41により識別コー
ドが検出されたとき、加算回路44はブロックのデータ
と同一のピクチャの他のデータとを加算する。従って、
より少ないデータ量を復号して良好な画質を確保するこ
とが可能になる。
実施例の構成を示している。伝送されるべき画像データ
はフレームメモリ1に供給され、記憶される。パターン
マッチング検出回路17は、このフレームメモリ1に記
憶された画像データをブロックに区分し、各ブロックご
とにフレームメモリ1に記憶されたデータの範囲内にお
いてパターンマッチングを行う。そして、そのブロック
と最もマッチする所定の範囲のデータのマッチング位置
(DA)を検出する。また、異なるフレーム間におい
て、動きベクトル(VB)を求める。マッチング位置ま
たは動きベクトルは、スイッチ18によりその一方が選
択され、アドレス生成器19に供給されるようになされ
ている。アドレス生成器19は、入力されたマッチング
位置または動きベクトルに対応するアドレスを発生し、
フレームメモリ12または13に供給する。これによ
り、フレームメモリ12,13の読出しアドレスが指定
されることになる。アドレス発生器19はまた書込みア
ドレスも発生する。
ータのうち、所定のフレーム(カレントフレーム)のデ
ータは、スイッチ3を介してDCT回路4に供給され、
DCT処理されるようになされている。そして、DCT
回路4の出力は量子化回路5に供給され、量子化される
ようになされている。また、量子化回路5の出力がさら
にVLCおよび多重化器7に供給され、VLC処理およ
び多重化処理がなされるようになっている。
給され、逆量子化された後、さらに逆DCT回路9に供
給されて逆DCT処理されるようになされている。そし
て、逆DCT回路9の出力がスイッチ10,11を介し
てフレームメモリ12または13に供給され、書き込ま
れるようになされている。フレームメモリ12または1
3より読み出されたデータは、スイッチ14を介して減
算回路2に供給され、フレームメモリ1より出力された
データと逆極性で加算(減算)されるようになされてい
る。そして、減算回路2の出力がスイッチ3を介してD
CT回路4に供給されるようになされている。スイッチ
14より出力されたデータは、ディレイ回路15により
所定の時間遅延された後、加算回路16に供給され、逆
DCT回路9より出力されたデータと加算され、スイッ
チ10,11を介してフレームメモリ12または13に
供給され、記憶されるようになされている。ディレイ回
路15の遅延時間は、減算回路2、DCT回路4、量子
化回路5、逆量子化回路8、逆DCT回路9の処理時間
に対応する時間に設定されている。
ば図2に示すように構成されている。即ち、フレームメ
モリ1より供給された画像データはスイッチ31を介し
てフレームメモリ32または33に供給され、記憶され
るようになされている。そして、フレームメモリ32ま
たは33より読み出されたデータがスイッチ34または
35を介してブロックマッチング検出器36に供給され
るようになされている。スイッチ34はカレントブロッ
クデータを選択するものであり、スイッチ35はサーチ
ウインドウデータを選択するものである。ブロックマッ
チング検出器36には、図示せぬ回路からサーチウイン
ドウの範囲の指定が入力される。ブロックマッチング検
出器36は、動きベクトルまたはマッチング位置を検出
し、スイッチ18およびVLC多重化器7に供給するよ
うになされている。また、カレントブロックとリファレ
ンスブロックとの差分データがコントローラ6に供給さ
れるようになされている。コントローラ6は各スイッチ
を切り換えるとともに、量子化器5および逆量子化器8
のステップサイズを設定するようになっている。
図3に示すように、IピクチャI0とPピクチャP1が順
次フレームメモリ1に供給され、記憶されたとする。こ
の画像データはさらにスイッチ31を介してパターンマ
ッチング検出回路17のフレームメモリ32と33にそ
れぞれ供給され、記憶される。最初に、フレーム内マッ
チング位置(DA)を求める動作について説明すると、
このときスイッチ34と35はコントローラ6によりい
ずれもフレームメモリ32側に切り換えられる。ブロッ
クマッチング検出器36は図4に示すように、カレント
ブロックより時間的に前のエリアをサーチエリアとし
て、その範囲内においてカレントブロックと最もマッチ
する範囲(データ量が最も小さくなる範囲)を検索す
る。そして、その範囲が求められたとき、その位置をマ
ッチング位置DAとして検出する。このようにして、フ
レームメモリ32に記憶されたIピクチャI0のマッチ
ング位置が順次検出されることになる。
クトルを求める動作について説明する。このときスイッ
チ34はフレームメモリ33側に切り換えられ、スイッ
チ35はフレームメモリ32側に切り換えられる。そし
て、ブロックマッチング検出器36は図5に示すよう
に、カレントブロックを中心とする所定の範囲(この範
囲は時間的に前の範囲のみならず、時間的に後の範囲も
含まれている)をサーチエリアとして、カレントブロッ
クのデータに最もマッチする範囲のデータを検索する。
そして、その検出結果に対応して動きベクトルVBを検
出する。このようにして、PピクチャP1の動きベクト
ルが順次検出されることになる。
像データエンコーダは次のように動作する。即ち、フレ
ームメモリ1より読み出されたIピクチャのデータは、
スイッチ3を介してDCT回路4に供給され、DCT処
理される。DCT処理されたデータはさらに量子化回路
5に供給され、量子化された後、VLCおよび多重化器
7に供給され、可変長符号化される。また、VLCおよ
び多重化器7には、パターンマッチング検出回路17よ
り上記したマッチング位置や動きベクトルが供給され、
さらに量子化パラメータ、Iピクチャ、Pピクチャなど
のモード情報(識別コード)などが供給される。これら
のデータは多重化されてビットストリームとして図示せ
ぬコンパクトディスクなどに供給され、記録されること
になる。
は、逆量子化回路8により逆量子化され、さらに逆DC
T回路9により逆DCT処理され、局部的に復号され
る。そして、この復号されたデータがスイッチ10,1
1を介してフレームメモリ12に記憶される。
処理が行われない場合のものである。フレーム内差分の
処理を行うか否かは、ブロックマッチング検出器36よ
り供給される差分データからコントローラ6が判断す
る。
ついて説明する。この場合、フレームメモリ12に記憶
されたピクチャと同一のピクチャのカレントブロックが
フレームメモリ1から読み出され、加算回路2に供給さ
れる。そして、このときアドレス生成器19はスイッチ
18を介してパターンマッチング検出回路17が出力す
るマッチング位置のデータの供給を受け、このマッチン
グ位置に対応するアドレスを発生して、そのアドレスの
データをフレームメモリ12から読み出させ、スイッチ
14を介して減算回路2に供給させる。減算回路2は、
フレームメモリ1より供給されたカレントブロックのデ
ータからフレームメモリ12より読み出されたリファレ
ンスデータを減算する。減算回路2の出力は、スイッチ
3を介してDCT回路4に供給され、DCT処理された
後、量子化回路5において量子化される。さらに、VL
Cおよび多重化器7において処理された後、出力される
ことになる。
タは逆量子化回路8において逆量子化され、さらに逆D
CT回路9において逆DCT処理されて加算回路16に
供給される。フレームメモリ12より読み出されたリフ
ァレンスデータは、ディレイ回路15により所定の時間
遅延された後、加算回路16に供給され、逆DCT回路
9より供給されたデータと加算される。これにより、復
号されたカレントブロックのデータがスイッチ10,1
1を介してフレームメモリ12に供給され、記憶される
ことになる。
チャのデータはフレーム内処理されたブロックとフレー
ム内処理されないブロックとが混在するデータとなる。
動作について説明する。フレームメモリ1より読み出さ
れたPピクチャの所定のブロックのデータは、減算回路
2に供給される。このとき、アドレス生成器19にはス
イッチ18を介してパターンマッチング検出回路17よ
り動きベクトルが供給されている。アドレス生成器19
はこの動きベクトルに対応するアドレスを発生し、フレ
ームメモリ12から動きベクトルに対応するリファレン
スデータを読み出させる。このフレームメモリ12より
読み出されたリファレンスデータは、スイッチ14を介
して減算回路2に供給され、フレームメモリ1から供給
されたカレントブロックデータから減算される。減算回
路2の出力は、スイッチ3を介してDCT回路4に供給
され、DCT処理された後、量子化回路5において量子
化され、さらにVLCおよび多重化器7において処理さ
れて出力される。
より逆量子化され、さらに逆DCT回路9により逆DC
T処理され、加算回路16に供給される。加算回路16
はディレイ回路15を介して、入力されるリファレンス
データと逆DCT回路9の出力データとを加算し、カレ
ントブロックのデータを復号する。そして、この復号デ
ータはスイッチ10,11を介してフレームメモリ13
に供給され、記憶される。以下、同様の動作が繰り返さ
れる。
ータは、減算回路2による処理が行われず、DCT回路
4、量子化回路5、逆量子化回路8、逆DCT回路9に
よる処理を経て、フレームメモリ13に記憶される。
されるビットストリームをコンパクトディスクなどの記
録媒体に記録する場合の記録フォーマットを示してい
る。同図に示すように、1枚のピクチャの画像データは
複数のブロック(この実施例の場合、5,400個のブ
ロック)に区分され、各ブロックのデータはモードデー
タ、量子化パラメータ、マッチング位置、DCT係数に
より構成されるようになされている。モードとは、Iピ
クチャ、Pピクチャなどの識別を行うものであり、ま
た、このモードにはIピクチャにおけるフレーム内差分
の処理が行われたものであるか否かを示す識別コードも
含まれている。これらのデータは、コントローラ6を介
してVLCおよび多重化器7に供給されるものである。
ステップを示すものである。マッチング位置は上述した
ように、フレーム内処理された場合に記録される。フレ
ーム内処理されないブロックの場合においては、ここに
0データを記録しておくこともできるし、記録自体を省
略することもできる(このようにした方が符号量は小さ
くなる)。このマッチング位置を表す情報が記録される
位置には、フレーム間処理されたブロックの場合におい
てはそこに動きベクトルが記録されることになる。DC
T係数とはDCT処理された後のデータを意味するもの
である。
個のブロックのデータの先頭には、ピクチャヘッダが付
加され、そこに画枠の大きさなどを示すデータが記録さ
れている。
実施例の構成を示すブロック図である。同図に示すよう
に、例えば図6に示すようなフォーマットに従って伝送
されたビットストリームが逆VLCおよび多重化復号器
41に供給されるようになされている。逆VLCおよび
多重化復号器41は、入力されたデータを逆VLC処理
するとともに、多重化復号する。その結果、Iピクチ
ャ、Pピクチャなどのピクチャタイプモード、動きベク
トル、マッチング位置などの情報はコントローラ50に
供給されるようになされている。また、量子化パラメー
タ、係数などのデータは逆量子化回路42に供給される
ようになされている。
3に供給され、逆DCT回路43の出力はスイッチ45
を介して図示せぬ回路に出力されるとともに、スイッチ
46を介してフレームメモリ47または48に供給さ
れ、記憶されるようになされている。また、フレームメ
モリ47または48から読み出されたデータは、スイッ
チ49を介して加算回路44に供給されている。加算回
路44は、逆DCT回路43の出力とフレームメモリ4
7または48より読み出されたリファレンスデータとを
加算し、スイッチ45を介して出力するようになされて
いる。アドレス生成器51は、コントローラ50より供
給される動きベクトルまたはマッチング位置に対応する
アドレスを発生し、フレームメモリ47,48に供給す
る。各スイッチはコントローラ50により切り換えられ
るようになされている。
に、Iピクチャのデータのデコードについて説明する
と、フレーム内差分を使わないで符号化されているブロ
ックについては、逆量子化回路42により逆量子化さ
れ、逆DCT回路43により逆DCT処理された後、ス
イッチ45を介して図示せぬ回路に出力される。そし
て、このデータはスイッチ46を介してフレームメモリ
47に供給され、記憶される。
のデータは、逆量子化回路42および逆DCT回路43
による処理を経た後、加算回路44に供給される。この
とき、アドレス生成器51はコントローラ50よりマッ
チング位置情報の供給を受ける。そして、そのマッチン
グ位置に対応するフレームメモリ47のアドレスを発生
し、そこに記憶されているリファレンスデータを読み出
させる。このリファレンスデータは加算回路44に供給
され、逆DCT回路43より供給される差分データと加
算される。これにより、カレントブロックのデータが復
号されることになる。この復号されたデータもスイッチ
46を介してフレームメモリ47に記憶される。このよ
うな動作が繰り返されて、フレーム内差分を使って符号
化されたデータとフレーム内差分を使わないで符号化さ
れたデータの混合データよりなるIピクチャのデータが
復号されることになる。
動作について説明する。差分を使わないで符号化された
ブロックは、逆量子化回路42および逆DCT回路43
による処理を経た後、スイッチ45と46を介してフレ
ームメモリ48に供給され、記憶される。スイッチ45
より出力されたデータが図示せぬ回路に供給されるのは
もとよりである。
ブロックのデータについては、次のように処理される。
即ち、このときアドレス生成器51はコントローラ50
より動きベクトルの供給を受け、動きベクトルに対応す
るアドレスを発生する。フレームメモリ47は、この動
きベクトルに対応するアドレスからリファレンスデータ
を読み出し、スイッチ49を介して加算回路44に供給
する。このデータは、加算回路44において逆DCT回
路43より出力されたカレントブロックと加算され、復
号が行われる。この復号されたデータは、スイッチ44
を介して図示せぬ回路に供給されるとともに、さらにス
イッチ46を介してフレームメモリ48に供給され、記
憶される。
ダによれば、1枚のピクチャの画像データをブロックに
区分し、同一のピクチャの範囲内でパターンマッチング
したデータとの差分をDCT処理するか、あるいはパタ
ーンマッチングしないデータをそのままDCT処理する
ようにしたので、Iピクチャをより効果的に圧縮するこ
とが可能になる。
ば、1枚のピクチャの画像データのブロックをそのまま
エンコードしたのか、あるいは同一のピクチャの所定の
範囲の他のデータとの差分としてエンコードしたのかを
示す識別コードを検出して、その検出結果に対応して復
号するようにしたので、Iピクチャを画質を劣化させる
ことなく、デコードすることが可能になる。
成を示すブロック図である。
回路17の一実施例の構成を示すブロック図である。
ある。
の伝送フォーマットを説明する図である。
を示すブロック図である。
Claims (2)
- 【請求項1】 1枚のピクチャの画像データをブロック
に区分し、同一のピクチャの範囲内で前記ブロックのデ
ータのパターンマッチングを行うパターンマッチング手
段と、 前記ブロックのデータと同一のピクチャの他のデータと
の差分を演算する演算手段と、 前記ブロックのデータまたは前記演算手段により演算し
た結果得られた差分データをDCT処理するDCT手段
と、 前記パターンマッチング手段によるパターンマッチング
の結果に対応して、前記DCT手段が処理するデータを
選択する選択手段とを備えることを特徴とする画像デー
タエンコーダ。 - 【請求項2】 1枚のピクチャの画像データがブロック
に区分され、各ブロックのデータが、そのまま、あるい
は同一のピクチャの所定の範囲の他のデータとの差分と
して、その識別コードとともに伝送された画像データを
デコードする画像データデコーダにおいて、 前記識別コードを検出する検出手段と、 前記ブロックのデータと同一のピクチャの他のデータと
を加算する加算手段と、 前記検出手段による検出結果に対応して、前記加算手段
の加算動作を制御する制御手段とを備えることを特徴と
する画像データデコーダ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP20979291A JP3189252B2 (ja) | 1991-07-26 | 1991-07-26 | 画像データエンコーダおよびデコーダ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP20979291A JP3189252B2 (ja) | 1991-07-26 | 1991-07-26 | 画像データエンコーダおよびデコーダ |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0537786A true JPH0537786A (ja) | 1993-02-12 |
JP3189252B2 JP3189252B2 (ja) | 2001-07-16 |
Family
ID=16578670
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP20979291A Expired - Lifetime JP3189252B2 (ja) | 1991-07-26 | 1991-07-26 | 画像データエンコーダおよびデコーダ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3189252B2 (ja) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5679844A (en) * | 1994-07-01 | 1997-10-21 | Showa Denko K.K. | Manufacturing method for phosphonic acid derivatives |
WO1997046021A1 (en) * | 1996-05-28 | 1997-12-04 | Matsushita Electric Industrial Co., Ltd. | Device and method for predicting and encoding image, device and method for predicting and decoding image, and recording medium |
JPH10136376A (ja) * | 1996-10-31 | 1998-05-22 | Victor Co Of Japan Ltd | ブロック間予測符号化復号化装置及びその方法 |
JP2003179931A (ja) * | 2001-12-10 | 2003-06-27 | Akuseru:Kk | 動画符号化装置及びその方法並びに動画符号化プログラム |
JP2009253581A (ja) * | 2008-04-04 | 2009-10-29 | Fujifilm Corp | 画像処理装置、画像処理方法、およびプログラム |
CN110411446A (zh) * | 2018-04-28 | 2019-11-05 | 深圳果力智能科技有限公司 | 一种机器人的路径规划方法 |
-
1991
- 1991-07-26 JP JP20979291A patent/JP3189252B2/ja not_active Expired - Lifetime
Cited By (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5679844A (en) * | 1994-07-01 | 1997-10-21 | Showa Denko K.K. | Manufacturing method for phosphonic acid derivatives |
US6859559B2 (en) | 1996-05-28 | 2005-02-22 | Matsushita Electric Industrial Co., Ltd. | Image predictive coding method |
US7437008B2 (en) | 1996-05-28 | 2008-10-14 | Matsushita Electric Industrial Co., Ltd. | Image predictive coding method |
WO1997046021A1 (en) * | 1996-05-28 | 1997-12-04 | Matsushita Electric Industrial Co., Ltd. | Device and method for predicting and encoding image, device and method for predicting and decoding image, and recording medium |
US6292588B1 (en) | 1996-05-28 | 2001-09-18 | Matsushita Electric Industrial Company, Limited | Image predictive decoding apparatus |
US6360016B1 (en) | 1996-05-28 | 2002-03-19 | Matsushita Electric Industrial Co., Ltd. | Imagine predictive decoding apparatus |
US6366703B1 (en) | 1996-05-28 | 2002-04-02 | Matsushita Electric Industrial Co., Ltd. | Image predictive decoding apparatus |
US6377708B1 (en) | 1996-05-28 | 2002-04-23 | Matsushita Electric Industrial Co., Ltd. | Image predictive coding method |
US6532306B1 (en) | 1996-05-28 | 2003-03-11 | Matsushita Electric Industrial Co., Ltd. | Image predictive coding method |
US6148109A (en) * | 1996-05-28 | 2000-11-14 | Matsushita Electric Industrial Co., Ltd. | Image predictive coding method |
US7995654B2 (en) | 1996-05-28 | 2011-08-09 | Panasonic Corporation | Image predictive coding method |
US7394941B2 (en) | 1996-05-28 | 2008-07-01 | Matsushita Electric Industrial Co., Ltd. | Image predictive coding method |
US7079694B2 (en) | 1996-05-28 | 2006-07-18 | Matsushita Electric Industrial Co., Ltd. | Image predictive coding method |
US7424158B2 (en) | 1996-05-28 | 2008-09-09 | Matsushita Electric Industrial Co., Ltd. | Image predictive coding method |
US7444029B2 (en) | 1996-05-28 | 2008-10-28 | Matsushita Electric Industrial Co. Ltd. | Image predictive coding method |
JPH10136376A (ja) * | 1996-10-31 | 1998-05-22 | Victor Co Of Japan Ltd | ブロック間予測符号化復号化装置及びその方法 |
JP2003179931A (ja) * | 2001-12-10 | 2003-06-27 | Akuseru:Kk | 動画符号化装置及びその方法並びに動画符号化プログラム |
JP2009253581A (ja) * | 2008-04-04 | 2009-10-29 | Fujifilm Corp | 画像処理装置、画像処理方法、およびプログラム |
CN110411446B (zh) * | 2018-04-28 | 2023-09-08 | 深圳果力智能科技有限公司 | 一种机器人的路径规划方法 |
CN110411446A (zh) * | 2018-04-28 | 2019-11-05 | 深圳果力智能科技有限公司 | 一种机器人的路径规划方法 |
Also Published As
Publication number | Publication date |
---|---|
JP3189252B2 (ja) | 2001-07-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4077135B2 (ja) | コンテクストベースでフレーム内コーディングモードとフレーム間コーディングモードとの間の選択を行なうための方法および装置 | |
US5343248A (en) | Moving image compressing and recording medium and moving image data encoder and decoder | |
JPH07177525A (ja) | 動き補償差分パルス符号変調圧縮装置 | |
KR100415494B1 (ko) | 화상인코딩방법및장치,기록장치,비디오신호인코딩장치,처리장치및방법,비디오데이터처리장치및방법 | |
JPH07112284B2 (ja) | 予測符号化装置及び復号化装置 | |
JPH0818979A (ja) | 画像処理装置 | |
EP0524792A2 (en) | Decoding apparatus for a compressed digital video signal | |
JP2002521881A (ja) | 圧縮ビデオ信号における透かしの検出 | |
KR100202538B1 (ko) | 엠펙 비디오 코덱 장치 | |
KR100226563B1 (ko) | 동화상 데이타 복호화장치 | |
JPH0537786A (ja) | 画像データエンコーダおよびデコーダ | |
JPH06350995A (ja) | 動画像処理方法 | |
JP3776735B2 (ja) | 画像予測復号化方法,画像予測復号化装置,画像予測符号化方法,画像予測符号化装置,及びデータ記憶媒体 | |
JPH0951538A (ja) | 画像信号の符号化方法 | |
JP2937180B2 (ja) | 映像符号化方法およびこの映像符号化方法による符号データが格納された記録媒体 | |
JPH07131789A (ja) | 画像符号化方式 | |
JP3214849B2 (ja) | 画像予測復号化方法および装置 | |
KR0124162B1 (ko) | 예측 부호화 방법 | |
JP3304870B2 (ja) | 画像符号化方法及び装置並びに画像復号方法及び装置 | |
JP2921755B2 (ja) | インタレース画像信号の予測符号化装置 | |
JPH10155154A (ja) | 動画像符号化装置および動画像復号装置 | |
JPH07240943A (ja) | ステレオ画像符号化方法 | |
JPS6285588A (ja) | 動画像信号の符号化方式およびその装置 | |
JPH06133304A (ja) | 画像符号化方式 | |
JP3168723B2 (ja) | 映像信号の符号化装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20010416 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090518 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100518 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100518 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110518 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120518 Year of fee payment: 11 |
|
EXPY | Cancellation because of completion of term | ||
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120518 Year of fee payment: 11 |