JPH05328166A - Tv信号判別回路 - Google Patents

Tv信号判別回路

Info

Publication number
JPH05328166A
JPH05328166A JP12475392A JP12475392A JPH05328166A JP H05328166 A JPH05328166 A JP H05328166A JP 12475392 A JP12475392 A JP 12475392A JP 12475392 A JP12475392 A JP 12475392A JP H05328166 A JPH05328166 A JP H05328166A
Authority
JP
Japan
Prior art keywords
signal
circuit
horizontal
phase
counter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP12475392A
Other languages
English (en)
Other versions
JP3048746B2 (ja
Inventor
Shuichi Fukazawa
修一 深澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP4124753A priority Critical patent/JP3048746B2/ja
Publication of JPH05328166A publication Critical patent/JPH05328166A/ja
Application granted granted Critical
Publication of JP3048746B2 publication Critical patent/JP3048746B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Synchronizing For Television (AREA)

Abstract

(57)【要約】 【目的】 TV信号を標準信号と非標準信号とに判別
し、水平カウンタを自己リセット、外部リセットに切換
える。 【構成】 本発明は、第1水平カウンタ(6)と、第2
水平カウンタ(8)と、位相比較回路(10)と、第1
検出回路(11)と、積分回路(12)とにより構成さ
れる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、TV(テレビジョン)
信号中の水平同期信号の周期に基づき、TV信号を標準
信号と非標準信号とに判別するTV信号判別回路に関す
る。
【0002】
【従来の技術】TV信号中の輝度信号をメモリに記憶さ
せ読み出す場合には、書き込み及び読み出しのタイミン
グを定める為の水平カウンタが必要となる。図2は、そ
の様な回路を示すもので、入力端子(1)からのアナロ
グの輝度信号は、A/D変換回路(2)でデジタル信号
に変換される。変換されたデジタル信号は、水平カウン
タ(3)からのアドレス指定に基づきメモリ(4)に書
き込まれる。そして、読み出しのタイミングとなると、
水平カウンタ(3)から読み出し用のアドレス指定信号
が発生し、メモリ(4)から輝度信号が読み出される。
読み出されたデジタルの輝度信号は、D/A変換回路
(5)でアナログ信号に変換される。この方法により例
えば、TV受像機の親画面中の所望の位置に子画面の画
像を表示することが可能となる。水平カウンタ(3)
は、記憶させるTV信号中のクロマ信号の副搬送波周波
数fscの4倍の周波数の信号をPLL回路により作成
し、クロックとして利用する。又、水平カウンタ(3)
は、記憶させるTV信号中の水平同期信号に応じて、リ
セットされ、前記水平同期信号に同期して動作する。
【0003】図2の水平カウンタ(3)は、クロック信
号とリセット信号のエッジが離れている場合は問題がな
いが、タイミングにより両者が隣接している場合に問題
が生ずる。即ち、リセットパルスとしての水平同期信号
がわずかなジッタを持つと、それが水平カウンタ(3)
で正規化され、周波数4fscの信号の1クロック分のジ
ッタに拡大されてしまう。このジッタの画面への影響
は、動画の場合はあまり問題とならないが、静止画とし
て再生する場合には画面に明らかなノイズが生じてしま
う。
【0004】TV信号の周波数fscと水平同期信号周波
数fHとの間には4fsc=910fHという関係がある。
そこで、水平カウンタを周波数4fscのクロックで91
0カウントさせて自己リセットパルスを作成し、水平カ
ウンタ自身でアドレス信号を発生させることが考えられ
る。このようにすれば、アドレス信号のタイミングは、
一定になりジッタの問題は解消される。
【0005】
【発明が解決しようとする課題】しかしながら、到来す
るTV信号がVTRから再生された信号である場合、副
搬送波信号を水晶発振器等により独自に作成する為、副
搬送波信号周波数が恒常的に正規の値からわずかにずれ
ている場合がある。その場合に前述の水平カウンタを自
己リセットする方法を行なうと、水平同期信号と自己リ
セットパルスの周波数がずれている為、時間の経過とと
もに位相差が拡大し、TV画面上で画面の水平曲りが生
じてしまう。その為、上述の如きTV信号と、正規のT
V信号とを識別する必要があった。
【0006】
【課題を解決するための手段】本発明は上述の点に鑑み
成されたもので、TV信号の副搬送波信号周波数に応じ
たクロック信号をカウントする第1水平カウンタと、T
V信号の副搬送波信号周波数に応じたクロック信号をカ
ウントし、外部からの水平同期信号又は自身で作成した
疑似水平同期信号によりリセットされる第2水平カウン
タと、外部からの水平同期信号と前記第2水平カウンタ
からの疑似水平同期信号との位相比較を行なう位相比較
回路と、該位相比較回路の位相比較結果が連続して位相
不一致であることを検出する第1検出回路と、該第1検
出回路の検出出力信号を積分する積分回路とから構成さ
れる。
【0007】
【作用】本発明に依れば、外部からの水平同期信号と第
2水平カウンタで作成した疑似水平同期信号との位相比
較を行ない、その位相比較結果が連続して不一致である
ことを検出すると、到来しているTV信号が非標準信号
であると、判別する。その為、その判別結果に基づき、
第1水平カウンタを外部からの水平同期信号に応じてリ
セットさせている。
【0008】
【実施例】図1は、本発明の一実施例を示す回路図で、
(6)は端子(7)からのTV信号の副搬送波信号周波
数fscに応じたクロック信号4fscをカウントする第1
水平カウンタ、 (8)はTV信号の副搬送波信号周波
数fscに応じたクロック信号をカウントし、端子(9)
からの水平同期信号又は自身で作成した疑似水平同期信
号によりリセットされる第2水平カウンタ、 (10)
は、外部からの水平同期信号と前記第2水平カウンタ
(8)からの疑似水平同期信号との位相比較を行ない、
完全な位相一致2、正方向へ小許ずれた位相状態(正方
向一致)での位相一致3、負方向へ小許ずれた位相状態
(負方向一致)での位相一致1、位相不一致0の4つの
モードの位相比較結果を判別する位相比較回路、(1
1)は、該位相比較回路(10)の位相比較結果が連続
して位相不一致であることを検出する第1検出回路、
(12)は該第1検出回路(11)の検出出力信号を積
分する積分回路、(13)は、前記正方向3へずれた状
態での位相一致結果が連続して得られることを検出する
第2検出回路、(14)は、前記負方向1へずれた状態
での位相一致結果が連続して得られることを検出する第
3検出回路、(15)は、前記第2及び第3検出回路
(13)及び(14)の検出出力信号が互いに連続して
得られることを検出する第4検出回路、である。
【0009】図1の端子(7)及び(9)に印加される
信号として、放送局からのTV信号、VTRで再生した
TV信号LD(レーザーディスク)からのTV信号の場
合を説明する。初期状態においては、積分回路(12)
の出力信号は、「L」レベルであると設定する。する
と、前記「L」レベルの信号に応じて第1スイッチ(1
6)はa側に切換わり、アンドゲート(17)は、待機
状態となる。そして、第2水平カウンタを外部リセット
にする為の初期設定用の「H」レベルのRFパルス(4
垂直周期でパルス幅短い)がアンドゲート(17)に印
加されると、第2スイッチ(18)もその期間a側に切
換わる。その為、端子(9)からの水平同期信号に応じ
て第1及び第2水平カウンタ(6)及び(8)がリセッ
トされる。すると、第2水平カウンタ(8)は、リセッ
トに応じた水平同期信号周期の疑似水平同期信号を発生
し、位相比較回路(10)に印加する。位相比較回路
(10)は、疑似水平同期信号と外部からの水平同期信
号との位相比較を行なう。
【0010】今、到来している水平同期信号が放送局か
らのものであるとすると、上述の位相比較は一致し、完
全な位相一致を示す信号2と正・負方向一致3,1が発
生する。この時、1又は3が連続することはほとんどな
い。すると、カウンタで構成される第1乃至第3検出回
路(11),(13)及び(14)は全てリセットさ
れ、各出力は「L」レベルとなる。一方、第4検出回路
(15)を構成するRS−FF(19)及び(20)
は、RFパルスでリセットされているので、オアゲート
(21)の出力は「L」レベルである。RS−FF(2
2)は、RFパルスでセットされているので、そのQ出
力は「H」レベルとなっており、上記位相一致が続いて
いる限り、その状態を保つ。その結果、積分回路(1
2)の出力は、徐々に上昇し、「H」レベルとなる。す
ると、第1スイッチ(16)がb側に切換わると共に、
アンドゲート(17)の出力がRFパルスに拘わらず、
「L」レベルとなり、第2スイッチ(18)がb側に切
換わる。
【0011】従って、第1水平カウンタ(6)は、自己
リセット状態の第2水平カウンタ(8)からの前記疑似
水平同期信号に応じてリセットされ、等価的に自己リセ
ット状態となり、常に一定周期でリセットされることに
なる。この際の位相比較回路(10)の位相比較結果の
様子を図3(イ)に示す。図3(イ)の位相比較結果2
は、位相一致を示しており、位相比較結果3は正方向で
の位相一致を、位相比較結果1は負方向での位相一致を
示している。放送局からのTV信号は、周期が正確であ
りほとんど乱れることがない。その為、位相比較結果
は、ほとんど2となる。ただし、弱電界になると散発的
にほんのわずか周期が乱れる場合がある。その場合、位
相比較回路(10)の出力として1や3が発生するが、
これらは位相一致の許容範囲内と見倣す為、位相比較結
果1及び3は、第1検出回路(11)のリセット端子R
に印加する。その為、第1検出回路(11)の出力は、
「L」レベルを保つ。又、位相比較結果0は、7回連続
して到来しない限り、位相不一致と見倣されない。その
結果、積分回路(12)は「H」レベルを保つ。
【0012】次に上述の状態から到来するTV信号がV
TRから再生されたものに切換わったとする。そして、
周波数fscが正規の値からわずかにずれていたとする。
すると、しばらくの間は、上記ずれが微少である為、そ
の影響が表われず、上述の状態を維持する。そして、時
間がすすむにつれて、その影響が累積され位相比較結果
がずれるようになる。例えば、負方向にずれたとする
と、その位相比較結果は、図3(ロ)の如くなる。第1
検出回路(11)は、クロック信号ck(位相不一致を
示す信号0)を7回連続してカウント(時刻t1)する
と、「H」レベルの出力信号を発生し、位相ずれ状態で
あることを示す。すると、RS−FF(22)がリセッ
トされ、そのQ主力が「L」レベルとなる。積分回路
(12)は、「L」レベル入力に対しては比較的応答が
早く、4垂直周期期間中のわずかな期間で、その出力は
「L」レベル(非標準信号)となる。すると、第1スイ
ッチ(16)は、a側に切換わり、第1水平カウンタ
(6)は外部からの水平同期信号に応じてリセットされ
るようになる。
【0013】次にLDからのTV信号について説明す
る。LDからのTV信号は、正確な信号であり、図1の
回路に印加した場合、放送局からのTV信号と同じ判別
結果となり、標準信号と判別する。LDからの静止画再
生信号の場合、2V期間のTV信号を用いて行なうと、
同期信号に対するクロマ信号の連続性が2V毎にずれて
しまうことが知られている。そこで、静止画再生するT
V信号を2V毎に回路的に移相させて調整を行なってい
る。この調整を行なったTV信号を図1の回路に印加す
ると、位相比較回路(10)の位相比較結果として図3
(ハ)の如きものが得られる。図3(ハ)の結果は、第
1検出回路(11)では位相一致許容範囲となる。する
と、図1の回路では標準信号であると見倣されてしまう
が、そうすると2V周期で、第1水平カウンタ(6)の
出力パルスの発生タイミングが変動する。すると、この
影響は、TV画面が静止画であると2V毎の水平ゆれと
して画面上に表われてしまう。
【0014】そこで本発明ではこのLDの静止画信号を
非標準信号であると判別し、上記水平ゆれを消去してい
る。その為に本発明では第2乃至第4検出回路(1
3),(14)及び(15)を設けている。図3(ハ)
の如き位相結果が生ずると、第2検出回路(13)は、
位相比較結果1を15回でカウントアップし、第3検出
回路(14)は位相比較結果3を15回でカウントアッ
プする。RS−FF(19)及び(20)は、前記カウ
ントアップ出力でセットされ、そのQ出力が共に「H」
レベルとなる。すると、アンドゲート(23)の出力も
「H」レベルとなり、RS−FF(22)をリセットす
る。その結果、積分回路(12)の出力は、非標準信号
であることを示す「L」レベルとなり、第1水平カウン
タ(6)は外部リセット状態に切換わる。
【0015】従って、LDからの静止画信号を安定にT
V画面上に写し出すことができる。図4に図1の位相比
較回路(10)の具体回路例を示す。4進カウンタ(2
4)は、第2水平カウンタ(8)からの疑似水平同期信
号が「L」レベルの時のみカウント動作を行ない、その
時のカウント値0,1,2,3を示す「H」レベルの信
号をいずれか1つ発生する。この様子を図5に示す。図
5(イ)は、前記疑似水平同期信号を示し、図5(ロ)
は4進カウンタ(24)のカウント値を示す。図5
(ロ)のカウント値に応じて、アンドゲート(25)乃
至(28)には図5(ハ)乃至(ヘ)のパルスが印加さ
れる。今、図5(ト)に示す位相の正しい水平同期信号
が到来したとすると、アンドゲート(27)の出力が
「H」レベルとなり、第1乃至第3検出回路(11),
(13)及び(14)をリセットする。又、図5(チ)
に示す位相のずれた水平同期信号が到来すると、アンド
ゲート(25)の出力が「H」レベルとなり第1検出回
路(11)がカウントアップする。
【0016】従って、図4の回路に依れば位相比較を行
なうことができる。
【0017】
【発明の効果】以上述べた如く、本発明に依ればTV信
号を標準信号と非標準信号とに判別し、その判別結果に
応じて、水平カウンタを外部リセット又は内部リセット
に切換えている。その為、前記水平カウンタの出力信号
を用いて、メモリーに輝度信号の書き込み及び呼び出し
を行えば、安定にTV画面上に写し出すことができる。
特に、本発明に依ればLDからの静止画信号を非標準信
号と判別出来るので、LDからの信号に対して有効であ
る。
【図面の簡単な説明】
【図1】本発明のTV信号判別回路を示す回路図であ
る。
【図2】従来の水平カウンタを示す回路図である。
【図3】図1の説明に供するための波形図である。
【図4】図1の具体回路を示す回路図である。
【図5】図4の説明に供するための波形図である。
【符号の説明】
(6) 第1水平カウンタ (8) 第2水平カウンタ (10) 位相比較回路 (11) 第1検出回路 (12) 積分回路

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 TV信号の副搬送波信号周波数に応じた
    クロック信号をカウントする第1水平カウンタと、 TV信号の副搬送波信号周波数に応じたクロック信号を
    カウントし、外部からの水平同期信号又は自身で作成し
    た疑似水平同期信号によりリセットされる第2水平カウ
    ンタと、 外部からの水平同期信号と前記第2水平カウンタからの
    疑似水平同期信号との位相比較を行なう位相比較回路
    と、 該位相比較回路の位相比較結果が連続して位相不一致で
    あることを検出する第1検出回路と、 該第1検出回路の検出出力信号を積分する積分回路と、 から成り、前記積分回路の出力信号を用いてTV信号を
    標準信号と非標準信号とに判別し、標準信号と判別した
    場合は前記第1水平カウンタを前記第2水平カウンタの
    出力信号でリセットさせ、非標準信号と判別した場合は
    前記第1水平カウンタを外部リセットさせるようにした
    TV信号判別回路。
  2. 【請求項2】 前記位相比較回路は、完全な位相一致、
    正方向一致、負方向一致、位相不一致の4つのモードの
    位相比較結果を判別し、 前記正方向一致結果が連続して得られることを検出する
    第2検出回路と、 前記負方向一致結果が連続して得られることを検出する
    第3検出回路と、 前記第2及び第3検出回路の検出出力信号が互いに連続
    して得られることを検出する第4検出回路と、 を備え、前記第4検出回路の検出出力信号を前記積分回
    路に印加するようにしたことを特徴とする請求項1記載
    のTV信号判別回路。
JP4124753A 1992-05-18 1992-05-18 Tv信号判別回路 Expired - Lifetime JP3048746B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4124753A JP3048746B2 (ja) 1992-05-18 1992-05-18 Tv信号判別回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4124753A JP3048746B2 (ja) 1992-05-18 1992-05-18 Tv信号判別回路

Publications (2)

Publication Number Publication Date
JPH05328166A true JPH05328166A (ja) 1993-12-10
JP3048746B2 JP3048746B2 (ja) 2000-06-05

Family

ID=14893268

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4124753A Expired - Lifetime JP3048746B2 (ja) 1992-05-18 1992-05-18 Tv信号判別回路

Country Status (1)

Country Link
JP (1) JP3048746B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0806876A2 (de) * 1996-05-08 1997-11-12 Deutsche Thomson-Brandt Gmbh Verfahren und Schaltungsanordnung zum Unterscheiden zwischen Standard- und Nicht-Standard-FBAS-Signalen

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0806876A2 (de) * 1996-05-08 1997-11-12 Deutsche Thomson-Brandt Gmbh Verfahren und Schaltungsanordnung zum Unterscheiden zwischen Standard- und Nicht-Standard-FBAS-Signalen
EP0806876A3 (de) * 1996-05-08 1999-09-01 Deutsche Thomson-Brandt Gmbh Verfahren und Schaltungsanordnung zum Unterscheiden zwischen Standard- und Nicht-Standard-FBAS-Signalen

Also Published As

Publication number Publication date
JP3048746B2 (ja) 2000-06-05

Similar Documents

Publication Publication Date Title
US4024571A (en) Synchronizing system employing burst crossover detection
JPH05328166A (ja) Tv信号判別回路
CA1149888A (en) Differential amplifier current repeater
US6940934B2 (en) Synchronizing signal processing circuit
US5287197A (en) Signal demodulation device
JP2766547B2 (ja) 水平同期信号分離回路
JPS6012870A (ja) 垂直同期分離装置
US5453965A (en) Reproducing apparatus and reproducing method
JP2714221B2 (ja) テレビジョン方式判別装置
JP3232594B2 (ja) 同期回路
KR100206589B1 (ko) 레터박스 신호 입력시 화면의 상하폭 자동 조정장치
JP2809746B2 (ja) 標準信号判別回路
JPH0218636B2 (ja)
JPS59191970A (ja) 受像機
JP2903691B2 (ja) バーストゲートパルス禁止装置
JP3541628B2 (ja) スーパーインポーズ装置
JP3239437B2 (ja) 水平同期信号検出回路
JP2561240B2 (ja) クランプパルス発生回路
JPH01133487A (ja) 垂直同期回路
JPH01164188A (ja) ビデオ信号記憶装置
JPH0414541B2 (ja)
JPH1188797A (ja) Agc回路
JPH05167943A (ja) 画像表示装置
JPH06125571A (ja) 位相検出禁止装置
JPH07114459B2 (ja) 垂直偏向回路