JPH05327443A - Buffer circuit - Google Patents

Buffer circuit

Info

Publication number
JPH05327443A
JPH05327443A JP4148574A JP14857492A JPH05327443A JP H05327443 A JPH05327443 A JP H05327443A JP 4148574 A JP4148574 A JP 4148574A JP 14857492 A JP14857492 A JP 14857492A JP H05327443 A JPH05327443 A JP H05327443A
Authority
JP
Japan
Prior art keywords
circuit
potential
buffer circuit
output
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4148574A
Other languages
Japanese (ja)
Inventor
Moriji Shimozu
盛二 下津
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP4148574A priority Critical patent/JPH05327443A/en
Publication of JPH05327443A publication Critical patent/JPH05327443A/en
Pending legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)
  • Logic Circuits (AREA)
  • Dram (AREA)

Abstract

PURPOSE:To suppress deviation in an electric potential at an output terminal, a power supply terminal and a ground terminal due to a parasitic inductance of a wire, etc., and to ensure a high speed output inversion. CONSTITUTION:The buffer circuit is provided with a 1st buffer circuit 100 and a 2nd buffer circuit 200 and each output connects to the same output terminal 700. A stop signal generating circuit 50 of a control circuit section 300 stops drive of the 2nd buffer circuit 200 in the 1st and 2nd buffer circuits 100, 200 driven simultaneously by detecting a change in an electric potential at the output terminal 700 to keep a high speed output inversion and to suppress fluctuation in an electric potential at an output terminal, a power supply terminal and a ground terminal.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は半導体回路に関し、特に
バッファ回路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor circuit, and more particularly to a buffer circuit.

【0002】[0002]

【従来の技術】この種のバッファ回路について、論理回
路の出力用に用いられる出力バッファ回路を例にとり説
明する。
2. Description of the Related Art A buffer circuit of this type will be described by taking an output buffer circuit used for output of a logic circuit as an example.

【0003】図5は、従来の出力バッファ回路の一例を
示す回路図である。この出力バッファ回路は、電源端子
400とグランド端子500の間に直列に接続されたP
チャネルMOSトランジスタ(以下、PMOSトランジ
スタと記す)31とNチャネルMOSトランジスタ(以
下、NMOSトランジスタと記す)32からなり、前記
2つのトランジスタのゲート電極は共通に接続され、入
力端子600を入力とするインバータ30の出力信号が
前記ゲート電極に入力される。
FIG. 5 is a circuit diagram showing an example of a conventional output buffer circuit. This output buffer circuit is connected in series between the power supply terminal 400 and the ground terminal 500.
An inverter having a channel MOS transistor (hereinafter, referred to as a PMOS transistor) 31 and an N channel MOS transistor (hereinafter, referred to as an NMOS transistor) 32, the gate electrodes of the two transistors are commonly connected, and an input terminal 600 is used as an input. The output signal of 30 is input to the gate electrode.

【0004】また、共通のドレイン電極が出力端子70
0に接続される。一般に、前記出力バッファ回路の負荷
は大きいので、駆動用トランジスタの電流駆動能力は大
きくなっている。特に高速性が要求されている場合、さ
らに電流駆動能力が大きくなければならない。
The common drain electrode is the output terminal 70.
Connected to 0. Generally, since the load of the output buffer circuit is large, the current driving capability of the driving transistor is large. Especially when high speed is required, the current driving capability must be further increased.

【0005】[0005]

【発明が解決しようとする課題】この従来の出力バッフ
ァ回路の出力信号が高電位から低電位に変化する時、あ
るいは低電位から高電位に変化する時には、大きな駆動
電流が流れる。
A large drive current flows when the output signal of the conventional output buffer circuit changes from a high potential to a low potential or from a low potential to a high potential.

【0006】ところが図5に示すように電源端子400
とPMOSトランジスタ31の間には寄生インダクタン
ス33があり、グランド端子500とNMOSトランジ
スタ32の間には寄生インダクタンス34があり、また
出力端子700と両方のトランジスタのドレイン電極の
間には、寄生インダクタンス35がある。
However, as shown in FIG.
And the PMOS transistor 31 have a parasitic inductance 33, the ground terminal 500 and the NMOS transistor 32 have a parasitic inductance 34, and the output terminal 700 and the drain electrodes of both transistors have a parasitic inductance 35. There is.

【0007】このため図6に示す用に入力端子600の
電位の変化に対し、出力端子700の電位が高電位から
低電位になった時、さらにグランドレベルより下がり、
次にグランドレベルより上がり、ある周期を持って発振
する。
Therefore, as shown in FIG. 6, when the potential of the output terminal 700 changes from a high potential to a low potential with respect to the change of the potential of the input terminal 600, the potential further lowers from the ground level.
Next, it rises above the ground level and oscillates with a certain period.

【0008】また出力端子700の電位が低電位から高
電位になった時、さらに電源レベルより上がり、次に電
源レベルより下がり、ある周期を持って発振する。
When the potential of the output terminal 700 changes from a low potential to a high potential, the output level further rises above the power supply level, then falls below the power supply level, and oscillates with a certain period.

【0009】また、出力端子700の電位の振れが発生
したとき、電源端子400の電位とグランド端子500
の電位は、出力端子700の電位に影響されて振れる。
トランジスタの駆動能力が大きい程、これらの振れの振
幅は大きくなる。
Further, when the potential of the output terminal 700 fluctuates, the potential of the power supply terminal 400 and the ground terminal 500 are changed.
The potential of is influenced by the potential of the output terminal 700 and swings.
The greater the drive capability of the transistor, the greater the amplitude of these swings.

【0010】また、電源端子400の電位とグランド端
子500の電位の振れによって、同じ電源端子とグラン
ド端子に接続された他の出力バッファ回路の出力電位と
周辺の論理回路の信号電位が同時に振れる。
Further, due to the swing of the potential of the power supply terminal 400 and the potential of the ground terminal 500, the output potential of another output buffer circuit connected to the same power supply terminal and the ground terminal and the signal potential of the peripheral logic circuit simultaneously swing.

【0011】このような出力端子700の電位の振れ
と、電源端子400の電位の振れと、グランド端子50
0の電位の振れとは、自らのバッファ回路と周辺の回路
の動作マージンを低下させる。
[0011] The fluctuation of the potential of the output terminal 700, the fluctuation of the potential of the power supply terminal 400, and the ground terminal 50.
The fluctuation of the potential of 0 reduces the operation margin of its own buffer circuit and peripheral circuits.

【0012】以上述べた電位の振れは、近年のような高
速,高集積,大規模な半導体集積回路においては、特に
大きな問題となっている。
The above-mentioned fluctuation of the potential has become a particularly serious problem in recent high-speed, highly integrated, large-scale semiconductor integrated circuits.

【0013】本発明の目的は、以上のような従来のバッ
ファ回路の問題点について、高速性を維持し、かつ出
力,電源,グランドの電位の振れが起り難いバッファ回
路を提供することにある。
SUMMARY OF THE INVENTION It is an object of the present invention to provide a buffer circuit which has the above-mentioned problems of the conventional buffer circuit and which maintains high speed and is less likely to cause fluctuations in the potentials of the output, the power supply and the ground.

【0014】[0014]

【課題を解決するための手段】前記目的を達成するた
め、本発明に係るバッファ回路は、第1のバッファ回路
及び第2のバッファ回路と、制御回路部とを有するバッ
ファ回路であって、第1のバッファ回路及び第2のバッ
ファ回路は、入力端子と出力端子との間に並列接続さ
れ、同時に駆動され、または一方のみが駆動されるもの
であり、制御回路部は、停止信号発生回路を有し、停止
信号発生回路は、同時駆動された第1及び第2のバッフ
ァ回路のうち、第2のバッファ回路に、前記出力端子の
電位変化に応じた駆動停止指令を発生するものである。
In order to achieve the above object, a buffer circuit according to the present invention is a buffer circuit having a first buffer circuit and a second buffer circuit, and a control circuit section. The first buffer circuit and the second buffer circuit are connected in parallel between the input terminal and the output terminal and driven at the same time, or only one of them is driven, and the control circuit unit includes a stop signal generation circuit. The stop signal generation circuit is for generating a drive stop command according to a potential change of the output terminal to the second buffer circuit of the simultaneously driven first and second buffer circuits.

【0015】また、前記制御回路部の停止信号発生回路
は、前記出力端子の電位を入力信号とし、適切な論理し
きい値をもつ出力判定用インバータとディレイ回路を有
し、制御回路部は、前記出力端子の電位が変化する場
合、出力端子の電位が出力判定用インバータの論理しき
い値に達した時点から、出力判定用インバータの出力信
号をディレイ回路により遅延させ、バッファ回路の負荷
と駆動能力に見合った最適な遅延時間だけ遅れて、前記
第2のバッファ回路の駆動を停止させるものである。
Further, the stop signal generating circuit of the control circuit section has an output judging inverter and a delay circuit which have the potential of the output terminal as an input signal and have an appropriate logical threshold value. When the potential of the output terminal changes, the output signal of the output determination inverter is delayed by the delay circuit from the time when the potential of the output terminal reaches the logical threshold value of the output determination inverter, and the load and drive of the buffer circuit are driven. The driving of the second buffer circuit is stopped after a delay of an optimum delay time commensurate with the capability.

【0016】また、前記第1のバッファ回路は、Pチャ
ネルMOSトランジスタとNチャネルMOSトランジス
タとをCMOSインバータ構成に接続し、入力端子に印
加された入力信号を反転した反転信号を入力とするもの
であり、前記第2のバッファ回路は、PチャネルMOS
トランジスタとNチャネルMOSトランジスタとをCM
OSインバータ構成に接続したものであり、前記制御回
路部の停止信号発生回路は、前記出力端子の電位を検出
するための、高い論理しきい値電圧をもつ高電位検出用
インバータ及び低い論理しきい値電圧をもつ低電位検出
用インバータと、前記入力端子からの入力信号と高電位
検出用インバータの出力信号とを入力とするNAND回
路と、前記入力端子からの入力信号と低電位検出用イン
バータの出力信号とを入力とするNOR回路とを有し、
NAND回路の出力信号は、第2のバッファ回路のPチ
ャネルMOSトランジスタのゲートに入力され、NOR
回路の出力信号は、第2のバッファ回路のNチャネルM
OSトランジスタのゲートに入力される構成としたもの
である。
In the first buffer circuit, the P-channel MOS transistor and the N-channel MOS transistor are connected in a CMOS inverter structure, and the inverted signal obtained by inverting the input signal applied to the input terminal is input. And the second buffer circuit is a P-channel MOS
CM for transistor and N-channel MOS transistor
The stop signal generation circuit of the control circuit unit is connected to an OS inverter configuration, and a high potential detection inverter having a high logic threshold voltage and a low logic threshold for detecting the potential of the output terminal. A low potential detecting inverter having a value voltage, a NAND circuit having an input signal from the input terminal and an output signal of the high potential detecting inverter as an input, and an input signal from the input terminal and a low potential detecting inverter A NOR circuit that receives the output signal and the input,
The output signal of the NAND circuit is input to the gate of the P-channel MOS transistor of the second buffer circuit, and NOR
The output signal of the circuit is the N channel M of the second buffer circuit.
The configuration is such that it is input to the gate of the OS transistor.

【0017】また、制御回路部に加えて、貫通電流防止
部を有し、貫通電流防止部は、前記入力端子の電位が高
電位から低電位に変化した時に、第1のバッファ回路及
び第2のバッファ回路のPチャネルMOSトランジスタ
がONからOFFに変化した後にNチャネルMOSトラ
ンジスタがOFFからONに変化し、入力端子の電位が
低電位から高電位に変化した時に、NチャネルMOSト
ランジスタがONからOFFに変化した後に、Pチャネ
ルMOSトランジスタがOFFからONに変化するよう
な信号処理を行うものであり、制御回路部は、前記NA
ND回路及びNOR回路に代えて、イネーブル端子と、
貫通電流防止回路部のPチャネルMOSトランジスタ用
出力信号,インバータにより反転された前記イネーブル
端子の反転信号,前記高電位検出用インバータの出力信
号を入力とする3入力NAND回路と、貫通電流防止回
路部のNチャネルMOSトランジスタ用出力信号,イネ
ーブル端子の入力信号,前記低電位検出用インバータの
出力信号を入力とする3入力NOR回路と、貫通電流防
止回路部のPチャネルMOSトランジスタ用出力信号,
イネーブル端子の反転信号を入力とする2入力NAND
回路と、貫通電流防止回路部のNチャネルMOSトラン
ジスタ用出力信号,前記イネーブル端子の入力信号を入
力とする2入力NOR回路とを有するものである。
In addition to the control circuit section, a through current prevention section is provided, and the through current prevention section is provided with the first buffer circuit and the second buffer circuit when the potential of the input terminal changes from a high potential to a low potential. When the P-channel MOS transistor of the buffer circuit of is changed from ON to OFF, the N-channel MOS transistor is changed from OFF to ON, and when the potential of the input terminal is changed from low potential to high potential, the N-channel MOS transistor is changed from ON to The signal processing is such that the P-channel MOS transistor is changed from OFF to ON after the change to OFF.
An enable terminal instead of the ND circuit and the NOR circuit,
A 3-input NAND circuit which receives the output signal for the P-channel MOS transistor of the shoot-through current prevention circuit part, the inverted signal of the enable terminal inverted by the inverter, and the output signal of the high-potential detection inverter, and the shoot-through current prevention circuit part A three-input NOR circuit that receives the N-channel MOS transistor output signal, the enable terminal input signal, and the low-potential detection inverter output signal as input, and the P-channel MOS transistor output signal of the shoot-through current prevention circuit section,
2-input NAND with inverted signal of enable terminal as input
It has a circuit and a 2-input NOR circuit which receives the output signal for the N-channel MOS transistor of the shoot-through current prevention circuit section and the input signal of the enable terminal.

【0018】[0018]

【作用】図1に示すように、第1のバッファ回路100
と第2のバッファ回路200を有し、それぞれの出力は
同じ出力端子700に接続されている。制御回路部30
0の停止信号発生回路50は、出力端子700の電位の
変化を検出することによって、同時駆動される第1及び
第2のバッファ回路100,200のうち、第2のバッ
ファ回路200の駆動を停止させ、出力反転の高速性を
維持し、かつ出力,電源,グランドの電位の振れを小さ
く抑える。
As shown in FIG. 1, the first buffer circuit 100
And the second buffer circuit 200, and their outputs are connected to the same output terminal 700. Control circuit unit 30
The stop signal generation circuit 50 of 0 stops the driving of the second buffer circuit 200 of the simultaneously driven first and second buffer circuits 100 and 200 by detecting the change in the potential of the output terminal 700. Therefore, the high speed of the output inversion is maintained and the fluctuation of the potentials of the output, the power supply and the ground is suppressed to be small.

【0019】[0019]

【実施例】次に本発明について図面を参照して説明す
る。
The present invention will be described below with reference to the drawings.

【0020】(実施例1)図1は、本発明の実施例1を
示す回路図である。
(Embodiment 1) FIG. 1 is a circuit diagram showing Embodiment 1 of the present invention.

【0021】図1において、PMOSトランジスタ2と
NMOSトランジスタ3とをCMOSインバータ構成に
接続してなる第1のバッファ回路100と、PMOSト
ランジスタ8とNMOSトランジスタ9とをCMOSイ
ンバータ構成に接続してなる第2のバッファ回路200
と、制御回路部300とからなっている。
In FIG. 1, a first buffer circuit 100 in which a PMOS transistor 2 and an NMOS transistor 3 are connected in a CMOS inverter configuration, and a first buffer circuit 100 in which a PMOS transistor 8 and an NMOS transistor 9 are connected in a CMOS inverter configuration. Two buffer circuits 200
And a control circuit unit 300.

【0022】第1のバッファ回路100の出力と第2の
バッファ回路200とは、入力端子600と出力端子7
00との間に並列接続され、同時駆動されるか、或いは
一方のみが駆動される。入力端子600の入力信号はイ
ンバータ1に入力され、その出力信号は第1のバッファ
回路100に入力される。
The output of the first buffer circuit 100 and the second buffer circuit 200 are the input terminal 600 and the output terminal 7.
00 and 50 are connected in parallel and are driven simultaneously, or only one of them is driven. The input signal of the input terminal 600 is input to the inverter 1, and its output signal is input to the first buffer circuit 100.

【0023】制御回路部300は、停止信号発生回路5
0とNAND回路6とNOR回路7とからなり、出力端
子700の電位が停止信号発生回路50に入力され、そ
の出力信号と入力端子600の入力信号がNAND回路
6に入力され、その出力がPMOSトランジスタ8のゲ
ートに入力される。
The control circuit section 300 includes a stop signal generation circuit 5
0, a NAND circuit 6 and a NOR circuit 7, the potential of the output terminal 700 is input to the stop signal generation circuit 50, the output signal and the input signal of the input terminal 600 are input to the NAND circuit 6, and the output thereof is a PMOS. It is input to the gate of the transistor 8.

【0024】また、停止信号発生回路50の出力と入力
端子600の入力信号がNOR回路7に入力され、その
出力がNMOSトランジスタ9のゲートに入力される。
The output of the stop signal generation circuit 50 and the input signal of the input terminal 600 are input to the NOR circuit 7, and the output thereof is input to the gate of the NMOS transistor 9.

【0025】以下に本実施例の回路動作を説明する。入
力端子600の電位が高電位から低電位に変化すると
き、PMOSトランジスタ2,8がOFFし、NMOS
トランジスタ3,9がONする。
The circuit operation of this embodiment will be described below. When the potential of the input terminal 600 changes from a high potential to a low potential, the PMOS transistors 2 and 8 are turned off and the NMOS
The transistors 3 and 9 are turned on.

【0026】このとき、出力端子700の電位は高電位
から低電位へ変化する。停止信号発生回路50は、出力
端子700の電位を検出し、停止信号を出力する。この
停止信号により、第2のバッファ回路200のNMOS
トランジスタ9がOFFする。
At this time, the potential of the output terminal 700 changes from a high potential to a low potential. The stop signal generation circuit 50 detects the potential of the output terminal 700 and outputs a stop signal. This stop signal causes the NMOS of the second buffer circuit 200 to
The transistor 9 turns off.

【0027】逆に入力端子600の電位が低電位から高
電位に変化するとき、PMOSトランジスタ2,8がO
Nし、PMOSトランジスタ3,9がOFFする。この
とき、出力端子700の電位は低電位から高電位へ変化
する。この電位変化により第2のバッファ回路200の
PMOSトランジスタ9がOFFする。
On the contrary, when the potential of the input terminal 600 changes from the low potential to the high potential, the PMOS transistors 2 and 8 are turned on.
Then, the PMOS transistors 3 and 9 are turned off. At this time, the potential of the output terminal 700 changes from a low potential to a high potential. This potential change turns off the PMOS transistor 9 of the second buffer circuit 200.

【0028】以上のように本発明のバッファ回路は、入
力端子600の信号が変化したとき、第1のバッファ回
路100の電流駆動能力と第2のバッファ回路200の
電流駆動能力の和によって、高速に出力端子700の電
位を変化させることができ、出力の変化が判定される、
または変化が完了したときに、同時駆動されている第1
及び第2バッファ回路100,200のうち、第2のバ
ッファ回路200の駆動能力を停止することによって、
出力決定後の出力電位と電源電位とグランド電位の振れ
の振幅を小さくする。
As described above, in the buffer circuit of the present invention, when the signal at the input terminal 600 changes, the current driving capability of the first buffer circuit 100 and the current driving capability of the second buffer circuit 200 are summed to achieve high speed operation. , The potential of the output terminal 700 can be changed, and the change in the output is determined,
Or, when the change is complete, the first one being driven simultaneously
And by stopping the driving ability of the second buffer circuit 200 of the second buffer circuits 100 and 200,
The amplitude of fluctuations in the output potential, power supply potential, and ground potential after the output is determined is reduced.

【0029】図6に出力端子700の出力信号OUT′
を示す。従来例の出力信号OUTに対し、電位の振れの
振幅が小さくなっている。
FIG. 6 shows the output signal OUT 'of the output terminal 700.
Indicates. The amplitude of the fluctuation of the potential is smaller than that of the output signal OUT of the conventional example.

【0030】(実施例2)図2は本発明の実施例2を示
す回路図である。
(Second Embodiment) FIG. 2 is a circuit diagram showing a second embodiment of the present invention.

【0031】本実施例が図1に示す実施例1と異なるの
は、停止信号発生回路を出力判定用インバータ25とデ
ィレイ回路26により構成し、出力端子700の電位が
出力判定用インバータ25の論理しきい値に達した時点
から、ディレイ回路26により一定の時間だけ遅延し
て、第2のバッファ回路200を停止する停止信号発生
回路に限定した点である。
The present embodiment differs from the first embodiment shown in FIG. 1 in that the stop signal generating circuit is composed of an output judging inverter 25 and a delay circuit 26, and the potential of the output terminal 700 is the logic of the output judging inverter 25. The point is that the delay circuit 26 is limited to the stop signal generation circuit that delays the second buffer circuit 200 by delaying it for a certain period of time after the threshold value is reached.

【0032】以下に出力レベルの変化に対するバッファ
回路の動作を説明する。
The operation of the buffer circuit with respect to changes in the output level will be described below.

【0033】出力端子700の電位が高電位から低電位
に変化するとき、出力判定用インバータ25は低電位か
ら高電位に変化し、バッファ回路の負荷に対応した時間
だけ遅延されて、ディレイ回路26の出力が低電位から
高電位に変化する。
When the potential of the output terminal 700 changes from the high potential to the low potential, the output judging inverter 25 changes from the low potential to the high potential and is delayed by the time corresponding to the load of the buffer circuit, and the delay circuit 26. Output changes from low potential to high potential.

【0034】このとき入力端子600は、低電位になっ
ているので、NAND回路6の出力に変化はなく、高電
位であり、PMOSトランジスタ8はOFFのままであ
り、一方、NOR回路7の出力は高電位から低電位に変
化し、NMOSトランジスタ9はONからOFFに変化
する。
At this time, since the input terminal 600 is at the low potential, the output of the NAND circuit 6 is not changed and is at the high potential, and the PMOS transistor 8 remains OFF, while the output of the NOR circuit 7 is output. Changes from high potential to low potential, and the NMOS transistor 9 changes from ON to OFF.

【0035】同様に、出力端子700の電位が低電位か
ら高電位に変化するとき、NMOSトランジスタ9はO
FFのままであり、PMOSトランジスタ8はONから
OFFに変化する。
Similarly, when the potential of the output terminal 700 changes from a low potential to a high potential, the NMOS transistor 9 becomes O.
It remains FF, and the PMOS transistor 8 changes from ON to OFF.

【0036】以上のように、実施例2のバッファ回路は
入力端子600の信号が変化したとき、第1のバッファ
回路100の駆動能力と第2のバッファ回路200の駆
動能力の和によって、出力端子700に接続された負荷
に対し、高速に駆動することができ、出力の変化が判定
された時点から、出力が安定すると予想される時間だけ
遅延させて第2のバッファ回路200を停止することを
特徴とする。
As described above, in the buffer circuit of the second embodiment, when the signal at the input terminal 600 changes, the output terminal is determined by the sum of the driving capacity of the first buffer circuit 100 and the driving capacity of the second buffer circuit 200. It is possible to drive the load connected to 700 at a high speed, and stop the second buffer circuit 200 with a delay from the time when the change in the output is determined and the time when the output is expected to be stable. Characterize.

【0037】(実施例3)図3は、本発明の実施例3を
示す回路図である。
(Embodiment 3) FIG. 3 is a circuit diagram showing Embodiment 3 of the present invention.

【0038】本実施例が図1に示す実施例1と異なるの
は、停止信号発生回路を高電位検出用インバータ4と低
電位検出用インバータ5により構成し、出力端子700
の電位が、高電位レベルまで変化した時点、或いは低電
位レベルまで変化した時点において、第2のバッファ回
路200を停止するような停止信号発生回路に限定した
点である。
The present embodiment is different from the first embodiment shown in FIG. 1 in that the stop signal generating circuit is composed of a high potential detecting inverter 4 and a low potential detecting inverter 5, and an output terminal 700 is provided.
The point is that the stop signal generation circuit is limited so that the second buffer circuit 200 is stopped at the time when the potential changes to the high potential level or the low potential level.

【0039】以下に出力レベルの変化に対するバッファ
回路の動作を説明する。
The operation of the buffer circuit with respect to changes in the output level will be described below.

【0040】出力端子700の電位が高電位から低電位
に変化するとき、高電位検出用インバータ4の出力は低
電位から高電位に変化し、このとき入力端子600は低
電位になっているので、NAND回路6の出力に変化は
なく、低電位であり、PMOSトランジスタ8はOFF
のままである。
When the potential of the output terminal 700 changes from the high potential to the low potential, the output of the high potential detecting inverter 4 changes from the low potential to the high potential, and the input terminal 600 is at the low potential at this time. , The output of the NAND circuit 6 does not change and has a low potential, and the PMOS transistor 8 is turned off.
It remains.

【0041】一方、低電位検出用インバータ5は低い論
理しきい値になっており、その出力は、出力端子700
がバッファ回路に要求される低電位レベル以下になった
時点において低電位から高電位に変化し、NOR回路7
の出力は高電位から低電位に変化しNMOSトランジス
タ9はONからOFFに変化する。
On the other hand, the low potential detecting inverter 5 has a low logic threshold value, and its output is the output terminal 700.
Changes from a low potential to a high potential at a time when the voltage drops below the low potential level required for the buffer circuit, the NOR circuit 7
Output changes from high potential to low potential, and the NMOS transistor 9 changes from ON to OFF.

【0042】同様に出力端子700が高速に低電位から
高電位に変化するとき、NMOSトランジスタ9はOF
Fのままであり、PMOSトランジスタ8はONからO
FFに変化する。
Similarly, when the output terminal 700 rapidly changes from a low potential to a high potential, the NMOS transistor 9 is OF
It remains F, and the PMOS transistor 8 goes from ON to O
Change to FF.

【0043】以上のように、実施例3のバッファ回路は
入力端子600の信号が変化したとき、第1のバッファ
回路100の駆動能力と第2のバッファ回路200の駆
動能力の和によって、出力端子700に接続された負荷
がいかなる大きさであっても、出力端子700の電位が
高電位レベル以上になるか、または、低電位レベル以下
になるまで高速に駆動することができ、出力の変化がバ
ッファ回路に要求される出力レベルに達した時点におい
て、第2のバッファ回路200を停止することを特徴と
する。
As described above, in the buffer circuit of the third embodiment, when the signal at the input terminal 600 changes, the output terminal is obtained by the sum of the driving capacity of the first buffer circuit 100 and the driving capacity of the second buffer circuit 200. Regardless of the size of the load connected to 700, it can be driven at high speed until the potential of the output terminal 700 becomes higher than the high potential level or becomes lower than the low potential level. The second buffer circuit 200 is stopped when the output level required by the buffer circuit is reached.

【0044】(実施例4)図4は、本発明の実施例4を
示す回路図である。
(Fourth Embodiment) FIG. 4 is a circuit diagram showing a fourth embodiment of the present invention.

【0045】本実施例が図3に示す実施例3と異なるの
は、入力端子600の入力信号は、貫通電流防止回路部
800に入力され、その出力の一方の信号は、2NAN
D回路18と3NAND回路20に入力され、他方の信
号は、2NOR回路19と3NOR回路21に入力され
る。
The present embodiment is different from the third embodiment shown in FIG. 3 in that the input signal of the input terminal 600 is input to the shoot-through current prevention circuit section 800, and one of the output signals is 2 NAN.
The other signal is input to the D circuit 18 and the 3NAND circuit 20, and the other signal is input to the 2NOR circuit 19 and the 3NOR circuit 21.

【0046】イネーブル端子900の入力信号は、2N
OR回路19と3NOR回路21とインバータ24に入
力され、インバータ24の出力信号は2NAND回路1
8と3NAND回路20に入力される。
The input signal of the enable terminal 900 is 2N.
It is input to the OR circuit 19, the 3 NOR circuit 21 and the inverter 24, and the output signal of the inverter 24 is the 2 NAND circuit 1
8 and 3 are input to the NAND circuit 20.

【0047】2NAND回路18の出力は、第1のバッ
ファ回路100のPMOSトランジスタ2のゲートに入
力され、2NOR回路19の出力は、第1のバッファ回
路100のNMOSトランジスタ3のゲートに入力され
る。
The output of the 2NAND circuit 18 is input to the gate of the PMOS transistor 2 of the first buffer circuit 100, and the output of the 2NOR circuit 19 is input to the gate of the NMOS transistor 3 of the first buffer circuit 100.

【0048】3NAND回路20の出力は、第2のバッ
ファ回路200のPMOSトランジスタ8のゲートに入
力され、3NOR回路21の出力は第2のバッファ回路
200のNMOSトランジスタ9のゲートに入力され
る。
The output of the 3NAND circuit 20 is input to the gate of the PMOS transistor 8 of the second buffer circuit 200, and the output of the 3NOR circuit 21 is input to the gate of the NMOS transistor 9 of the second buffer circuit 200.

【0049】第2のバッファ回路200の出力信号は第
1のバッファ回路100の出力端子700に接続され、
さらに高電位検出用インバータ22と低電位検出用イン
バータ23に入力される。
The output signal of the second buffer circuit 200 is connected to the output terminal 700 of the first buffer circuit 100,
Further, it is inputted to the high potential detecting inverter 22 and the low potential detecting inverter 23.

【0050】高電位検出用インバータ22の出力信号は
3NAND回路20に入力され、低電位検出用インバー
タ23の出力信号は3NOR回路21に入力される。
The output signal of the high potential detecting inverter 22 is input to the 3NAND circuit 20, and the output signal of the low potential detecting inverter 23 is input to the 3NOR circuit 21.

【0051】以下に実施例4の回路動作を説明する。入
力端子600が高電位から低電位に変化した時には、第
1のバッファ回路100のPMOSトランジスタ2がO
FFした後に第1のバッファ回路100のNMOSトラ
ンジスタ3と第2のバッファ回路200のNMOSトラ
ンジスタ9がOFFからONに変化し、出力端子700
が高電位から低電位に高速に変化する。
The circuit operation of the fourth embodiment will be described below. When the input terminal 600 changes from the high potential to the low potential, the PMOS transistor 2 of the first buffer circuit 100 is turned on.
After FF, the NMOS transistor 3 of the first buffer circuit 100 and the NMOS transistor 9 of the second buffer circuit 200 change from OFF to ON, and the output terminal 700
Changes rapidly from a high potential to a low potential.

【0052】このとき低電位検出用インバータ23の出
力が低電位から高電位に変化し、3NOR回路21の出
力が高電位から低電位に変化し、第2のバッファ回路2
00のNMOSトランジスタ9がONからOFFに変化
する。
At this time, the output of the low potential detecting inverter 23 changes from the low potential to the high potential, the output of the 3NOR circuit 21 changes from the high potential to the low potential, and the second buffer circuit 2
The NMOS transistor 9 of 00 changes from ON to OFF.

【0053】同様に入力端子600が低電位から高電位
に変化した時にはNMOSトランジスタ3がOFFした
後に、PMOSトランジスタ2,8がONし、出力端子
700が低電位から高電位に変化し、PMOSトランジ
スタ8がONからOFFに変化する。
Similarly, when the input terminal 600 changes from a low potential to a high potential, the NMOS transistor 3 turns off, the PMOS transistors 2 and 8 turn on, and the output terminal 700 changes from a low potential to a high potential. 8 changes from ON to OFF.

【0054】また、イネーブル端子の信号によってPM
OSトランジスタ2,8とNMOSトランジスタ3,9
のすべての駆動を停止することができる。
In addition, PM is output by the signal of the enable terminal.
OS transistors 2, 8 and NMOS transistors 3, 9
All driving can be stopped.

【0055】以上のように実施例4は、実施例3のバッ
ファ回路において、貫通電流防止回路部800とイネー
ブル端子900を備えたことを特徴とする。
As described above, the fourth embodiment is characterized in that the buffer circuit of the third embodiment is provided with the through current prevention circuit portion 800 and the enable terminal 900.

【0056】[0056]

【発明の効果】以上説明したように本発明は、バッファ
回路の駆動能力を第1のバッファ回路と第2のバッファ
回路に分割し、出力の変化の前期または完了以前までは
第1のバッファ回路と第2のバッファ回路の両方で駆動
し、出力の変化の後期または完了以降は第2のバッファ
回路の駆動を停止するように構成したので、特に大きな
負荷を駆動するための大電流駆動のバッファ回路におい
て、出力端子,電源端子,グランド端子の電位の振れが
小さく、出力判定の誤りを防止するとともに、速い反転
スピードを実現できるという効果を有する。
As described above, according to the present invention, the driving ability of the buffer circuit is divided into the first buffer circuit and the second buffer circuit, and the first buffer circuit is provided until the first period or before the completion of the output change. And the second buffer circuit are driven, and the driving of the second buffer circuit is stopped in the latter half of the output change or after the completion of the output change. Therefore, a large current drive buffer for driving a particularly large load is provided. In the circuit, fluctuations in the potentials of the output terminal, the power supply terminal, and the ground terminal are small, and it is possible to prevent an error in the output determination and to achieve a high inversion speed.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の実施例1を示す回路図である。FIG. 1 is a circuit diagram showing a first embodiment of the present invention.

【図2】本発明の実施例2を示す回路図である。FIG. 2 is a circuit diagram showing a second embodiment of the present invention.

【図3】本発明の実施例3を示す回路図である。FIG. 3 is a circuit diagram showing a third embodiment of the present invention.

【図4】本発明の実施例3を示す回路図である。FIG. 4 is a circuit diagram showing a third embodiment of the present invention.

【図5】従来の出力バッファ回路を示す回路図である。FIG. 5 is a circuit diagram showing a conventional output buffer circuit.

【図6】入力端子の電位の変化に対する出力端子の電位
の変化を表わす図である。
FIG. 6 is a diagram showing changes in the potential of the output terminal with respect to changes in the potential of the input terminal.

【符号の説明】[Explanation of symbols]

4 高電位検出用インバータ 5 低電位検出用インバータ 25 出力判定用インバータ 26 ディレイ回路 50 停止信号発生回路 100 第1のバッファ回路 200 第2のバッファ回路 300 制御回路部 400 電源端子 500 グランド端子 600 入力端子 700 出力端子 800 貫通電流防止回路部 900 イネーブル端子 4 Inverter for high potential detection 5 Inverter for low potential detection 25 Inverter for output determination 26 Delay circuit 50 Stop signal generation circuit 100 First buffer circuit 200 Second buffer circuit 300 Control circuit section 400 Power supply terminal 500 Ground terminal 600 Input terminal 700 Output terminal 800 Through current prevention circuit section 900 Enable terminal

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】 第1のバッファ回路及び第2のバッファ
回路と、制御回路部とを有するバッファ回路であって、 第1のバッファ回路及び第2のバッファ回路は、入力端
子と出力端子との間に並列接続され、同時に駆動され、
または一方のみが駆動されるものであり、 制御回路部は、停止信号発生回路を有し、 停止信号発生回路は、同時駆動された第1及び第2のバ
ッファ回路のうち、第2のバッファ回路に、前記出力端
子の電位変化に応じた駆動停止指令を発生するものであ
ることを特徴とするバッファ回路。
1. A buffer circuit having a first buffer circuit and a second buffer circuit, and a control circuit section, wherein the first buffer circuit and the second buffer circuit have an input terminal and an output terminal. Connected in parallel between them, driven simultaneously,
Alternatively, only one of them is driven, the control circuit section has a stop signal generation circuit, and the stop signal generation circuit is a second buffer circuit of the simultaneously driven first and second buffer circuits. And a buffer circuit for generating a drive stop command according to a change in the potential of the output terminal.
【請求項2】 請求項1に記載のバッファ回路であっ
て、 前記制御回路部の停止信号発生回路は、前記出力端子の
電位を入力信号とし、適切な論理しきい値をもつ出力判
定用インバータとディレイ回路を有し、 制御回路部は、前記出力端子の電位が変化する場合、出
力端子の電位が出力判定用インバータの論理しきい値に
達した時点から、出力判定用インバータの出力信号をデ
ィレイ回路により遅延させ、バッファ回路の負荷と駆動
能力に見合った最適な遅延時間だけ遅れて、前記第2の
バッファ回路の駆動を停止させるものであることを特徴
とするバッファ回路。
2. The buffer circuit according to claim 1, wherein the stop signal generation circuit of the control circuit section uses the potential of the output terminal as an input signal and has an output determination inverter having an appropriate logic threshold value. And a delay circuit, the control circuit unit outputs the output signal of the output judging inverter from the time when the potential of the output terminal reaches the logical threshold value of the output judging inverter when the potential of the output terminal changes. A buffer circuit which delays by a delay circuit and delays driving of the second buffer circuit with an optimum delay time commensurate with the load and driving capability of the buffer circuit.
【請求項3】 請求項1に記載のバッファ回路であっ
て、 前記第1のバッファ回路は、PチャネルMOSトランジ
スタとNチャネルMOSトランジスタとをCMOSイン
バータ構成に接続し、入力端子に印加された入力信号を
反転した反転信号を入力とするものであり、 前記第2のバッファ回路は、PチャネルMOSトランジ
スタとNチャネルMOSトランジスタとをCMOSイン
バータ構成に接続したものであり、 前記制御回路部の停止信号発生回路は、前記出力端子の
電位を検出するための、高い論理しきい値電圧をもつ高
電位検出用インバータ及び低い論理しきい値電圧をもつ
低電位検出用インバータと、前記入力端子からの入力信
号と高電位検出用インバータの出力信号とを入力とする
NAND回路と、前記入力端子からの入力信号と低電位
検出用インバータの出力信号とを入力とするNOR回路
とを有し、 NAND回路の出力信号は、第2のバッファ回路のPチ
ャネルMOSトランジスタのゲートに入力され、NOR
回路の出力信号は、第2のバッファ回路のNチャネルM
OSトランジスタのゲートに入力される構成としたもの
であることを特徴とするバッファ回路。
3. The buffer circuit according to claim 1, wherein the first buffer circuit connects a P-channel MOS transistor and an N-channel MOS transistor in a CMOS inverter configuration, and an input applied to an input terminal. An inverted signal obtained by inverting a signal is input, and the second buffer circuit is configured by connecting a P-channel MOS transistor and an N-channel MOS transistor in a CMOS inverter configuration, and a stop signal of the control circuit unit. The generation circuit includes a high potential detection inverter having a high logic threshold voltage, a low potential detection inverter having a low logic threshold voltage, and an input from the input terminal for detecting the potential of the output terminal. Signal and an output signal of a high-potential detection inverter, and a NAND circuit having the input signal from the input terminal And a NOR circuit that receives the output signal of the low-potential detection inverter as input, and the output signal of the NAND circuit is input to the gate of the P-channel MOS transistor of the second buffer circuit, and NOR
The output signal of the circuit is the N channel M of the second buffer circuit.
A buffer circuit having a configuration of being input to a gate of an OS transistor.
【請求項4】 請求項3に記載のバッファ回路であっ
て、 制御回路部に加えて、貫通電流防止部を有し、 貫通電流防止部は、前記入力端子の電位が高電位から低
電位に変化した時に、第1のバッファ回路及び第2のバ
ッファ回路のPチャネルMOSトランジスタがONから
OFFに変化した後にNチャネルMOSトランジスタが
OFFからONに変化し、入力端子の電位が低電位から
高電位に変化した時に、NチャネルMOSトランジスタ
がONからOFFに変化した後に、PチャネルMOSト
ランジスタがOFFからONに変化するような信号処理
を行うものであり、 制御回路部は、前記NAND回路及びNOR回路に代え
て、イネーブル端子と、 貫通電流防止回路部のPチャネルMOSトランジスタ用
出力信号,インバータにより反転された前記イネーブル
端子の反転信号,前記高電位検出用インバータの出力信
号を入力とする3入力NAND回路と、 貫通電流防止回路部のNチャネルMOSトランジスタ用
出力信号,イネーブル端子の入力信号,前記低電位検出
用インバータの出力信号を入力とする3入力NOR回路
と、 貫通電流防止回路部のPチャネルMOSトランジスタ用
出力信号,イネーブル端子の反転信号を入力とする2入
力NAND回路と、 貫通電流防止回路部のNチャネルMOSトランジスタ用
出力信号,前記イネーブル端子の入力信号を入力とする
2入力NOR回路とを有するものであることを特徴とす
るバッファ回路。
4. The buffer circuit according to claim 3, further comprising a through current prevention unit in addition to the control circuit unit, wherein the through current prevention unit changes the potential of the input terminal from a high potential to a low potential. When changing, the N-channel MOS transistor changes from OFF to ON after the P-channel MOS transistors of the first buffer circuit and the second buffer circuit change from ON to OFF, and the potential of the input terminal changes from low potential to high potential. When the N-channel MOS transistor is changed from ON to OFF, the P-channel MOS transistor is changed from OFF to ON, and the control circuit unit controls the NAND circuit and the NOR circuit. Instead of the enable terminal, the output signal for the P-channel MOS transistor of the shoot-through current prevention circuit, and the inversion by the inverter A three-input NAND circuit that receives the inverted signal of the enable terminal and the output signal of the high-potential detection inverter, the output signal for the N-channel MOS transistor of the shoot-through current prevention circuit, the input signal of the enable terminal, and the low signal. A 3-input NOR circuit that receives the output signal of the potential detection inverter, a 2-input NAND circuit that receives the output signal for the P-channel MOS transistor of the shoot-through current prevention circuit section and the inverted signal of the enable terminal, and a shoot-through current prevention circuit Circuit for inputting the output signal for the N-channel MOS transistor of the same section and the input signal of the enable terminal.
JP4148574A 1992-05-15 1992-05-15 Buffer circuit Pending JPH05327443A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4148574A JPH05327443A (en) 1992-05-15 1992-05-15 Buffer circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4148574A JPH05327443A (en) 1992-05-15 1992-05-15 Buffer circuit

Publications (1)

Publication Number Publication Date
JPH05327443A true JPH05327443A (en) 1993-12-10

Family

ID=15455792

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4148574A Pending JPH05327443A (en) 1992-05-15 1992-05-15 Buffer circuit

Country Status (1)

Country Link
JP (1) JPH05327443A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5739715A (en) * 1995-10-31 1998-04-14 Hewlett-Packard Co. Digital signal driver circuit having a high slew rate
JP2003528525A (en) * 2000-03-20 2003-09-24 モトローラ・インコーポレイテッド Load capacitance compensation buffer, apparatus and method
US7053660B2 (en) 2000-03-30 2006-05-30 Fujitsu Limited Output buffer circuit and control method therefor
US7764085B2 (en) 2002-07-19 2010-07-27 Nec Electronics Corporation Buffer circuit, buffer tree, and semiconductor device

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5739715A (en) * 1995-10-31 1998-04-14 Hewlett-Packard Co. Digital signal driver circuit having a high slew rate
JP2003528525A (en) * 2000-03-20 2003-09-24 モトローラ・インコーポレイテッド Load capacitance compensation buffer, apparatus and method
JP4903340B2 (en) * 2000-03-20 2012-03-28 フリースケール セミコンダクター インコーポレイテッド Load capacity compensation buffer, apparatus and method thereof
US7053660B2 (en) 2000-03-30 2006-05-30 Fujitsu Limited Output buffer circuit and control method therefor
US7764085B2 (en) 2002-07-19 2010-07-27 Nec Electronics Corporation Buffer circuit, buffer tree, and semiconductor device

Similar Documents

Publication Publication Date Title
JPH0720060B2 (en) Output circuit device
JPH088715A (en) Data output buffer
JP2542678B2 (en) Semiconductor device
US6351149B1 (en) MOS transistor output circuit
JP3570596B2 (en) Output buffer circuit
JPH05327443A (en) Buffer circuit
JPH0389624A (en) Semiconductor integrated circuit
JP3077840B2 (en) Output buffer of semiconductor integrated circuit
JPH05122049A (en) Output buffer circuit
JPH06237158A (en) Cmos drive circuit
JPH0685497B2 (en) Semiconductor integrated circuit
JPH11330942A (en) Output buffer circuit
JPH11312969A (en) Semiconductor circuit
JP3159137B2 (en) Output buffer circuit
JPH10135818A (en) Input circuit
KR100190303B1 (en) Output buffer in semiconductor memory device
JP2619049B2 (en) CMOS output buffer circuit and driving method thereof
JP3225903B2 (en) Output circuit
JPH0677805A (en) Output buffer circuit
JPH0353715A (en) Output buffer circuit
JPH0529914A (en) Output buffer circuit
JP2565297B2 (en) 3-state slew rate output circuit
JP2697024B2 (en) Output circuit
JPH0258925A (en) Output circuit
JPH04304016A (en) Output buffer circuit