JPH0527192B2 - - Google Patents

Info

Publication number
JPH0527192B2
JPH0527192B2 JP10968883A JP10968883A JPH0527192B2 JP H0527192 B2 JPH0527192 B2 JP H0527192B2 JP 10968883 A JP10968883 A JP 10968883A JP 10968883 A JP10968883 A JP 10968883A JP H0527192 B2 JPH0527192 B2 JP H0527192B2
Authority
JP
Japan
Prior art keywords
data
display
level
signal
processing circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP10968883A
Other languages
English (en)
Other versions
JPS601569A (ja
Inventor
Takuji Himeno
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP10968883A priority Critical patent/JPS601569A/ja
Publication of JPS601569A publication Critical patent/JPS601569A/ja
Publication of JPH0527192B2 publication Critical patent/JPH0527192B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Description

【発明の詳細な説明】
〔産業上の利用分野〕 本発明は、複数セグメントの表示素子により入
力信号の信号レベルを例えば棒グラフ表示するレ
ベル表示装置に関し、特に、入力信号をデジタル
化して取り扱う信号伝送系、例えば所謂デジタル
テープレコーダ等に適用して伝送信号のレベル表
示を容易に行ない得るようにしたものである。 〔背景技術とその問題点〕 従来、デジタルテープレコーダ等のデジタル信
号を取り扱う信号伝送系において伝送信号の信号
レベルを表示するには、伝送信号の全データにつ
いて絶対値検出やピークホールド等のデータ処理
を行つて上記伝送信号のエンベロープ情報を得
て、このエンベロープ情報に基いて表示装置を作
動させるようにしていた。また、レベル表示を行
なうのに所謂アナログメータの代りに、複数セグ
メントの表示素子を用いて信号レベルの棒グラフ
表示するような場合には、上記エンベロープ情報
について各表示セグメントに対応させる対数変換
等のレベルエンコード処理等を必要としていた。 第1図のブロツク図はデジタルテープレコーダ
における再生オーデイオ信号のレベル表示系の従
来の一般的な構成を示している。 第1図に示した従来例において、磁気テープ1
にはPCM(Pulse Code Modulation)化された
デジタルオーデイオ信号が記録されており、再生
ヘツド2にて得られる再生PCM信号は再生増幅
器3を介してデコーダ4に供給されるようになつ
ている。そして、上記再生PCM信号について上
記デコーダ4によつて所定の復号処理を行なうこ
とによつて、例えば16ビツトの再生オーデイオデ
ータを得て、このデータをデジタル・アナログ
D/A変換器5にてアナログ化して信号出力端子
6から再生オーデイオ信号を出力するようになつ
ている。 また、上記デコーダ4にて得られる再生オーデ
イオデータは、絶対値検出処理回路11に供給さ
れ、この処理回路11によつて全データについて
絶対値検出が行なわれるようになつている。さら
に、上記絶対値検出処理回路11にて得られる絶
対値データは、レベルエンコーダ12に供給され
る。このレベルエンコーダ12は、上記絶対値デ
ータについて対数変換等の折線近似処理を行なう
ことによりビツト数を減少させて、レベル表示部
20における表示セグメント数に対応したビツト
数のセグメント表示データを形成するようになつ
ている。すなわち、例えば上記レベル表示部20
において16個のセグメント表示素子IDoによつて
再生オーデイオ信号の信号レベルを棒グラフ表示
する場合には、4ビツトのセグメント表示データ
を上記レベルエンコーダ12にて形成するように
なつている。上記レベルエンコーダ12にて得ら
れるセグメント表示データは、ピークホールド回
路13に供給され、このピークホールド回路13
によつてピーク値を検出して一定のデイケイ処理
やホールド処理が施こされる。そして、上記ピー
クホールド回路13から出力される上記絶対値デ
ータのエンベロープに対応するセグメント表示デ
ータがデコーダ14を介してレベル表示部20の
各セグメント表示素子ID1,ID2,…,IDoに選択
的に供給され、上記レベル表示部20によつて再
生オーデイオ信号の信号レベルを棒グラフ表示す
るようになつている。 ところで、上述の如き構成の従来例において
は、再生オーデイオデータの全ての絶対値データ
についてセグメント表示データを形成していたた
めに、レベルエンコーダ12の動作をソフトウエ
アで処理しようとすると演算処理能力の大きな演
転処理装置を必要とし、また正確なレベルエンコ
ードを行なうために、極めて大容量のROM
(Read Only Memory)を備えた上記レベルエ
ンコード専用のハードウエアを必要としていた。 〔発明の目的〕 そこで、本発明は、上述の如き従来例の問題点
に鑑み、複数セグメントの表示素子により棒グラ
フ表示を行なうようなレベル表示装置において、
入力信号の信号レベルを各セグメント表示素子に
対応させるレベルエンコード処理を演算処理能力
の小さなマイクロコンピユータ程度の演算処理装
置にて正確に行ない得るようにしたデジタルテー
プレコーダ等の信号伝送系に最適なレベル表示装
置を提供するものである。 〔発明の概要〕 本発明に係るレベル表示装置は、上述の目的を
達成するために、第2図に基本的な構成を示すよ
うに、複数セグメントの表示素子から成る表示部
と、入力信号のエンベロープデータを検出する入
力側処理回路と、この入力側処理回路により検出
されたエンベロープデータについて上記表示部の
表示応答時間に相当する一定周期毎のエンベロー
プデータを上記表示部の各表示セグメントに対応
させるレベルエンコード処理を行う出力側処理回
路とから成る信号処理部とを備える。 そして、上記出力側処理回路は、上記表示部の
各表示セグメントに対応した複数のレベル比較デ
ータが記憶されたメモリと、上記表示部の表示応
答時間に相当する一定周期毎のエンベロープデー
タが上記入力側処理回路から供給され、このエン
ベロープデータと上記メモリから読み出されるレ
ベル比較データとを比較する比較判定手段とを備
え、上記比較判定手段の出力によつて上記表示部
の各セグメントの表示素子を駆動して、入力信号
のレベル表示を行なうようにしたことを特徴とす
る。 すなわち、第2図において、信号処理部は、入
力信号のエンベロープデータを取り出す入力側処
理回路と、上記エンベロープデータからセグメン
ト表示データを形成する出力側処理回路とから成
り、上記入力側処理回路にて得られるエンベロー
プデータを出力側処理回路に入力ポートを介して
表示部の表示応答時間に相当する一定周期毎に供
給してレベルエンコード処理を行ない、上記出力
側処理回路にて得られるセグメント表示データに
よつて出力ポートを介して表示部の各セグメント
表示素子を駆動する。上記信号処理部におけるレ
ベルエンコード処理は、一定周期毎のエンベロー
プデータについて行なうので、マイクロコンピユ
ータによつて実時間で正確に行なうことができ、
例えば入力側処理回路で16ビツトの信号処理によ
りエンベロープデータを得るようにした場合で
も、出力側処理回路では16ビツトのエンベロープ
データを上記8ビツトと下位8ビツトに分けて信
号処理することも可能である。 〔実施例〕 以下、本発明に係るレベル表示装置の具体的な
実施例について図面に従い詳細に説明する。 第3図ないし第8図に示す実施例は、本発明を
回転ヘツド式デジタルテープレコーダに適用した
ものである。 この実施例における記録再生系全体の概略的な
構成を示す第3図のブロツク図において、第1の
信号入力端子31には左チヤンネルの入力オーデ
イオ信号が供給され、第2の信号入力端子32に
は右チヤンネルの入力オーデイオ信号が供給され
る。 上記左右チヤンネルの各入力オーデイオ信号
は、各信号入力端子31,32を介してアナロ
グ・デジタルA/D変換器33に供給され、この
A/D変換器33によつてデジタル化される。上
記A/D変換器33は、上記入力オーデイオ信号
を量子化して例えば16ビツトのデジタルオーデイ
オ信号をシリアルデータとして信号処理部50に
供給する。 上記信号処理部50は、加算機能、減算機能、
排他的論理和機能やデータ比較機能等の各演算処
理機能を有する論理演算処理部34と、各種デー
タを一時記憶するRAM(Random Access
Memory)35等を備え、図示しないマイクロプ
ログラムコントローラによりプログラム制御され
て、記録動作モード時にはPCMエンコーダとし
て働き、再生動作モード時にはPCMデコーダと
して働くようになつている。この信号処理部50
は、記録動作モード時に上記A/D変換器33か
らシリアルデータとして供給されるデジタルオー
デイオ信号を第1のシリアル・パラレル(S/
P)変換器36にて16ビツトのパラレルデータに
変換し、該パラレルデータについて上記論理演算
処理部34によりPCMデータに変換するPCMエ
ンコード処理を行ない、上記PCMデータを第1
のパラレル・シリアル(P/S)変換器37にて
シリアルデータに戻してPCMオーデイオ信号と
して出力する。 そして、上記記録動作モード時に信号処理部5
0から出力されるPCMオーデイオ信号は、変調
器38から記録増幅器39を介して回転磁気ヘツ
ド40に供給され、該回転磁気ヘツド40により
磁気テープ41上の記録トラツクに記録される。 ここで、上記回転磁気ヘツド40は、一般的な
ヘリカルスキヤン方式のビデオテープレコーダと
同様に、1/60秒毎に1回転して第4図に示すよう
に磁気テープ41上の傾斜記録トラツク70をト
レースするようになつている。また、上記記録ト
ラツク70は2n個のデータブロツクに分割され
ており、n番目すなわち中央位置にあるデータブ
ロツクがコントロールデータブロツク71として
用いられている。そして、各データブロツクは、
第5図にデータ配列を示すように、ブロツク同期
ワードSYNC、ブロツクアドロレスワード
ADRS、左右各チヤンネルのPCMオーデイオワ
ードL1,R1,L2,R2,L3,R3,L4,R4、パリテ
イワードP,Q、誤り訂正ワードCRCがそれぞ
れ1ワード16ビツトで構成されている。また、再
生動作モード時には、上記磁気テープ41から回
転磁気ヘツド40にて再生した再生信号が再生増
幅器42を介して復調器43に供給され、この復
調器43にて得られる再生PCMオーデイオ信号
が上記信号処理部50に供給される。そして、こ
の信号処理部50は、上記再生PCMオーデイオ
信号を第2のS/P変換器44にてパラレルデー
タに変換し、このパラレルデータについて上記論
理演算処理部34によつてPCMデコード処理を
行ない第2のP/S変換器45を介して再生デジ
タルオーデイオ信号を得て、この再生デジタルオ
ーデイオ信号をデジタル・アナログ(D/A)変
換器46に供給する。 上記D/A変換器46は、上記信号処理部50
から供給される再生デジタルオーデイオ信号をア
ナログ化して、右左各チヤンネルの再生オーデイ
オ信号を第1および第2の信号出力端子47,4
8から出力する。 そして、この実施例では、再生動作モード時に
上記信号処理部50が単に上述のPCMデコーダ
として働くばかりでなく、各記録トラツク70毎
のPCMオーデイオ信号についてエンベロープデ
ータを形成し、その最大値を検出してレベル表示
器60に供給するレベル表示用の信号処理も行な
うようになつている。上記レベル表示器60は、
上記信号処理部50から供給されるエンベロープ
データの最大値データについてレベルエンコード
処理を行なつて、そのエンコード出力により各セ
グメント表示素子101,102,…,116を
駆動して再生オーデイオ信号の信号レベルを棒グ
ラフ表示するようになつている。 この実施例における再生オーデイオ信号のレベ
ル表示系の構成を第6図のブロツク図に示し、ま
た信号処理部50によるレベル表示用の信号処理
の動作を第7図のフローチヤートに示し、さら
に、レベル表示器60におけるレベルエンコード
処理等の表示制御動作を第8図のフローチヤート
に示してある。 すなわち、この実施例における信号処理部50
は、再生動作モード時にマイクロプログラムコン
トローラ80にレベル表示用の処理モードが予じ
めプログラムされており、各記録トラツク70毎
に再生される再生PCMオーデイオ信号について、
次のようにして最大値データVPKを検出するよ
うになつている。 この処理モードに入ると先ず第1のステツプに
てRAM35の最大値データVPK記憶場所の内容
を「0」にするとともに、RAMアドレスnを
「1」に設定する初期設定動作を行なう。ここで、
上記RAM35の次の第2のステツプでは、予じ
め上記RAM35のエンベロープデータ記憶場所
に書込まれているエンベロープデータD(n)を上記
RAMアドレスnにて読出して、論理演算処理部
34を介してデータレジスタB・Reg81に転送
するとともに、上記エンベロープデータD(n)の極
性を示すサインフラグデータSing Flagをフラグ
レジスタ82に転送する。 次の第3のステツプでは、上記サインフラグデ
ータの極性を判定する。そして、上記第3のステ
ツプにおいて、上記エンベロープデータD(n)が正
極性であると判定した場合には、第4のステツプ
に移りB・Reg81から読出されるエンベロープ
データD(n)を上記論理演算処理部34を介してそ
のまま上記B・Reg81に戻し、また、上記エン
ベロープデータD(n)が負極性であると判定した場
合には、第5のステツプに移りB・Reg81から
読出されるエンベロープデータD(n)を上記論理演
算処理部34にて極性反転して(n)を上記B・
Reg81に戻す。上記第4および第5のステツプ
の動作によつて、上記エンベロープデータD(n)の
絶対値データ|D(n)|がB・Reg81に一次記憶
される。 そして、次の第6のステツプでは、上記RAM
35から最大値データVPKを読出して、上記
B・Reg81の内容すなわち絶対値データ|D(n)
|を上記最大値データVPKから減算する演算を
上記論理演算処理部34にて行ない、その減算デ
ータを上記B・Reg81に転送するとともに、上
記減算データの極性を示すサインフラグデータを
上記フラグレジスタ82に転送する。 次の第7のステツプでは、上記減算データにつ
いて極性を判定し、上記減算データが正極性であ
るときには第8のステツプに移つて上記RAM3
5から最大値データVPKを読出して上記B・
Reg81に転送し、また、上記減算データが負極
性であるときには第9のステツプに移つて上記
B・Reg81の内容すなわち絶対値データ|D(n)
|を該B・Reg81にそのまま戻しておく。 そして、上記第10のステツプでは、上記B・
Reg81の内容をRAM35の最大値データVPK
記憶場所に書込む。 次の第11のステツプでは、RAMアドレスnが
1記録トラツク分のPCMオーデイオデータの最
終ワード数に等しいか否かの判定を行なう。そし
て、この第11のステツプにおける判定結果がNO
すなわち1記録トラツク分のPCMオーデイオ信
号の全てのエンベロープデータD(n)について最大
値検出を完了していない場合には、第12のステツ
プに移つてRAMアドレスnを1つ進めて上述の
第2のステツプの動作に戻る。 上述の第2ないし第12のステツプの各動作を繰
返し行なうことにより、上記第10のステツプの動
作によつてRAM35の最大値データVPK記憶場
所の内容が順次に最大値データに書換えられる。
そして、1記録トラツク分の再生PCMオーデイ
オ信号の全てのエンベロープデータD(n)について
最大値検出を行なうと、上記第12のステツプにお
ける判定結果がYESとなり、他の処理モードに
移行する。 また、この実施例のレベル表示器60における
表示制御動作は、1記録トラツク分の再生PCM
オーデイオ信号のエンベロープデータの最大値デ
ータVPKを1/60秒周期で上記信号処理部50よ
り取り込んで、マイクロコンピユータ83により
次のように行なわれる。 ここで、上記レベル表示器60のROM85
は、レベルアドレスN、ピークアドレスPにて指
定される各記憶場所にレベル比較データTH(N)、
レベル表示データLEVEL(N)およびピーク表示デ
ータPEAK(P)が記憶されており、第1表に示す如
き変換テーブルを形成している。
〔発明の効果〕
上述の実施例の説明から明らかなように、本発
明に係るレベル表示装置では、入力側処理回路に
より入力信号のエンベロープデータを検出し、こ
の入力側処理回路により検出されたエンベロープ
データについて、出力側処理回路により、表示部
の表示応答時間に相当する一定周期毎のエンベロ
ープデータを上記表示部の複数の表示セグメント
に対応させるレベルエンコード処理を行うので、
上記レベルエンコード処理は、表示部の表示応答
時間に相当する一定周期毎に行なえば良く、演算
処理能力の低いマイクロコンピユータ等により容
易且つ確実に実行することができる。 上記出力側処理回路では、上記入力側処理回路
から供給される表示部の表示応答時間に相当する
一定周期毎のエンベロープデータと、メモリから
読み出される上記表示部の各表示セグメントに対
応した複数のレベル比較データとを比較判定手段
により比較することにより、上記一定周期毎のレ
ベルエンコード処理を行うことができる。
【図面の簡単な説明】
第1図は一般的なデジタルテープレコーダにお
ける再生オーデイオ信号のレベル表示系の構成を
示すブロツク図である。第2図は本発明に係るレ
ベル表示装置の基本的な構成を示すブロツク図で
ある。 第3図は本発明を回転ヘツド式デジタルテープ
レコーダに適用した場合の一実施例を示すブロツ
ク図である。第4図はこの実施例における磁気テ
ープのテープフオーマツトを示す模式図である。
第5図は同じく磁気テープに記録される信号のデ
ータ配列を示す模式図である。第6図は上記実施
例における再生オーデイオ信号のレベル表示系の
具体的な構成を示すブロツク図である。第7図は
上記実施例における信号処理部のレベル表示用の
信号処理を説明するためのフローチヤートであ
る。第8図は同じくレベル表示器における表示制
御動作を説明するためのフローチヤートである。 34……論理演算処理回路、35,84……
RAM、40……磁気ヘツド、41……磁気テー
プ、50……信号処理部、60……レベル表示
器、83……マイクロコンピユータ、85……
ROM、100……表示部、101,102,
…,116……セグメント表示素子。

Claims (1)

  1. 【特許請求の範囲】 1 複数セグメントの表示素子から成る表示部
    と、 入力信号のエンベロープデータを検出する入力
    側処理回路と、この入力側処理回路により検出さ
    れたエンベロープデータについて上記表示部の表
    示応答時間に相当する一定周期毎のエンベロープ
    データを上記表示部の各表示セグメントに対応さ
    せるレベルエンコード処理を行う出力側処理回路
    とから成る信号処理部とを備え、 上記出力側処理回路は、上記表示部の各表示セ
    グメントに対応した複数のレベル比較データが記
    憶されたメモリと、上記表示部の表示応答時間に
    相当する一定周期毎のエンベロープデータが上記
    入力側処理回路から供給され、このエンベロープ
    データと上記メモリから読み出されるレベル比較
    データとを比較する比較判定手段とを備え、上記
    比較判定手段の出力によつて上記表示部の各セグ
    メントの表示素子を駆動して、入力信号のレベル
    表示を行なうようにしたことを特徴とするレベル
    表示装置。
JP10968883A 1983-06-18 1983-06-18 レベル表示装置 Granted JPS601569A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10968883A JPS601569A (ja) 1983-06-18 1983-06-18 レベル表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10968883A JPS601569A (ja) 1983-06-18 1983-06-18 レベル表示装置

Publications (2)

Publication Number Publication Date
JPS601569A JPS601569A (ja) 1985-01-07
JPH0527192B2 true JPH0527192B2 (ja) 1993-04-20

Family

ID=14516665

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10968883A Granted JPS601569A (ja) 1983-06-18 1983-06-18 レベル表示装置

Country Status (1)

Country Link
JP (1) JPS601569A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62231486A (ja) * 1986-04-01 1987-10-12 Akai Electric Co Ltd デイジタル録再機器におけるレベル表示方式

Also Published As

Publication number Publication date
JPS601569A (ja) 1985-01-07

Similar Documents

Publication Publication Date Title
CA1235492A (en) Disc playback apparatus
JPS62209777A (ja) 磁気テープの記録装置および再生装置
JPH0327994B2 (ja)
US5097364A (en) Magnetic recording and reproducing apparatus and method of recording and reproducing
JPH07101541B2 (ja) デイジタル情報信号の記録装置
JPH0527192B2 (ja)
JP2778169B2 (ja) デイジタル信号処理回路
CA2022024C (en) Decoder apparatus
JPH0527191B2 (ja)
JP2822507B2 (ja) ディジタル信号記録装置
JP2711352B2 (ja) 時間情報記録再生装置
US5084788A (en) Pcm signal reproducing/recording apparatus
JPH0650870Y2 (ja) 情報記録再生装置
JPH0138800Y2 (ja)
JP2676739B2 (ja) パックデータの検出方法
EP0644541B1 (en) Magnetic recording and reproducing apparatus and method of recording and reproducing
JPH0230105B2 (ja)
JP2519528Y2 (ja) 磁気記録制御装置
JPH0528638Y2 (ja)
JP2634407B2 (ja) デイジタルオーデイオ信号の誤り補正装置
JP2512761B2 (ja) 情報再生装置
JP2814075B2 (ja) 磁気記録再生装置
JPS62223876A (ja) Vtrのデ−タ記録方法
JPH0550067B2 (ja)
JPS62154285A (ja) 情報信号記録装置