JPH05218891A - 複数のアンテナを備えた超短波受信機のための制御装置 - Google Patents

複数のアンテナを備えた超短波受信機のための制御装置

Info

Publication number
JPH05218891A
JPH05218891A JP4179581A JP17958192A JPH05218891A JP H05218891 A JPH05218891 A JP H05218891A JP 4179581 A JP4179581 A JP 4179581A JP 17958192 A JP17958192 A JP 17958192A JP H05218891 A JPH05218891 A JP H05218891A
Authority
JP
Japan
Prior art keywords
signal
mixer
output
phase discriminator
delay circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4179581A
Other languages
English (en)
Other versions
JP3207520B2 (ja
Inventor
Harald Dr Bochmann
ボッホマン ハラルト
Ralf Eimertenbrink
アイメルテンブリンク ラルフ
Kurt Wiedemann
ヴィーデマン クルト
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Blaupunkt Werke GmbH
Original Assignee
Blaupunkt Werke GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Blaupunkt Werke GmbH filed Critical Blaupunkt Werke GmbH
Publication of JPH05218891A publication Critical patent/JPH05218891A/ja
Application granted granted Critical
Publication of JP3207520B2 publication Critical patent/JP3207520B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/02Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas
    • H04B7/04Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas
    • H04B7/08Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the receiving station
    • H04B7/0837Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the receiving station using pre-detection combining
    • H04B7/084Equal gain combining, only phase adjustments
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/02Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
  • Radio Transmission System (AREA)
  • Noise Elimination (AREA)
  • Variable-Direction Aerials And Aerial Arrays (AREA)
  • Circuits Of Receivers In General (AREA)
  • Networks Using Active Elements (AREA)
  • Selective Calling Equipment (AREA)

Abstract

(57)【要約】 (修正有) 【目的】 制御装置において選択回路の信号遅延により
影響される制御特性を改善すること。 【構成】 AM−復調器102で振幅復調された和信号
を遅延回路200を介してミクサ105,106に供給
し、さらに該遅延回路を、バンドパスフィルタ93,9
4によりミクサの入力側に惹起される信号遅延が当該遅
延回路によって補償されるように選定設計する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、例えば自動車用の、複
数のアンテナを備えた超短波受信機のための制御装置で
あって、各アンテナによって受信された信号が受信機内
で生成される搬送波と混合され、該混合により生じた制
御可能な位相を有するミクサ信号は和信号に加算され、
加算すべきミクサ信号の位相はそれぞれミクサ信号と上
記和信号との間の位相差に依存してそれぞれ制御され、
各ミクサ信号に対して位相弁別器が設けられており、該
位相弁別器には一方でミクサ信号が及び他方で和信号が
それぞれ1つのバンドパスフィルタを介して供給可能で
あり、さらに前記位相弁別器は上記位相差の正弦関数に
対する出力側と上記位相差の余弦関数に対する出力側を
有しており、該位相弁別器の複数の出力側にはそれぞれ
1つのローパスフィルタが後置接続されており、前記位
相弁別器の複数の出力側と前記ローパスフィルタとの間
には、ミクサと減算回路からなるそれぞれ1つの直列回
路が挿入接続されており、該減算回路には一方でミクサ
の出力信号が及び他方で前記位相弁別器の出力信号が供
給可能であり、さらに前記ミクサには振幅復調された和
信号が供給される、複数のアンテナを備えた超短波受信
機のための制御装置に関する。
【0002】
【従来の技術】DE−OS3741698A1号公報
(図3)から公知のこの種の制御装置では、AM−復調
器の出力信号がフィルタリングと増幅の後でミクサの入
力側に供給される。それぞれ第2のミクサ入力側は位相
弁別器の出力信号の供給を受ける。この出力信号は信号
uiとusの間の位相差の正弦波ないし余弦波に比例す
る。選択回路において基本的に不可避のほぼ5μsの信
号遅延は次のようなことの原因となる。すなわちミクサ
入力側において、位相に関する情報と振幅に関する情報
とが相互に時間的に最適にマッチングしないことの原因
となる。
【0003】
【発明が解決しようとする課題】本発明の課題は、この
種の制御装置において選択回路内の信号遅延によって損
なわれる制御特性を改善することである。
【0004】
【課題を解決するための手段】上記課題は本発明によ
り、AM−復調器で振幅復調された和信号が遅延回路を
介してミクサに供給され、該遅延回路は、バンドパスフ
ィルタによりミクサの入力側に惹起される信号遅延が当
該遅延回路によって補償されるように設定されて解決さ
れる。
【0005】または上記課題は本発明により、振幅復調
された和信号を生成するAM−復調器に、遅延回路が前
置接続されており、該遅延回路は、バンドパスフィルタ
によってミクサの入力側に惹起される信号遅延が当該遅
延回路によって補償されるように設定されて解決され
る。
【0006】本発明によって得られる利点は最適な制御
特性が制御装置によって得られることである。
【0007】本発明の有利な実施例は従属請求項に記載
される。
【0008】
【実施例】簡略化して示されている図1の制御装置で
は、そのつどのミクサ信号ui(i=1〜n)と和信号
usとの間の位相差を測定するために、両方の信号がそ
れぞれ入力側91,92及びバンドパスフィルタ93,
94を介して位相弁別器95に供給される。バンドパス
フィルタ93,94を用いることにより位相差の測定は
有効信号に制限される。バンドパスフィルタ93,94
は有効信号の位相に影響を与えるがその構成が対称的な
ため、供給される2つの信号への影響は実質的に同じで
ある。そのため測定結果における誤差は無視できる。
【0009】位相弁別器95は2つの出力側96,97
を有している。これらの出力側96,97にはそれぞれ
次のような信号が生じる。すなわち位相弁別器の2つの
入力信号間の位相角の正弦波ないし余弦波に比例する信
号が生じる。後置接続されたローパスフィルタ100,
101の出力側98,99では制御電圧が取り出し可能
である。和信号usはその他に振幅復調器102の入力
側に供給される。この場合振幅復調器102は制御され
る前置増幅器を有する。この前置増幅器と、後置接続さ
れるハイパスフィルタ103により和信号の変調度が平
均信号レベルにほとんど依存することなく検出される。
ハイパスフィルタ103の出力信号は増幅器104にお
いて係数vだけ増幅され、2つのミクサ105,106
に供給される。この2つのミクサ105,106にはさ
らに位相弁別器95の出力信号が供給される。ミクサ1
05,106の出力信号は減算回路107,108で位
相弁別器95の出力信号から減算され、その後この減算
の結果はローパスフィルタで瀘波され、出力側98,9
9から乗算器に供給される。この乗算器は加算すべきミ
クサ信号の位相を制御する。
【0010】バンドパスフィルタ93,94での信号遅
延に基づいてミクサ105,106の入力側の情報は相
互に時間的に最適にマッチングしないので、制御装置は
その制御特性に関して改善の余地がある。
【0011】本発明はこのことに用いられる。第1の構
成では、振幅復調器102の出力側からミクサ105,
106の入力側への信号路において遅延回路200が設
けられる。この遅延回路200は、バンドパスフィルタ
93,94によりミクサ105,106の入力側に惹起
される信号遅延が当該遅延回路200によって補償され
るように設定される。第2の構成では、振幅復調器10
2の入力側に遅延回路201が設けられる。この遅延回
路201も同様に、バンドパスフィルタ93,94によ
りミクサ105,106の入力側に惹起される信号遅延
が当該遅延回路201によって補償されるように選定さ
れる。
【0012】前記遅延回路200として図2によるアク
ティブ遅延回路を用いることができる。この遅延回路は
演算増幅器V1を有している。この演算増幅器V1の非
反転入力側はアースに接続されており、さらに該演算増
幅器V1の出力側は抵抗R1を介して反転入力側に接続
されている。その他に該反転入力側は抵抗R2を介して
遅延回路200の入力端子Eに接続されている。この入
力端子Eは抵抗R3を介して分圧器Pの高電位点に接続
されている。この分圧器Pはアースされており、さらに
設定可能である。この分圧器Pのタップは出力端子Aに
接続されている。分圧器Pの高電位点はその他にコンデ
ンサC1と抵抗R4からなる直列回路を介して演算増幅
器V1の出力側に接続されている。
【0013】さらに前記遅延回路200として図3によ
るオールパスフィルタを用いることが可能である。この
フィルタは演算増幅器V2を有しており、該演算増幅器
V2の出力側は一方で出力端子Aに接続され、他方で抵
抗R5を介して反転入力側に接続されている。この反転
入力側は抵抗R6を介して入力端子Eに接続されてい
る。非反転入力側はコンデンサC2を介してアースに接
続され、さらに抵抗R7を介して入力端子Eに接続され
ている。
【0014】前記遅延回路200は群遅延最適化された
図4によるパッシブローパスフィルタで構成することも
可能である。このローパスフィルタでは入力端子Eが第
1の抵抗R8と、第2の抵抗R9と、第1のインダクタ
ンスL1と、第3の抵抗R10と、第2のインダクタン
スL2とを介して出力端子Aに接続されている。第1及
び第2の抵抗R8,R9の間の接続点は第1のコンデン
サC3を介してアースに接続されている。第1のインダ
クタンスL1と第3の抵抗R10との間の接続点は第2
のコンデンサC4を介してアースに接続されている。出
力端子Aは第3のコンデンサC5を介してアースに接続
されている。
【0015】中間周波信号路に配置される遅延回路20
1に対しては群遅延最適化特性を有する図5によるバン
ドパスフィルタを用いることが可能である。このバンド
パスフィルタはインダクタンスL11,L12,L1
3,L14と、コンデンサC11,C12,C13,C
14と、減衰抵抗R11,R12,R13,R14から
構成された4つの並列共振回路を有している。これらの
並列共振回路はその基点部分で以ってアースされてい
る。入力端子E′は直列に接続された4つのコンデンサ
C21,C22,C23,C24からなる外部接続部を
有している。この場合前記コンデンサC21〜C24の
入力端子E′とは反対側の端子はそれぞれ個々のインダ
クタンスL11〜L14のタップに接続されている。出
力端子A′はインダクタンス14の誘導的出力結合部に
接続されている。
【0016】前記遅延回路200及び201の構成は、
図示の実施例に限定されないものである。
【0017】
【発明の効果】本発明によれば最適な制御特性が制御装
置によって得られる。
【図面の簡単な説明】
【図1】制御装置を示した図である。
【図2】アクティブ遅延回路を示した図である。
【図3】約5μsの群遅延特性を有するオールパスフィ
ルタを示した図である。
【図4】群遅延最適化された5段のパッシブローパスフ
ィルタを示した図である。
【図5】群遅延最適化されたバンドパスフィルタを示し
た図である。
【符号の説明】
91 入力側 92 入力側 93 バンドパスフィルタ 94 バンドパスフィルタ 95 位相弁別器 96 出力側 97 出力側 98 出力側 99 出力側 100 ローパスフィルタ 101 ローパスフィルタ 102 AM−復調器 103 ハイパスフィルタ 104 増幅器 105 ミクサ 106 ミクサ 107 減算回路 108 減算回路 200 遅延回路 201 遅延回路 ui ミクサ信号 us 和信号 V1 演算増幅器 V2 演算増幅器 E 入力端子 E′ 入力端子 A 出力端子 A′ 出力端子 P 分圧器 R1〜14 抵抗 C1〜14 コンデンサ L1〜14 インダクタンス
───────────────────────────────────────────────────── フロントページの続き (72)発明者 クルト ヴィーデマン ドイツ連邦共和国 ヒルデスハイム ビス マルクプラッツ 5

Claims (5)

    【特許請求の範囲】
  1. 【請求項1】 例えば自動車用の、複数のアンテナを備
    えた超短波受信機のための制御装置であって、 各アンテナによって受信された信号が受信機内で生成さ
    れる搬送波と混合され、 該混合により生じた制御可能な位相を有するミクサ信号
    は和信号に加算され、 加算すべきミクサ信号の位相はそれぞれミクサ信号と上
    記和信号との間の位相差に依存してそれぞれ制御され、 各ミクサ信号に対して位相弁別器が設けられており、 該位相弁別器には一方でミクサ信号が及び他方で和信号
    がそれぞれ1つのバンドパスフィルタを介して供給可能
    であり、 さらに前記位相弁別器は上記位相差の正弦関数に対する
    出力側と上記位相差の余弦関数に対する出力側を有して
    おり、該位相弁別器の複数の出力側にはそれぞれ1つの
    ローパスフィルタが後置接続されており、 前記位相弁別器の複数の出力側と前記ローパスフィルタ
    との間には、ミクサと減算回路からなるそれぞれ1つの
    直列回路が挿入接続されており、該減算回路には一方で
    ミクサの出力信号が及び他方で前記位相弁別器の出力信
    号が供給可能であり、 さらに前記ミクサには振幅復調された和信号が供給され
    る、複数のアンテナを備えた超短波受信機のための制御
    装置において、 AM−復調器(102)で振幅復調された和信号が遅延
    回路(200)を介してミクサ(105,106)に供
    給され、該遅延回路(200)は、バンドパスフィルタ
    (93,94)によりミクサ(105,106)の入力
    側に惹起される信号遅延が当該遅延回路によって補償さ
    れるように選定設計されていることを特徴とする、複数
    のアンテナを備えた超短波受信機のための制御装置。
  2. 【請求項2】 例えば自動車用の、複数のアンテナを備
    えた超短波受信機のための制御装置であって、 各アンテナによって受信された信号が受信機内で生成さ
    れる搬送波と混合され、 該混合により生じた制御可能な位相を有するミクサ信号
    は和信号に加算され、 加算すべきミクサ信号の位相はそれぞれミクサ信号と上
    記和信号との間の位相差に依存してそれぞれ制御され、 各ミクサ信号に対して位相弁別器が設けられており、 該位相弁別器には一方でミクサ信号が及び他方で和信号
    がそれぞれ1つのバンドパスフィルタを介して供給可能
    であり、 さらに前記位相弁別器は上記位相差の正弦関数に対する
    出力側と上記位相差の余弦関数に対する出力側を有して
    おり、該位相弁別器の複数の出力側にはそれぞれ1つの
    ローパスフィルタが後置接続されており、 前記位相弁別器の複数の出力側と前記ローパスフィルタ
    との間には、ミクサと減算回路からなるそれぞれ1つの
    直列回路が挿入接続されており、該減算回路には一方で
    ミクサの出力信号が及び他方で前記位相弁別器の出力信
    号が供給可能であり、 さらに前記ミクサには振幅復調された和信号が供給され
    る、複数のアンテナを備えた超短波受信機のための制御
    装置において、 振幅復調された和信号を生成するAM−復調器(10
    2)に、遅延回路(201)が前置接続されており、 該遅延回路(201)は、バンドパスフィルタ(93,
    94)によりミクサ(105,106)の入力側に惹起
    される信号遅延が当該遅延回路によって補償されるよう
    に選定設計されていることを特徴とする、複数のアンテ
    ナを備えた超短波受信機のための制御装置。
  3. 【請求項3】 前記遅延回路(200,201)の信号
    遅延は前記バンドパスフィルタ(93,94)の信号遅延
    に相応する、請求項1又は2記載の装置。
  4. 【請求項4】 前記振幅復調器(102)に後置接続さ
    れている遅延回路(200)は演算増幅器(V1)を有
    しており、該演算増幅器(V1)の非反転入力側はアー
    スに接続されており、該演算増幅器(V1)の出力側は
    抵抗(R1)を介して反転入力側に接続されており、 該反転入力側は抵抗(R2)を介して入力端子(E)に
    接続されており、該入力端子(E)は抵抗(R3)を介
    して分圧器(P)の高電位点に接続されており、該分圧
    器(P)はアースされておりかつ調整可能であり、さら
    に該分圧器(P)のタップは出力端子(A)に接続され
    ており、 さらに該分圧器(P)の高電位点は、コンデンサ(C
    1)と抵抗(R4)とからなる直列回路を介して前記演
    算増幅器(V1)の出力側に接続されている、請求項1
    記載の装置。
  5. 【請求項5】 前記振幅復調器(102)に前置接続さ
    れている遅延回路(201)は、インダクタンス(L1
    1,L12,L13,L14)とコンデンサ(C11,
    C12,C13,C14)とから構成される複数の広帯
    域の並列共振回路を有しており、 入力端子(E′)は直列に接続されている複数のコンデ
    ンサ(C21,C22,C23,C24)からなる外部
    接続部を有しており、この場合コンデンサ(C21〜C
    24)の、入力端子(E′)とは反対側の端子はそれぞ
    れ個々のインダクタンス(L11〜L14)のタップに
    接続されている、請求項2記載の装置。
JP17958192A 1991-07-08 1992-07-07 複数のアンテナを備えた超短波受信機のための制御装置 Expired - Fee Related JP3207520B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE4122520.1 1991-07-08
DE4122520A DE4122520A1 (de) 1991-07-08 1991-07-08 Steuereinrichtung fuer einen ukw-empfaenger mit mehreren antennen

Publications (2)

Publication Number Publication Date
JPH05218891A true JPH05218891A (ja) 1993-08-27
JP3207520B2 JP3207520B2 (ja) 2001-09-10

Family

ID=6435652

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17958192A Expired - Fee Related JP3207520B2 (ja) 1991-07-08 1992-07-07 複数のアンテナを備えた超短波受信機のための制御装置

Country Status (6)

Country Link
EP (1) EP0522310B1 (ja)
JP (1) JP3207520B2 (ja)
KR (1) KR100245100B1 (ja)
AT (1) ATE142827T1 (ja)
DE (2) DE4122520A1 (ja)
ES (1) ES2091978T3 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19538109A1 (de) * 1995-10-13 1997-04-17 Bayerische Motoren Werke Ag Schaltanordnung zur Steuerung eines Antennendiversitys für ein zugeordnetes Rundfunkgerät

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4539527A (en) * 1983-07-30 1985-09-03 Victor Company Of Japan, Ltd. Noise reduction by linear interpolation using a dual function amplifier circuit
DE3741698A1 (de) * 1987-12-09 1989-06-29 Blaupunkt Werke Gmbh Empfaenger fuer radiowellen mit mehreren antennen

Also Published As

Publication number Publication date
ES2091978T3 (es) 1996-11-16
EP0522310B1 (de) 1996-09-11
EP0522310A2 (de) 1993-01-13
JP3207520B2 (ja) 2001-09-10
KR100245100B1 (ko) 2000-02-15
DE59207098D1 (de) 1996-10-17
ATE142827T1 (de) 1996-09-15
EP0522310A3 (en) 1993-07-28
DE4122520A1 (de) 1993-01-14
KR930003586A (ko) 1993-02-24

Similar Documents

Publication Publication Date Title
US6236847B1 (en) Receiver and filter arrangement comprising polyphase filters
US6590400B2 (en) Inductive signature measurement circuit
US4054840A (en) FM demodulator using multiplier to which delayed and undelayed input signals are applied
JPH0797009B2 (ja) インダクタンス形変位センサ
JPH0685499B2 (ja) 高周波結合装置
US5548825A (en) Radio transmitter with active band-pass filtering
EP0909481B1 (en) Receiver and filter arrangement comprising polyphase filters
JPH05218891A (ja) 複数のアンテナを備えた超短波受信機のための制御装置
US4227156A (en) Circuit for at least two frequencies
AU752635B2 (en) Demodulator circuits
JP4775813B2 (ja) 受信ic
US3956719A (en) Variable band pass filter circuit
JPS5821963B2 (ja) クオ−ドレ−チヤ形検波装置
JPS5974710A (ja) クォードラチャ検波器
JP2956719B2 (ja) ラジオ受信機用1チップic
JP2580122B2 (ja) Fm復調回路
JPH0537268A (ja) オーデイオ信号のインターフエイス回路
JPS6133723Y2 (ja)
US20030090315A1 (en) All pass filter
SU1025009A1 (ru) Полосовой активный @ -фильтр
JPH07283692A (ja) Am受信機の電子同調回路
JPS6017959Y2 (ja) 雑音軽減装置
JPS6148239A (ja) Am受信機
JPS614335A (ja) Fmステレオ復調装置
JPH088692A (ja) Am受信機の電子同調回路

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees