JPH0519709A - 画面表示制御回路 - Google Patents

画面表示制御回路

Info

Publication number
JPH0519709A
JPH0519709A JP3198867A JP19886791A JPH0519709A JP H0519709 A JPH0519709 A JP H0519709A JP 3198867 A JP3198867 A JP 3198867A JP 19886791 A JP19886791 A JP 19886791A JP H0519709 A JPH0519709 A JP H0519709A
Authority
JP
Japan
Prior art keywords
field
screen
dot
pattern
dot pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3198867A
Other languages
English (en)
Inventor
Koichi Kawauchi
功一 川内
Hiroki Takahashi
裕樹 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP3198867A priority Critical patent/JPH0519709A/ja
Publication of JPH0519709A publication Critical patent/JPH0519709A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Transforming Electric Information Into Light Information (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】 【目的】 画面表示において、より細かな最小ドットを
得るとともに複雑な文字,記号を表示できるようにす
る。 【構成】 ドットパタ−ンを画面のフィールドにインタ
レース方式により表示する画面表示制御回路において、
画面のフィールドにおける偶数フィールドと奇数フィー
ルドとを判定するフィールド判定回路8を有し、2つの
組合せで1つの文字,記号を形成する1対の第1,第2
ドットパタ−ン11,12を第1,第2ドットパタ−ン
記憶部9,10にそれぞれ記憶し、上記フィールド判定
回路が奇数フィールドを判定するときに第1ドットパタ
−ン11を表示し、偶数フィールドを判定するときに第
2ドットパタ−ン12を表示する表示切換え手段Tを備
え、走査線1本分を垂直方向最小ビットとして画面表示
する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明はCRT等を用いた表示装
置に文字,記号をインタレース方式により表示する画面
表示制御回路、特に画面表示制御機能に関するものであ
る。
【0002】
【従来の技術】従来の画面表示制御回路の一例を図5に
示す。図において、画面表示制御回路Aは、後述するデ
ータ記憶部4に対する符号化された文字データ(この場
合の文字とは記号,数字,図形パターンを含む。)の入
出力を制御するデータ入出力制御回路1と、画面表示制
御回路Aが制御する図示しない表示装置におけるインタ
レース方式の水平同期信号及び垂直同期信号に同期し
て、表示制御に必要なタイミング信号を発生する基本制
御回路2と、このタイミング信号に同期して後述するデ
ータ記憶部4にアクセスするためのアドレス信号を出力
するアドレス制御回路3と、符号化された文字データが
各アドレスに個別に格納されるデータ記憶部4と、上記
文字データをアドレスとして設定した各アドレスに文
字,記号のドットパターンが格納されたパターン記憶部
5と、このパターン記憶部5を読み出して文字,記号の
ドットパターンを発生するパターン発生回路6と、この
パターン発生回路6が読み出したドットパターンを上記
基本制御回路2からのタイミング信号に応じてインタレ
ース方式画面表示に対応した形式のビットシリアル映像
信号にして出力する出力制御回路7とから成る。
【0003】動作は次の通りである。まず、表示位置を
検出した基本制御回路2からの信号によりアドレス制御
回路3からデータ記憶部4のアドレスが指定される。当
該アドレスに格納された文字データとしてのデジタル値
がパターン発生回路6に出力され、パターン発生回路6
はこのデジタル値に基づきパターン記憶部5をアドレス
指定してドットパターンを読み出す。パターン発生回路
が読み出したドットパターンは出力制御回路7を介して
画面に表示される。その際、ドットパターンの1行目は
画面上の第n行目の走査線に、ドットパターンの2行目
は画面上の第n+2行目の走査線に、ドットパターンの
16行目は画面上の第n+30行目の走査線にそれぞれ
走査されて画面のフィールドにおける奇数フィールドを
インタレース方式で表示し終えた後、同一のドットパタ
ーンが上記と同様にドットパターンの1行目が画面上の
第n+1行目に、ドットパターンの2行目が画面上の第
n+3行目に、というような1つおきの走査線上に走査
され、画面のフィールドにおける偶数フィールドをイン
タレース方式で表示し、図7に示す一例のような表示画
像を形成する。
【0004】
【発明が解決しようとする課題】従来の画面表示制御回
路は以上のように構成されているため、例えばチャンネ
ルや音量等の簡単な文字,記号の画面表示には適する
が、テレビ等表示装置の高機能化に伴い複雑な文字,記
号の画面表示が必要な場合、インタレース方式で画面表
示する場合偶数フィールド及び奇数フィールドの判定を
行っていなかったため、同一のドットパターンで上記2
つのフィールドを表示し、このため画面上での垂直方向
最小ドットは走査線2本分であり複雑な文字,記号を表
示することができなかった。
【0005】本発明は上記のような問題点を解消するた
めになされたもので、より細かな最小ドットを得るとと
もに複雑な文字,記号を画面に表示できる画面表示制御
回路を得ることを目的とする。
【0006】
【課題を解決するための手段】本発明に係る画面表示制
御回路は、上記偶数フィールドと奇数フィールドとを判
定するフィールド判定回路を有し、上記パターン記憶部
には2つの組合せで1つの文字,記号を形成するように
あらかじめ設定された1対の第1,第2ドットパターン
を記憶するように構成し、上記フィールド判定回路が奇
数フィールドを判定するときに第1ドットパターンを表
示し、偶数フィールドを判定するときに第2ドットパタ
ーンを表示する表示切換え手段を備えた。
【0007】
【作用】本発明に係る画面表示制御回路は、2つの組合
せで1つの文字,記号を形成する1対の第1,第2ドッ
トパターンをパターン記憶部に記憶して、上記フィール
ド判定回路が奇数フィールドを判定するときに第1ドッ
トパターンを、偶数フィールドを判定するときに第2ド
ットパターンを表示切換え手段により交互に出力して表
示する。
【0008】
【実施例】本発明に係る画面表示制御回路の一実施例を
図1に示す。図中、図5と同じものは同一符号を付して
説明を省略する。図1において、本発明に係る画面表示
制御回路Bは、図示しない表示装置の水平同期信号をカ
ウンタで数えることで画面のフィールドにおける偶数フ
ィールドと奇数フィールドを判定するフィールド判定回
路8と、2つの組合せで1つの文字,記号を形成する1
対の第1,第2ドットパターン11,12をそれぞれ記
憶する第1ドットパターン記憶部9及び第2ドットパタ
ーン記憶部10から成るパターン記憶手段Mと、上記フ
ィールド判定回路8からの信号を受けて上記第1,第2
ドットパターン記憶部9,10への読み出し信号を切換
えて、上記第1,第2ドットパターンを交互に出力させ
るマルチプレクサ等を用いた表示切換え手段Tとが設け
られる。
【0009】図2は上記第1,第2ドットパターンの一
例を示し、各ドットパターン11,12の1対で、
「量」という文字を形成するもので、第1ドットパタ−
ン11は奇数フィールド表示用で上記第1ドットパター
ン記憶部9に、第2ドットパターン12は偶数フィール
ド表示用で上記第2ドットパターン記憶部10にそれぞ
れ同一アドレスで記憶され、画面上においては図中の1
3,14で示すように走査される。
【0010】本発明に係る画面表示制御回路Bの動作に
関して従来のものと異なる点を以下に述べる。データ記
憶部4から出力される文字データのデジタル値に基づき
パターン発生回路6はマルチプレクサ等の表示切換え手
段Tを介してパターン記憶手段Mをアドレス指定する
が、フィールド判定回路8のフィールド判定信号を受け
る表示切換え手段Tは、奇数フィールドが判定されると
き上記第1ドットパターン記憶部9を選択して第1ドッ
トパターン11を出力させて表示し、次に偶数フィール
ドが判定されるとき上記第2ドットパターン記憶部10
を選択して第2ドットパターン12を出力させて表示
し、図3に示す一例のような表示画像が画面上に形成さ
れる。
【0011】本発明に係る画面表示制御回路Bの他の実
施例を図4に示す。図1と同じものは同一の符号を付し
て説明を省略する。図4においてパターン記憶手段Mは
1つのパターン記憶部15で構成され、1つの文字,記
号を形成する第1,第2ドットパターンが連続したアド
レスに記憶される。フィールド判定回路8が奇数フィー
ルドを判定するとき、パターン発生回路6はパターン記
憶部15をアドレス指定して第1ドットパターンを読み
出し、次に偶数フィールドを判定するとき、パターン発
生回路6はラッチしておいた第1ドットパターンのアド
レスをインクリメントしてパターン記憶部15をアドレ
ス指定し第2ドットパターンを読み出す。ここではパタ
ーン発生回路6が上記表示切換え手段Tの機能を代替
し、1つのパターン記憶部15でパターン記憶手段Mを
構成するので、従来例の構成をあまり変えずに第1の実
施例と同様の効果が得られる。
【0012】尚、第2の実施例においては1対の第1,
第2ドットパターンはパターン記憶部15の連続するア
ドレスに記憶されるが、1対の第1,第2ドットパター
ンをすべてパターン記憶部15の一定値分だけ隔てたア
ドレスにそれぞれ記憶し、奇数フィールド判定時に読み
出した第1ドットパターンのアドレスをラッチしてお
き、偶数フィールド判定時にはこのラッチされたアドレ
スに上記一定値を加えてアドレス指定し第2ドットパタ
ーンを読み出すようにしてもよく、そうすることによっ
て従来例で用いた文字データがそのまま使用でき、ソフ
トウェアの互換性もよい。
【0013】
【発明の効果】本発明によれば、画面のフィールドにお
ける偶数フィールドと奇数フィールドとを判定するフィ
ールド判定回路を有し、かつ上記パターン記憶部には2
つの組合せで1つの文字,記号を形成するようにあらか
じめ設定された1対の第1,第2ドットパターンを記憶
するように構成し、上記フィールド判定回路が奇数フィ
ールドを判定するときに第1ドットパターンを表示し、
偶数フィールドを判定するときに第2ドットパターンを
表示する表示切換え手段を備えたので、画面上での垂直
方向最小ドットは走査線1本分となり、複雑な文字,記
号を表示することができる。
【図面の簡単な説明】
【図1】本発明に係る画面表示制御回路の一実施例を示
すブロック図である。
【図2】本発明に係る第1,第2ドットパターンの一例
を示す図である。
【図3】本発明に係る第1,第2ドットパターンによっ
て形成される表示画像の一例を示す図である。
【図4】本発明に係る画面表示制御回路の他の実施例を
示すブロック図である。
【図5】従来の画面表示制御回路の一例を示すブロック
図である。
【図6】従来のドットパターンの記憶状態の一例を示す
図である。
【図7】従来のドットパターンによって形成される表示
画像の一例を示す図である。
【符号の説明】
4 データ記憶部 5 パターン記憶部 6 パターン発生回路 8 フィールド判定回路 9 第1ドットパターン記憶部 10 第2ドットパターン記憶部 T 表示切換え手段

Claims (1)

  1. 【特許請求の範囲】 【請求項1】 データ記憶部から出力されるデジタル値
    に基づきパターン記憶部をアドレス指定してドットパタ
    ーンを読出すパタ−ン発生回路を備え、上記ドットパタ
    ーンを画面のフィールドにインタレース方式により表示
    する画面表示制御回路において、上記画面のフィールド
    における偶数フィールドと奇数フィールドとを判定する
    フィールド判定回路を有し、かつ上記パターン記憶部に
    は2つの組合せで1つの文字,記号を形成するようにあ
    らかじめ設定された1対の第1,第2ドットパターンを
    記憶するように構成し、上記フィールド判定回路が奇数
    フィールドを判定するときに第1ドットパターンを表示
    し、偶数フィールドを判定するときに第2ドットパター
    ンを表示する表示切換え手段を備えたことを特徴とする
    画面表示制御回路。
JP3198867A 1991-07-12 1991-07-12 画面表示制御回路 Pending JPH0519709A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3198867A JPH0519709A (ja) 1991-07-12 1991-07-12 画面表示制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3198867A JPH0519709A (ja) 1991-07-12 1991-07-12 画面表示制御回路

Publications (1)

Publication Number Publication Date
JPH0519709A true JPH0519709A (ja) 1993-01-29

Family

ID=16398247

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3198867A Pending JPH0519709A (ja) 1991-07-12 1991-07-12 画面表示制御回路

Country Status (1)

Country Link
JP (1) JPH0519709A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07264516A (ja) * 1994-01-07 1995-10-13 Goldstar Electron Co Ltd 飛越走査方式のオンスクリーンディスプレー回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07264516A (ja) * 1994-01-07 1995-10-13 Goldstar Electron Co Ltd 飛越走査方式のオンスクリーンディスプレー回路

Similar Documents

Publication Publication Date Title
US4200869A (en) Data display control system with plural refresh memories
JP2641478B2 (ja) 映像表示方法
JPH08163457A (ja) オンスクリ−ン表示装置及びオンスクリ−ン表示方法
US6040868A (en) Device and method of converting scanning pattern of display device
KR100221742B1 (ko) 영상표시장치
JP3154190B2 (ja) 汎用走査周期変換装置
JPH0519709A (ja) 画面表示制御回路
CA2017600C (en) Apparatus for superimposing character patterns in accordance with dot-matrix on video signals
JP3259627B2 (ja) 走査線変換装置
JP3259628B2 (ja) 走査線変換装置
JPS61172484A (ja) ビデオフイ−ルドデコ−ダ
JP3369960B2 (ja) オンスクリーン機能を具えた画像表示装置及び画像表示方法
US6339452B1 (en) Image display device and image displaying method
JP2908870B2 (ja) 画像記憶装置
KR100269227B1 (ko) 비월주사형식영상에서비비월주사형식영상으로의변환장치및방법
JP3003734B2 (ja) 表示制御装置
JP2740579B2 (ja) 表示制御装置
KR100196845B1 (ko) 컴퓨터와텔레비젼의영상신호인터페이스장치
JP3717590B2 (ja) プロンプターの映像信号処理装置
JPH09294249A (ja) 走査線変換装置
JPH09204158A (ja) 画像表示装置、画像表示方法及び画像サンプリング方法
JPH0744702B2 (ja) テレビ信号発生装置
KR20050024188A (ko) 화상 신호 처리 회로
KR980013374A (ko) 비디오신호 주사변환장치
JPH10282947A (ja) オンスクリーン表示装置