JPH0471034U - - Google Patents
Info
- Publication number
- JPH0471034U JPH0471034U JP1990057979U JP5797990U JPH0471034U JP H0471034 U JPH0471034 U JP H0471034U JP 1990057979 U JP1990057979 U JP 1990057979U JP 5797990 U JP5797990 U JP 5797990U JP H0471034 U JPH0471034 U JP H0471034U
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- inverter string
- output
- gate
- obtaining
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000000295 complement effect Effects 0.000 claims 2
- 230000003111 delayed effect Effects 0.000 claims 2
- 238000010586 diagram Methods 0.000 description 7
Landscapes
- Pulse Circuits (AREA)
Description
第1図は、本考案の一実施例を示す図、第2図
は第1図の波形図、第3図は本考案の他の実施例
を示す図、第4図は第3図の波形図、第5図は従
来の遅延回路を示す図、第6図は第5図の波形図
、第7図は第5図の回路図である。 1〜4,11〜14,21〜24……インバー
タ、10,20……MOSトランジスタ。
は第1図の波形図、第3図は本考案の他の実施例
を示す図、第4図は第3図の波形図、第5図は従
来の遅延回路を示す図、第6図は第5図の波形図
、第7図は第5図の回路図である。 1〜4,11〜14,21〜24……インバー
タ、10,20……MOSトランジスタ。
Claims (1)
- 【実用新案登録請求の範囲】 (1) 複数の相補型インバータが直列接続され、
このインバータ列の出力側にトランジスタを介し
て接地電位が与えられると共に、 上記トランジスタのゲートが上記インバータ列
の入力側に接続されてなり、 上記インバータ列の入力側に与えられる信号に
対して立上がりのタイミングが遅れた出力を得る
ことを特徴とする遅延回路。 (2) 複数の相補型インバータが直列接続され、
このインバータ列の出力側にトランジスタを介し
て電源電位が与えられると共に、 上記トランジスタのゲートが上記インバータ列
の入力側に接続されてなり、 上記インバータ列の入力側に与えられる信号に
対して立下がりのタイミングが遅れた出力を得る
ことを特徴とする遅延回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1990057979U JPH0471034U (ja) | 1990-05-31 | 1990-05-31 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1990057979U JPH0471034U (ja) | 1990-05-31 | 1990-05-31 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0471034U true JPH0471034U (ja) | 1992-06-23 |
Family
ID=31791681
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP1990057979U Pending JPH0471034U (ja) | 1990-05-31 | 1990-05-31 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0471034U (ja) |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS59165518A (ja) * | 1983-03-10 | 1984-09-18 | Onkyo Corp | 遅延回路 |
| JPS59165517A (ja) * | 1983-03-10 | 1984-09-18 | Onkyo Corp | 遅延回路 |
| JPS63211196A (ja) * | 1987-02-27 | 1988-09-02 | Hitachi Ltd | 半導体集積回路装置 |
-
1990
- 1990-05-31 JP JP1990057979U patent/JPH0471034U/ja active Pending
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS59165518A (ja) * | 1983-03-10 | 1984-09-18 | Onkyo Corp | 遅延回路 |
| JPS59165517A (ja) * | 1983-03-10 | 1984-09-18 | Onkyo Corp | 遅延回路 |
| JPS63211196A (ja) * | 1987-02-27 | 1988-09-02 | Hitachi Ltd | 半導体集積回路装置 |