JPH0453469B2 - - Google Patents
Info
- Publication number
- JPH0453469B2 JPH0453469B2 JP62213286A JP21328687A JPH0453469B2 JP H0453469 B2 JPH0453469 B2 JP H0453469B2 JP 62213286 A JP62213286 A JP 62213286A JP 21328687 A JP21328687 A JP 21328687A JP H0453469 B2 JPH0453469 B2 JP H0453469B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- frame synchronization
- data
- channel
- conversion
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Dc Digital Transmission (AREA)
Description
〔概要〕
D/A変換回路とA/D変換回路を用いた多値
直交振幅復調方式に関し、 どの入力も同じ伝送品質のパスを持てるように
することを目的とし、 送信側で、複数チヤンネルの各チヤンネルを2
進数の第1位、第2位、第3位、……に割当て、
各チヤンネルからそれぞれ取込んだデータビツト
で2進数を構成し、それをD/A変換し、直交振
幅変調してその変調波を送信し、受信側で該変調
波を受信し、直交振幅復調し、その復調波をA/
D変換して前記複数チヤンネルのデータを再生す
る多値直交振幅変復調方式において、送信側の
D/A変換回路の前にフレーム同期パルス挿入回
路とセレクタ回路を設け、また受信のA/D変換
回路の後にフレーム同期回路とセレクタ回路を設
け、送信側では前記挿入回路により各チヤンネル
のデータにフレーム同期パルスを挿入し、そして
セレクタ回路によりフレームデータ単位で前記割
当ての循環的変更を行ない、受信側では、フレー
ム同期回路によりフレーム同期信号を得、これに
従つてセレクタ回路を動作させてA/D変換出力
を各チヤンネルのデータに戻す構成とする。 〔産業上の利用分野〕 本発明は、D/A変換回路とA/D変換回路を
用いた多値直交振幅変復調方式に関する。 〔従来の技術〕 第2図に上記種類(本例では64値)の変復調方
式の概要を示す。6個の2値入力デイジタル信号
(各チヤンネルのデータ)D1IN〜D6INは各3個
の2組D1IN〜D3INとD4IN〜D6INにされて
各々のデイジタル/アナログ(D/A)変換回路
10a,10bに入力され、8値の振幅変調波信
号A1,A2に変換される。これらの信号A1,
A2は直交振幅変調部12に入力し、必要に応じ
て帯域制限されたのち搬送波を変調して、64値直
交振幅変調波を出力する。 受信側ではこれを直交振幅復調部14に入力
し、搬送波再生回路によつて再生した再生搬送波
で復調し、復調出力B1,B2をアナログ/デイ
ジタル(A/D)変換回路16a,16bに力し
かつクロツク再生回路によつて再生した再生クロ
ツクCLKを該変換回路に入力して、該クロツク
によりデイジタル信号D1 0UT〜D6 0UTに変換
し、出力する。 D/A変換器10a,10bは入力する3個の
2値デイジタル信号と各信号から1ビツトずつと
つて3ビツトの2進数とし、これをD/A変換す
る。2値入力デイジタル信号D1IN〜D3INの各
1ビツトは、D1が3ビツト2進数の最上位、D2
が中間位、D3が最下値として扱われ、従つて
D/A変換出力A1は次表のようになる。
直交振幅復調方式に関し、 どの入力も同じ伝送品質のパスを持てるように
することを目的とし、 送信側で、複数チヤンネルの各チヤンネルを2
進数の第1位、第2位、第3位、……に割当て、
各チヤンネルからそれぞれ取込んだデータビツト
で2進数を構成し、それをD/A変換し、直交振
幅変調してその変調波を送信し、受信側で該変調
波を受信し、直交振幅復調し、その復調波をA/
D変換して前記複数チヤンネルのデータを再生す
る多値直交振幅変復調方式において、送信側の
D/A変換回路の前にフレーム同期パルス挿入回
路とセレクタ回路を設け、また受信のA/D変換
回路の後にフレーム同期回路とセレクタ回路を設
け、送信側では前記挿入回路により各チヤンネル
のデータにフレーム同期パルスを挿入し、そして
セレクタ回路によりフレームデータ単位で前記割
当ての循環的変更を行ない、受信側では、フレー
ム同期回路によりフレーム同期信号を得、これに
従つてセレクタ回路を動作させてA/D変換出力
を各チヤンネルのデータに戻す構成とする。 〔産業上の利用分野〕 本発明は、D/A変換回路とA/D変換回路を
用いた多値直交振幅変復調方式に関する。 〔従来の技術〕 第2図に上記種類(本例では64値)の変復調方
式の概要を示す。6個の2値入力デイジタル信号
(各チヤンネルのデータ)D1IN〜D6INは各3個
の2組D1IN〜D3INとD4IN〜D6INにされて
各々のデイジタル/アナログ(D/A)変換回路
10a,10bに入力され、8値の振幅変調波信
号A1,A2に変換される。これらの信号A1,
A2は直交振幅変調部12に入力し、必要に応じ
て帯域制限されたのち搬送波を変調して、64値直
交振幅変調波を出力する。 受信側ではこれを直交振幅復調部14に入力
し、搬送波再生回路によつて再生した再生搬送波
で復調し、復調出力B1,B2をアナログ/デイ
ジタル(A/D)変換回路16a,16bに力し
かつクロツク再生回路によつて再生した再生クロ
ツクCLKを該変換回路に入力して、該クロツク
によりデイジタル信号D1 0UT〜D6 0UTに変換
し、出力する。 D/A変換器10a,10bは入力する3個の
2値デイジタル信号と各信号から1ビツトずつと
つて3ビツトの2進数とし、これをD/A変換す
る。2値入力デイジタル信号D1IN〜D3INの各
1ビツトは、D1が3ビツト2進数の最上位、D2
が中間位、D3が最下値として扱われ、従つて
D/A変換出力A1は次表のようになる。
この従来の多値直交振幅変復調方式では、変調
波に加わる歪や雑音による誤り率がD1 0UT〜
D6 0UTで(各パスで)差がある、という問題が
ある。これは表1などから明らかなように、
D1IN、D4INは3ビツト2進数の第3位(4の
位)、D2IN,D5INは同第2位(2の位)、
D3IN,D6INは同第1位(1の位)として扱わ
れ、アナログ変換後、D1IN,D4INはD2IN,
D5INの2倍、D3IN,D6INの4倍の振幅を持つ
ている(他もこれに準ずる)事に依る。この方式
では入力D1IN D4INが最良のパスを持ち、入力
D2IN,D5INは次に良にパスを持ち、入力
D3IN,D6INは最低のパスを持つことになる。 本発明はかゝる点を改善し、どの力も同じ伝送
品質のパスを持てるようにすることを目的とする
ものである。 〔問題点を解決するための手段〕 上記目的は、送信側で、複数チヤンネルの各チ
ヤンネルを2進数の第1位、第2位、第3位、…
…に割当て、各チヤンネルからそれぞれ取込んだ
データビツトで2進数を構成し、それをD/A変
換し、直交振幅変調してその変調波を送信し、受
信側で該変調波を受信し、直交振幅復調し、その
復調波をA/D変換して前記複数チヤンネルのデ
ータを再生する多値直交振幅変復調方式におい
て、送信側のD/A変換回路10a,10bの前
にフレーム同期パルス挿入回路18とセレクタ回
路20を設け、また受信のA/D変換回路16
a,16bの後にフレーム同期回路24とセレク
タ回路28を設け、送信側では前記挿入回路18
により各チヤンネルのデータにフレーム同期パル
スを挿入し、そのセレクタ回路20によりフレー
ムデータ単位で前記割当ての循環的変更を行な
い、受信側では、フレーム同期回路24によりフ
レーム同期信号を得、これに従つてセレクタ回路
28を動作させてA/D変換出力を各チヤンネル
のデータに戻す構成とすることにより達成され
る。 〔作用〕 この構成によれば、各チヤンネルのデータは逐
次切換えられて全パスを通るようにされるので、
どのチヤンネルも同じ伝送品質を与えられること
ができる。 〔実施例〕 第1図は本発明の実施例を示す。(a)は変調系、
(b)は復調系であり、第2図と同じ部分には同じ符
号が付してある。第2図と比較すれば明らかなよ
うに本発明では変調系にフレーム同期パルス挿入
回路18、セレクタ回路20、およびパルスパタ
ーン発生器22を設け、また復調系にフレーム同
期回路24、パルスパターン発生器26、および
セレクタ回路28を設ける。 変調系では、入力デイジタル信号D1IN〜
D6INに、パルスパターン発生器22にて作られ
るフレーム同期パルスFを回路18にて挿入し、
この状態で各入力D1IN〜D6INをセレクタ回路
20にて逐次切換える。セレクタ回路20の出力
DA〜DFは次表の如くなる。
波に加わる歪や雑音による誤り率がD1 0UT〜
D6 0UTで(各パスで)差がある、という問題が
ある。これは表1などから明らかなように、
D1IN、D4INは3ビツト2進数の第3位(4の
位)、D2IN,D5INは同第2位(2の位)、
D3IN,D6INは同第1位(1の位)として扱わ
れ、アナログ変換後、D1IN,D4INはD2IN,
D5INの2倍、D3IN,D6INの4倍の振幅を持つ
ている(他もこれに準ずる)事に依る。この方式
では入力D1IN D4INが最良のパスを持ち、入力
D2IN,D5INは次に良にパスを持ち、入力
D3IN,D6INは最低のパスを持つことになる。 本発明はかゝる点を改善し、どの力も同じ伝送
品質のパスを持てるようにすることを目的とする
ものである。 〔問題点を解決するための手段〕 上記目的は、送信側で、複数チヤンネルの各チ
ヤンネルを2進数の第1位、第2位、第3位、…
…に割当て、各チヤンネルからそれぞれ取込んだ
データビツトで2進数を構成し、それをD/A変
換し、直交振幅変調してその変調波を送信し、受
信側で該変調波を受信し、直交振幅復調し、その
復調波をA/D変換して前記複数チヤンネルのデ
ータを再生する多値直交振幅変復調方式におい
て、送信側のD/A変換回路10a,10bの前
にフレーム同期パルス挿入回路18とセレクタ回
路20を設け、また受信のA/D変換回路16
a,16bの後にフレーム同期回路24とセレク
タ回路28を設け、送信側では前記挿入回路18
により各チヤンネルのデータにフレーム同期パル
スを挿入し、そのセレクタ回路20によりフレー
ムデータ単位で前記割当ての循環的変更を行な
い、受信側では、フレーム同期回路24によりフ
レーム同期信号を得、これに従つてセレクタ回路
28を動作させてA/D変換出力を各チヤンネル
のデータに戻す構成とすることにより達成され
る。 〔作用〕 この構成によれば、各チヤンネルのデータは逐
次切換えられて全パスを通るようにされるので、
どのチヤンネルも同じ伝送品質を与えられること
ができる。 〔実施例〕 第1図は本発明の実施例を示す。(a)は変調系、
(b)は復調系であり、第2図と同じ部分には同じ符
号が付してある。第2図と比較すれば明らかなよ
うに本発明では変調系にフレーム同期パルス挿入
回路18、セレクタ回路20、およびパルスパタ
ーン発生器22を設け、また復調系にフレーム同
期回路24、パルスパターン発生器26、および
セレクタ回路28を設ける。 変調系では、入力デイジタル信号D1IN〜
D6INに、パルスパターン発生器22にて作られ
るフレーム同期パルスFを回路18にて挿入し、
この状態で各入力D1IN〜D6INをセレクタ回路
20にて逐次切換える。セレクタ回路20の出力
DA〜DFは次表の如くなる。
以上説明したように本発明によれば、送信側で
時分割にパスを切換え、受信側で元に戻すという
処理を行なうので、多値直交振幅変復調伝送方式
における出力デイジタル信号のチヤンネル間に生
じる誤り率の差がなくなる。
時分割にパスを切換え、受信側で元に戻すという
処理を行なうので、多値直交振幅変復調伝送方式
における出力デイジタル信号のチヤンネル間に生
じる誤り率の差がなくなる。
第1図は本発明方式を示すブロツク図、第2図
は従来方式を示すブロツク図である。 第1図でD1IN〜D6INは各チヤンネルのデー
タ、Fはフレーム同期パルス、D1 0UT〜D6
0UTは受信された各チヤンネルのデータである。
は従来方式を示すブロツク図である。 第1図でD1IN〜D6INは各チヤンネルのデー
タ、Fはフレーム同期パルス、D1 0UT〜D6
0UTは受信された各チヤンネルのデータである。
Claims (1)
- 【特許請求の範囲】 1 送信側で、複数チヤンネルの各チヤンネルを
2進数の第1位、第2位、第3位、……に割当
て、各チヤンネルからそれぞれ取込んだデータビ
ツトで2進数を構成し、それをD/A変換し、直
交振幅変調してその変調波を送信し、 受信側で該変調波を受信し、直交振幅復調し、
その復調波をA/D変換して前記複数チヤンネル
のデータを再生する多値直交振幅変復調方式にお
いて、 送信側のD/A変換回路10a,10bの前に
フレーム同期パルス挿入回路18とセレクタ回路
20を設け、また受信のA/D変換回路16a,
16bの後にフレーム同期回路24とセレクタ回
路28を設け、 送信側では前記挿入回路18により各チヤンネ
ルのデータにフレーム同期パルスを挿し、そして
セレクタ回路20によりフレームデータ単位で前
記割当ての循環的変更を行ない、 受信側では、フレーム同期回路24によりフレ
ーム同期信号を得、これに従つてセレクタ回路2
8を動作させてA/D変換出力を各チヤンネルの
データに戻すことを特徴とする多値直交振幅変復
調方式。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP62213286A JPS6455942A (en) | 1987-08-27 | 1987-08-27 | Multi-value quadrature amplitude modulation demodulation system |
| US07/231,487 US4888792A (en) | 1987-08-27 | 1988-08-12 | Multi-level quadrature amplitude modulation and demodulation system |
| DE3828864A DE3828864A1 (de) | 1987-08-27 | 1988-08-25 | Mehrstufen-quadraturamplitudenmodulations- und demodulationssystem |
| CA000575782A CA1295701C (en) | 1987-08-27 | 1988-08-26 | Multi-level quadrature apmlitude modulation and demodulation system |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP62213286A JPS6455942A (en) | 1987-08-27 | 1987-08-27 | Multi-value quadrature amplitude modulation demodulation system |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS6455942A JPS6455942A (en) | 1989-03-02 |
| JPH0453469B2 true JPH0453469B2 (ja) | 1992-08-26 |
Family
ID=16636599
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP62213286A Granted JPS6455942A (en) | 1987-08-27 | 1987-08-27 | Multi-value quadrature amplitude modulation demodulation system |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US4888792A (ja) |
| JP (1) | JPS6455942A (ja) |
| CA (1) | CA1295701C (ja) |
| DE (1) | DE3828864A1 (ja) |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP0587620B1 (en) * | 1991-06-03 | 1998-01-07 | BRITISH TELECOMMUNICATIONS public limited company | Radio system |
| DE19639309B4 (de) * | 1996-09-25 | 2013-12-05 | Rohde & Schwarz Gmbh & Co. Kg | Verfahren zum Bestimmen der zeitlichen Lage einer Synchronisationsfolge in einem empfangenen Datenstrom mittels Rahmensynchronisation |
| JP2001024565A (ja) * | 1999-07-08 | 2001-01-26 | Fujitsu Ltd | 複数回線の無瞬断切替え制御器を有する伝送システム |
| JP3506330B2 (ja) * | 2000-12-27 | 2004-03-15 | 松下電器産業株式会社 | データ送信装置 |
| CA2406234C (en) | 2001-02-21 | 2005-06-28 | Alexander Golitschek | Hybrid arq method with signal constellation rearrangement |
| DE60114849T2 (de) | 2001-11-16 | 2006-04-20 | Matsushita Electric Industrial Co., Ltd., Kadoma | ARQ Sendewiederholung mit Anforderungswiederholungs-Schema das mehrere Redundanz-Versionen verwendet und Empfänger/Sender dafür |
| EP1313248B1 (en) | 2001-11-16 | 2005-08-31 | Matsushita Electric Industrial Co., Ltd. | Hybrid ARQ method for packet data transmission |
| WO2014074301A1 (en) | 2012-11-06 | 2014-05-15 | The Regents Of The University Of California | Self track scheme for multi frequency band serializer de-serializer i/o circuits |
Family Cites Families (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3978407A (en) * | 1975-07-23 | 1976-08-31 | Codex Corporation | Fast start-up adaptive equalizer communication system using two data transmission rates |
| JPS5547754A (en) * | 1978-10-03 | 1980-04-04 | Nec Corp | Modulation and demodulation system of digital multi- value and multi-phase |
| US4494239A (en) * | 1982-05-26 | 1985-01-15 | At&T Bell Laboratories | Frame synchronization and phase ambiguity resolution in QAM transmission systems |
| CA1232022A (en) * | 1983-11-30 | 1988-01-26 | Eisuke Fukuda | Radio communication system |
| JPS6177452A (ja) * | 1984-09-25 | 1986-04-21 | Nec Corp | 多値直交振幅変調方法および装置 |
| DE3528454A1 (de) * | 1985-08-08 | 1987-02-19 | Deutsche Bundespost | Scrambler bzw. descrambler fuer die k(pfeil hoch)2(pfeil hoch)-, insbesondere 16-qam-signalverarbeitung |
| CA1257664A (en) * | 1985-11-21 | 1989-07-18 | Yasuharu Yoshida | MULTILEVEL MODULATOR CAPABLE OF PRODUCING A MULTILEVEL QUADRATURE AMPLITUDE MODULATED SIGNAL HAVING (2.SUP.N .alpha.) OUTPUT SIGNAL POINTS |
-
1987
- 1987-08-27 JP JP62213286A patent/JPS6455942A/ja active Granted
-
1988
- 1988-08-12 US US07/231,487 patent/US4888792A/en not_active Expired - Lifetime
- 1988-08-25 DE DE3828864A patent/DE3828864A1/de active Granted
- 1988-08-26 CA CA000575782A patent/CA1295701C/en not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| CA1295701C (en) | 1992-02-11 |
| US4888792A (en) | 1989-12-19 |
| JPS6455942A (en) | 1989-03-02 |
| DE3828864C2 (ja) | 1992-07-09 |
| DE3828864A1 (de) | 1989-03-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5204877A (en) | Spread spectrum modulating device | |
| US6243422B1 (en) | Waveform shaping method and equipment | |
| US3805191A (en) | Phase-amplitude multiple digital modulation system | |
| US3392238A (en) | Am phase-modulated polybinary data transmission system | |
| US4355397A (en) | Full duplex communication system for voice grade channels | |
| JPS585620B2 (ja) | ビット系列伝送方法 | |
| EP0687074A2 (en) | Spread spectrum communication method | |
| US4109101A (en) | Correlative converter between a 2n -ary code sequence and a 2n+1 -phase carrier pulse sequence | |
| US20030194017A1 (en) | Multilevel data encoding and modulation technique | |
| JPH0453469B2 (ja) | ||
| US4086587A (en) | Apparatus and method for generating a high-accuracy 7-level correlative signal | |
| US4721928A (en) | Multilevel modulator capable of producing a multilevel quadrature amplitude modulated signal having (2n +α) output signal points | |
| KR19990014029A (ko) | 변복조 방식 및 변복조 장치 | |
| US3602647A (en) | Control signal transmission in time division multiplex system communications | |
| JP3512025B2 (ja) | 多値変復調装置と多値変復調通信システムおよびその変復調プログラムならびに変復調方法 | |
| JP2751633B2 (ja) | 多値変復調通信方法及びそのシステム | |
| US4285062A (en) | Digital multi-level multi-phase modulation communication system | |
| JP2003134184A (ja) | 多値変調装置と多値復調装置と多値変復調通信システムおよびその変復調プログラムならびに変復調方法 | |
| Lender | Correlative data transmission with coherent recovery using absolute reference | |
| WO1999022472A1 (en) | Technique to encode multiple digital data streams in limited bandwidth for transmission in a single medium | |
| JP2548932B2 (ja) | 多値qam通信システム | |
| EP0220705B1 (en) | Quadriphase phase modulation system | |
| JP2751632B2 (ja) | 多値変復調通信システム及びその方法 | |
| JP2713443B2 (ja) | 多値変調における無駄ビット削除方式 | |
| JP3212209B2 (ja) | 波形整形装置及び波形整形方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| LAPS | Cancellation because of no payment of annual fees |