JPH04362894A - Color signal processor - Google Patents

Color signal processor

Info

Publication number
JPH04362894A
JPH04362894A JP13781991A JP13781991A JPH04362894A JP H04362894 A JPH04362894 A JP H04362894A JP 13781991 A JP13781991 A JP 13781991A JP 13781991 A JP13781991 A JP 13781991A JP H04362894 A JPH04362894 A JP H04362894A
Authority
JP
Japan
Prior art keywords
data
signal
phase
difference
color signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP13781991A
Other languages
Japanese (ja)
Other versions
JP3143492B2 (en
Inventor
Tsutomu Fukatsu
勉 普勝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP03137819A priority Critical patent/JP3143492B2/en
Priority to DE69221943T priority patent/DE69221943T2/en
Priority to EP92109666A priority patent/EP0518256B1/en
Publication of JPH04362894A publication Critical patent/JPH04362894A/en
Application granted granted Critical
Publication of JP3143492B2 publication Critical patent/JP3143492B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

PURPOSE:To convert a color signal without deterioration by adding the first sample having a reference phase and a phase difference, the second sample difference data having a phase opposite to that of the first sample, and the 1H delayed difference data. CONSTITUTION:From a terminal 101 a carrier color signal is input, a PLL circuit 26 extracts a color burst signal from the carrier color signal input from the terminal 101, and a latch 1 is driven by a clock SC4. C data 104 is driven by latch 2, non-inversion output latch 3, output inversion/non-inversion select latches 4 and 5 at predetermined clocks to divide C data to 4-phase data systems. Further, C data 104 are selectively added to one another by adders 6 and 7. Of divided data, difference data units between data units having a phase difference of 180 deg. are supplied to clock conversion circuits 28 and 29. Adders 10 and 11 respectively add signals 113 and 115 delayed by 1H with line memories 8 and 9 and outputs 7 having no delay together. According to this constitution, without signal deterioration, mutual conversion can be done between the carrier color signal and the color difference signal.

Description

【発明の詳細な説明】[Detailed description of the invention]

【0001】0001

【産業上の利用分野】本発明は搬送色信号を処理する色
信号処理装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a color signal processing device for processing a carrier color signal.

【0002】0002

【従来の技術】輝度信号と搬送色信号とにより構成され
ている複合画像信号に対し、例えばフィールドメモリ等
を用いて、ノイズ低減等のディジタル処理を行なう場合
には、搬送色信号は色差信号等のベースバンド信号に復
調した後に前記処理を行なった方が搬送色信号の位相等
を考慮せずに行えるため有利である。
2. Description of the Related Art When digital processing such as noise reduction is performed on a composite image signal composed of a luminance signal and a carrier color signal using, for example, a field memory, the carrier color signal is a color difference signal, etc. It is advantageous to perform the above processing after demodulating the baseband signal into a baseband signal because it can be performed without considering the phase of the carrier color signal.

【0003】この場合、搬送色信号の色差信号への復調
は、搬送色信号のカラーバースト信号に位相同期したサ
ンプリングクロックによって、当該搬送色信号を直接ア
ナログ・ディジタル(A/D)変換する事により、ディ
ジタル信号形態のベースバンド色差信号を得ている。
In this case, the carrier color signal is demodulated into a color difference signal by directly analog-to-digital (A/D) converting the carrier color signal using a sampling clock phase-synchronized with the color burst signal of the carrier color signal. , a baseband color difference signal in the form of a digital signal is obtained.

【0004】以下、PAL方式のカラーテレビジョン信
号を例として、上述の復調処理動作を詳細に説明する。
The above-mentioned demodulation processing operation will be explained in detail below using a PAL color television signal as an example.

【0005】PAL方式のカラーテレビジョン信号より
分離された搬送色信号Cをカラーバースト信号の4倍の
周波数に位相同期したサンプリングクロックにてA/D
変換し、得られたサンプルデータを基準位相に従い、4
相に振り分け、このうち位相が180  異なるサンプ
ルデータの差をとる事により、搬送色信号を色差信号に
復調している。
[0005] The carrier color signal C separated from the PAL color television signal is A/Ded using a sampling clock whose phase is synchronized to four times the frequency of the color burst signal.
Convert the obtained sample data according to the reference phase,
The carrier color signal is demodulated into a color difference signal by dividing the sample data into phases and taking the difference between sample data whose phases differ by 180 degrees.

【0006】今、B−Y搬送波位相(0°)のサンプリ
ングクロックにより得られるサンプルデータをPBY、
位相が90°のサンプリングクロックにより得られるサ
ンプルデータをERY、位相が180°のサンプリング
クロックにより得られるサンプルデータをNBY、位相
が270°のサンプリングクロックにより得られるサン
プルデータをLRYとすると、 奇数ライン時(カラーバースト信号の位相が225°の
時) PBY=B−Y+DC ERY=R−Y+DC NBY=−(B−Y)+DC LRY=−(R−Y)+DC 偶数ライン時(カラーバースト信号の位相が135°の
時) PBY=B−Y+DC ERY=−(R−Y)+DC NBY=−(B−Y)+DC LRY=R−Y+DC となり、従って、 B−Y=(PBY−NBY)/2 R−Y=(ERY−LRY)/2  (奇数ライン時)
−(ERY−LRY)/2(偶数ライン時)となり、復
調データが得られる。
Now, the sample data obtained by the sampling clock of the BY carrier wave phase (0°) is PBY,
If the sample data obtained by a sampling clock with a phase of 90° is ERY, the sample data obtained by a sampling clock with a phase of 180° is NBY, and the sample data obtained by a sampling clock with a phase of 270° is LRY, then at odd number line (When the phase of the color burst signal is 225°) PBY=B-Y+DC ERY=R-Y+DC NBY=-(B-Y)+DC LRY=-(R-Y)+DC When the phase of the color burst signal is 225° 135°) PBY=B-Y+DC ERY=-(R-Y)+DC NBY=-(B-Y)+DC LRY=R-Y+DC Therefore, B-Y=(PBY-NBY)/2 R- Y=(ERY-LRY)/2 (at odd number line)
-(ERY-LRY)/2 (for even lines), and demodulated data is obtained.

【0007】尚、ライン極性にかかわらず、同一のR−
Yデータを得るには、ライン毎にERY、LRYのサン
プリングクロックの位相を反転させるか、ライン毎にE
RY、LRYの極性を反転させる事により得る事ができ
る。
[0007]It should be noted that the same R-
To obtain Y data, either invert the phases of the ERY and LRY sampling clocks for each line, or invert the ERY and LRY sampling clocks for each line.
This can be obtained by reversing the polarities of RY and LRY.

【0008】ところで、上述の様にカラーバースト信号
の位相とサンプリングクロックの位相とが正確に一致し
ていれば、上述の処理により搬送色信号を完全な色差信
号に復調する事ができるが、実際は該カラーバースト信
号の位相に同期したサンプリングクロックを形成する際
に用いられる基準信号伝送系、PLL(PhaseLo
cked  Loop)回路系等の回路の個体偏差、電
源電圧の変動等により、サンプリングクロックの位相を
カラーバースト信号の位相すなわち復調軸と正確に一致
させる事は困難である。
By the way, if the phase of the color burst signal and the phase of the sampling clock match exactly as described above, the carrier color signal can be demodulated into a complete color difference signal by the above processing, but in reality, A reference signal transmission system, PLL (PhaseLo
It is difficult to accurately match the phase of the sampling clock with the phase of the color burst signal, that is, the demodulation axis, due to individual deviations of circuits such as the CKED LOOP circuit system, fluctuations in power supply voltage, and the like.

【0009】また、NTSC方式のカラーテレビジョン
信号では、サンプリングクロック位相と復調軸が一致し
ていなくても、その直交関係さえ保存されていれば、絶
対色相を扱う処理以外では何ら支障ないが、PAL方式
のカラーテレビジョン信号においては以下のような問題
が発生する。
Furthermore, in the case of NTSC color television signals, even if the sampling clock phase and the demodulation axis do not match, as long as the orthogonal relationship is maintained, there is no problem except in processing that handles absolute hue. The following problems occur in PAL color television signals.

【0010】今、位相角θ、振幅r、直流成分DCとす
る搬送色信号をB−Y軸、R−Y軸から位相φだけずれ
たサンプリングクロックでA/D変換すると、得られる
サンプリングデータは次の様になる。(奇数ライン時の
データには”を付し、偶数ライン時のデータには’を付
す) 奇数ライン時(カラーバースト位相が225°の時)P
BY’=r*cos(θ−φ)+DCERY’=r*s
in(θ−φ)+DCNBY’=−r*cos(θ−φ
)+DCLRY’=−r*sin(θ−φ)+DC偶数
ライン時(カラーバースト位相が135°の時)PBY
”=r*cos(θ+φ)+DCERY”=−r*si
n(θ+φ)+DCNBY”=−r*cos(θ+φ)
+DCLRY”=r*sin(θ+φ)+DC上記の結
果によれば、得られる復調データは、ライン毎に異なっ
たものとなり、ワイプあるいはフェード等の様に2つの
画面をつなぎ合わせたり、画像の相関性を利用したノイ
ズリダクション等の処理においては、色相の保存が困難
になる。
Now, when a carrier color signal having a phase angle θ, an amplitude r, and a DC component DC is A/D converted using a sampling clock shifted by a phase φ from the BY axis and the RY axis, the obtained sampling data is It will look like this: (Data for odd lines is marked with ", and data for even lines is marked with '.) For odd lines (when the color burst phase is 225°) P
BY'=r*cos(θ-φ)+DCERY'=r*s
in(θ-φ)+DCNBY'=-r*cos(θ-φ
)+DCLRY'=-r*sin(θ-φ)+DC even line (when color burst phase is 135°) PBY
”=r*cos(θ+φ)+DCERY”=-r*si
n(θ+φ)+DCNBY”=-r*cos(θ+φ)
+DCLRY”=r*sin(θ+φ)+DC According to the above results, the demodulated data obtained will be different for each line, and it will be possible to connect two screens like a wipe or fade, or change the correlation between images. In processing such as noise reduction using , it becomes difficult to preserve hue.

【0011】そこで、上述の様な問題を解決する方法と
して、以下の様に異なるライン極性の復調データの和を
とる方法が考えられる。
[0011] Therefore, as a method for solving the above-mentioned problems, a method of summing demodulated data of different line polarities as described below can be considered.

【0012】 BY(奇数ライン+偶数ライン) =(PBY’−NBY’)+(PBY”−NBY’)=
4r(cos(θ−φ)+cos(θ+φ))=4rc
osφcosθ RY(奇数ライン+偶数ライン) =(ERY”−LRY”)+(LBY”−EBY”)=
4r(sin(θ−φ)+sin(θ+φ))=4rc
osφsinθ 上記結果より各復調色信号成分は、B−Y、R−Y信号
成分に一定スカラー量4cosφが乗ぜられた形となり
、絶対色相が確定する。
BY (odd line + even line) = (PBY'-NBY') + (PBY''-NBY') =
4r(cos(θ-φ)+cos(θ+φ))=4rc
osφcosθ RY (odd line + even line) = (ERY”-LRY”) + (LBY”-EBY”) =
4r(sin(θ-φ)+sin(θ+φ))=4rc
osφsinθ From the above results, each demodulated color signal component has a form in which the BY and RY signal components are multiplied by a constant scalar amount 4cosφ, and the absolute hue is determined.

【0013】そして、色差信号をもとのC信号へ変調す
るには、復調データから反対極性データを形成し、クロ
マシーケンスに従って、B−Y、R−Y成分の正負デー
タを順次D/A変換する事により行なうが、PALカラ
ーテレビジョン方式では1ライン毎にR−Y搬送波の極
性が反転するため、D/A変換の順序は、B−Y復調デ
ータ、R−Y極性反転データ、B−Y極性反転データ、
R−Y復調データを1ライン毎に交互に行なう事になる
In order to modulate the color difference signal into the original C signal, opposite polarity data is formed from the demodulated data, and the positive and negative data of the B-Y and R-Y components are sequentially D/A converted according to the chroma sequence. However, in the PAL color television system, the polarity of the R-Y carrier wave is inverted for each line, so the order of D/A conversion is B-Y demodulated data, R-Y polarity inverted data, B- Y polarity inversion data,
The RY demodulated data is alternately performed line by line.

【0014】[0014]

【発明が解決しようとする課題】ところで、上述の様な
変復調処理により、搬送色信号をディジタルのベースバ
ンド信号に変換する事により、フィールドメモリ等を用
いる事によって、ワイプ、フェード等の画面合成処理や
画像相関性を利用した雑音低減処理、あるいは特殊再生
処理等を行なう事ができるが、該フィールドメモリ等を
用いた処理が施される信号が時間軸変動を含む信号であ
る場合には、水平同期信号を逓倍する事により得られる
基準クロックに従って、処理を行なう事により、該処理
において用いられるサンプルデータの幾何学的位置を容
易に揃える事ができる。
[Problems to be Solved by the Invention] By the way, by converting the carrier color signal into a digital baseband signal through the above-mentioned modulation and demodulation processing, screen composition processing such as wipe and fade can be performed by using field memory, etc. However, if the signal to be processed using field memory, etc. is a signal that includes time axis fluctuations, horizontal By performing processing according to a reference clock obtained by multiplying the synchronization signal, the geometric positions of sample data used in the processing can be easily aligned.

【0015】しかしながら、前述の変復調処理において
用いられる基準クロックは、例えばVTRの再生処理に
おいて行なわれる低域変換された色信号を搬送色信号に
変換する際に用いられる基準信号fSC、あるいは該変
換処理によって得られた搬送色信号のカラーバースト信
号に位相同期したクロックを用いており、該クロックは
水平同期信号を逓倍する事により得られるクロックとは
位相同期関係になく、前述の変復調処理により得られた
ベースバンド信号に対し、上述の画面合成処理、雑音低
減処理、あるいは特殊再生処理等を行なうと、夫々の処
理において用いられる基準クロックは位相同期していな
いため、ビートが発生し、処理される信号を劣化させて
しまう恐れがあった。
However, the reference clock used in the above-mentioned modulation/demodulation processing is, for example, the reference signal fSC used when converting a low frequency converted color signal into a carrier color signal in the reproduction processing of a VTR, or the reference clock used in the conversion processing. A clock that is phase-synchronized with the color burst signal of the carrier color signal obtained by the method is used, and this clock has no phase synchronization relationship with the clock obtained by multiplying the horizontal synchronization signal, but is obtained by the modulation/demodulation processing described above. When the above-mentioned screen synthesis processing, noise reduction processing, special playback processing, etc. are performed on the baseband signal, beats are generated and processed because the reference clocks used in each processing are not phase-synchronized. There was a risk that the signal would deteriorate.

【0016】本発明は簡単な構成にて、搬送色信号をビ
ート等が発生する事無しに色差信号に変換し、また変換
された色差信号を劣化させずにもとの搬送色信号に変換
する事ができる色信号処理装置を提供する事を目的とす
る。
The present invention has a simple configuration, converts a carrier color signal into a color difference signal without generating beats, and converts the converted color difference signal into the original carrier color signal without deteriorating it. The purpose of this invention is to provide a color signal processing device that can perform the following functions.

【0017】[0017]

【課題を解決するための手段】本発明の色信号処理装置
は、色信号を処理する装置であって、搬送色信号を該搬
送色信号の基準位相に位相同期したサンプリングクロッ
クにてサンプリングする事により形成されるサンプリン
グデータを入力し、入力されるサンプルデータのうち、
前記基準位相と第1の位相差を有する第1のサンプルデ
ータと前記第1のサンプルデータとは逆位相の第2のサ
ンプルデータとの差分データを形成する差分データ形成
手段と、前記差分データ形成手段により形成される差分
データのデータレートを変換し、出力するデータレート
変換手段と、前記データレート変換手段より出力される
差分データを一水平同期期間遅延する遅延手段と、前記
データレート変換手段より出力される差分データと前記
遅延手段により遅延される差分データとを加算し、出力
する加算手段とを有するものである。
[Means for Solving the Problems] A color signal processing device of the present invention is a device for processing color signals, and is capable of sampling a carrier color signal using a sampling clock phase-synchronized with a reference phase of the carrier color signal. Input the sampling data formed by, and among the input sample data,
difference data forming means for forming difference data between first sample data having a first phase difference from the reference phase and second sample data having an opposite phase to the first sample data; and the difference data forming means. data rate converting means for converting and outputting the data rate of differential data formed by the data rate converting means; delay means for delaying the differential data output from the data rate converting means by one horizontal synchronization period; The apparatus includes an adding means for adding the output difference data and the difference data delayed by the delay means and outputting the result.

【0018】[0018]

【作用】上述の構成によれば、搬送色信号をビート等が
発生する事無しに色差信号に変換し、また変換された色
差信号を劣化させずにもとの搬送色信号に変換する事が
できる様になる。
[Operation] According to the above structure, it is possible to convert a carrier color signal into a color difference signal without generating a beat or the like, and to convert the converted color difference signal into the original carrier color signal without deteriorating it. I will be able to do it.

【0019】[0019]

【実施例】以下、本発明を本発明の実施例を用いて説明
する。
EXAMPLES The present invention will be explained below using examples of the present invention.

【0020】図1は本発明の一実施例として、本発明を
適用した色信号処理装置の概略構成を示した図で、図2
及び図3は該図1に示した構成の動作を説明するための
タイミングチャートである。
FIG. 1 is a diagram showing a schematic configuration of a color signal processing device to which the present invention is applied as an embodiment of the present invention, and FIG.
3 is a timing chart for explaining the operation of the configuration shown in FIG. 1.

【0021】図1において、1、2、14、24はラッ
チ回路、3、15は反転出力ラッチ回路、4、5、16
、17は出力反転/非反転選択ラッチ回路、6、7、1
0、11は下位桁上入力付加算器、8、9はラインメモ
リ、12はマルチプレクサ、13はデマルチプレクサ、
18、19、20は図3に示す様な論理組み合わせ回路
、21、22、27は加算器、23は選択出力回路、2
5はタイミングコントローラー、26はPLL回路、2
8、29はクロック変換回路である。
In FIG. 1, 1, 2, 14, 24 are latch circuits, 3, 15 are inverted output latch circuits, 4, 5, 16
, 17 is an output inversion/non-inversion selection latch circuit, 6, 7, 1
0 and 11 are lower digit input adders, 8 and 9 are line memories, 12 is a multiplexer, 13 is a demultiplexer,
18, 19, 20 are logical combinational circuits as shown in FIG. 3, 21, 22, 27 are adders, 23 is a selection output circuit, 2
5 is a timing controller, 26 is a PLL circuit, 2
8 and 29 are clock conversion circuits.

【0022】100はC信号を不図示のA/D変換器に
よりA/D変換する事により得られたCデータ(1サン
プル6bit)の入力端子、101はC信号の入力端子
、102は不図示の同期分離回路等により得られたカラ
ーバースト信号の区間を表わすタイミング信号の入力端
子である。
100 is an input terminal for C data (1 sample 6 bits) obtained by A/D converting the C signal by an A/D converter (not shown); 101 is an input terminal for the C signal; 102 is not shown This is an input terminal for a timing signal representing a section of a color burst signal obtained by a synchronous separation circuit or the like.

【0023】図1において、入力端子101より入力さ
れた搬送色信号からは、PLL回路26において入力端
子102より入力されるタイミング信号に従い、カラー
バースト信号が抜き出され、該PLL回路26は、この
カラーバースト信号の平均位相の4倍に位相同期したク
ロックSC4を発生し、ラッチ回路1を動作させる事に
より、該ラッチ回路1よりCデータ104を発生させる
。(図2参照、尚、図2において、データ104”は奇
数ラインのデータ、データ104’は偶数ラインのデー
タを表わし、以下同様に示す。)
In FIG. 1, a color burst signal is extracted from a carrier color signal inputted from an input terminal 101 in a PLL circuit 26 according to a timing signal inputted from an input terminal 102. A clock SC4 whose phase is synchronized to four times the average phase of the color burst signal is generated and the latch circuit 1 is operated, thereby causing the latch circuit 1 to generate C data 104. (See FIG. 2. In FIG. 2, data 104'' represents data on odd lines, data 104' represents data on even lines, and the same applies below.)

【0024】次にCデータ104はカラーバースト信号
と所定の位相差を持ち、fSC(fSCはサブキャリア
周波数)周期のクロックSCA、SCB、SCC、SC
Dによって、ラッチ回路2、反転出力ラッチ回路3、出
力反転/非反転選択ラッチ回路4、5を動作させる事に
より4つの位相毎のデータ系列に振り分け、更に、ラッ
チ回路2より出力されるデータと反転出力ラッチ回路3
より出力されるデータとを加算器6により加算し、出力
反転/非反転選択ラッチ回路4、5より出力されるデー
タを加算器7により加算する事により、振り分けられた
データのうち、互いに位相が180°異なるデータ同士
の差分データが形成され、クロック変換回路28、29
へ供給される。
Next, the C data 104 has a predetermined phase difference from the color burst signal, and has clocks SCA, SCB, SCC, and SC having a period of fSC (fSC is the subcarrier frequency).
D operates the latch circuit 2, the inverted output latch circuit 3, and the output inverted/non-inverted selection latch circuits 4 and 5, thereby dividing the data into four phase-based data series. Inverted output latch circuit 3
By adding the data output from the output inverting/non-inverting selection latch circuits 4 and 5 by the adder 6, the data output from the output inverting/non-inverting selection latch circuits 4 and 5 are added by the adder 7. Difference data between data that differ by 180 degrees is formed, and the clock conversion circuits 28 and 29
supplied to

【0025】尚、A/D変換器から出力されるCデータ
を2の補数系とすると、上記処理は以下の様になる。
If the C data output from the A/D converter is a two's complement system, the above processing will be as follows.

【0026】すなわち、擬似B−YデータDBYはThat is, the pseudo BY data DBY is

【0
027】
0
027]

【外1】 となり、クロックSCAにより動作するラッチ回路2と
クロックSCCにより動作する反転出力ラッチ回路3と
によって、互いに位相が180°異なる反転極性のデー
タDSCAとデータDSCCとを抽出し、データDSC
Cは該反転出力ラッチ回路3により反転して加算器6に
供給し、加算器6のキャリー入力(図中のCI)に”H
”レベルの信号を入力する事により、上記処理が行なわ
れる。
[Example 1] The latch circuit 2 operated by the clock SCA and the inverted output latch circuit 3 operated by the clock SCC extract data DSCA and data DSCC of inverted polarity, which are 180 degrees different in phase from each other, and output the data DSC.
C is inverted by the inverting output latch circuit 3 and supplied to the adder 6, and the carry input (CI in the figure) of the adder 6 is set to "H".
The above processing is performed by inputting a level signal.

【0028】また、PALカラーテレビジョン方式では
ライン毎にR−Yキャリア位相が反転しているため、擬
似R−YデータDRYを形成する際には、クロックSC
B、SCDにより動作する出力反転/非反転ラッチ回路
4、5によって、抽出される反転極性のデータDSCB
、DSCDの位相を、タイミング信号PL、NLによっ
て、カラーバースト位相に従い、ライン毎に反転させて
出力し、更に、上記DBYと同様にして形成される。
Furthermore, in the PAL color television system, since the R-Y carrier phase is inverted for each line, when forming the pseudo R-Y data DRY, the clock SC
B, data DSCB of inverted polarity extracted by the output inverting/non-inverting latch circuits 4 and 5 operated by SCD;
, DSCD is inverted and outputted line by line according to the color burst phase using the timing signals PL and NL, and is further formed in the same manner as the above-mentioned DBY.

【0029】尚、上記出力反転/非反転ラッチ回路4、
5は例えば、図4のaに示す様に構成されおり、図4の
aにおいて、41はエクスクルーシブオアゲート、42
はラッチ回路であるり、入力されるデータを1ライン期
間毎に極性が互いに異なる様に反転するタイミング信号
PL、NLに従って、位相を反転させている。
Note that the output inverting/non-inverting latch circuit 4,
For example, 5 is configured as shown in FIG. 4a, and in FIG. 4a, 41 is an exclusive or gate, 42
is a latch circuit, or inverts the phase of input data in accordance with timing signals PL and NL that invert the polarity so that the polarities are different from each other every line period.

【0030】以上の様にして形成された復調データは以
下の様に表わされる。
The demodulated data formed as described above is expressed as follows.

【0031】[0031]

【外2】 尚、図1のクロック変換回路28、29は図5に示す様
に構成されている。
Note that the clock conversion circuits 28 and 29 in FIG. 1 are configured as shown in FIG. 5.

【0032】図5において、30はデータ入力端子、3
1、32はフリップフロップ回路、33はデータ出力端
子、34はデータ転送クロックの入力端子、35は遅延
回路、36は遅延回路35を制御するクロックの入力端
子である。
In FIG. 5, 30 is a data input terminal;
1 and 32 are flip-flop circuits, 33 is a data output terminal, 34 is a data transfer clock input terminal, 35 is a delay circuit, and 36 is a clock input terminal for controlling the delay circuit 35.

【0033】今、入力端子34より入力されるデータ転
送クロックの周期をTb、入力端子36より入力される
クロックの周期をTc 、フリップフロップ回路31、
32の伝搬遅延時間をtpd、フリップフロップ回路3
1、32のデータ・セットアップ時間をtsuとすると
、図中のクロックAに対するクロックBの遅延時間τ3
は、τ3>Tb −Tc −tsu−tpdτ3≦Tb
 −tsu−tpd となる。
Now, the period of the data transfer clock input from the input terminal 34 is Tb, the period of the clock input from the input terminal 36 is Tc, the flip-flop circuit 31,
32 propagation delay time tpd, flip-flop circuit 3
1 and 32, the delay time τ3 of clock B with respect to clock A in the figure is
is τ3>Tb −Tc −tsu−tpdτ3≦Tb
-tsu-tpd.

【0034】ここで、Tc ≦Tb /2であり、また
、tpd+tsuは一般的に非常に小さく、tpd+t
su≦Tc /2と考えられるので、tpd+tsu≦
τ3≦Tb となる。
Here, Tc ≦Tb /2, and tpd+tsu is generally very small, and tpd+t
Since it is considered that su≦Tc /2, tpd+tsu≦
τ3≦Tb.

【0035】そして、入力端子30より入力されるデー
タが入力端子36より入力されるクロックを分周したク
ロックに同期して入力され、また、入力端子36より入
力されるクロックの周波数が入力端子34より入力され
るデータ転送クロックの周波数の2倍以上であれば、入
力端子30より入力されるデータを入力端子34より入
力されるデータ転送クロックに同期して転送する事がで
きる。
Data input from the input terminal 30 is input in synchronization with a clock obtained by dividing the clock input from the input terminal 36, and the frequency of the clock input from the input terminal 36 is input from the input terminal 34. If the frequency is twice or more than the frequency of the data transfer clock input from the input terminal 34, the data input from the input terminal 30 can be transferred in synchronization with the data transfer clock input from the input terminal 34.

【0036】従って、図6の入力端子36には図1のタ
イミングコントローラ25より発生されるクロック80
H  CKED  SC4が供給され、入力端子30に
は入力端子36より入力されるクロック80H  CK
ED  SC4と同期関係にある差分データが加算器6
、7より供給され、入力端子34にはタイミングコント
ローラ25より水平同期信号と逓倍関系にあるクロック
80Hが入力されるため、該クロック変換回路28、2
9からは水平同期信号と逓倍関係にあるクロック80H
に同期してクロック変換処理された差分データが出力さ
れる。
Therefore, the input terminal 36 in FIG. 6 receives the clock 80 generated by the timing controller 25 in FIG.
H CKED SC4 is supplied, and the input terminal 30 receives a clock 80H CK input from the input terminal 36.
The difference data in synchronization with ED SC4 is sent to adder 6.
, 7, and the clock 80H which is in a multiplier relationship with the horizontal synchronizing signal is input from the timing controller 25 to the input terminal 34.
From 9 onwards, the clock 80H has a multiplication relationship with the horizontal synchronization signal.
Difference data that has been subjected to clock conversion processing is output in synchronization with .

【0037】尚、前記差分処理によって得られる差分デ
ータのデータレートは2fSC≒(567+1/2)f
h(fhは水平同期周波数)であるので、この段階で上
述の様な構成のクロック変換回路28、29により、ク
ロック変換処理を行なってもビートは周期2H、幅0.
5fSCであるので、視覚上ほとんど解らない程度とな
る。
Note that the data rate of the differential data obtained by the differential processing is 2fSC≒(567+1/2)f
h (fh is the horizontal synchronization frequency), so even if clock conversion processing is performed by the clock conversion circuits 28 and 29 configured as described above at this stage, the beat will have a period of 2H and a width of 0.
Since it is 5fSC, it is almost invisible visually.

【0038】そして、前記クロック変換回路28、29
によりクロック変換処理が施された差分データは、ライ
ンメモリ8、9、加算器10、11に供給される。
[0038]The clock conversion circuits 28 and 29
The differential data subjected to clock conversion processing is supplied to line memories 8 and 9 and adders 10 and 11.

【0039】尚、上記処理によって得られた復調データ
は前述の様にサンプリングクロックと復調軸の位相が一
致していないと、ライン毎に異なったものとなってしま
うので、図1の1ラインメモリ8、9によって1ライン
期間遅延された復調データと遅延されていないデータと
を加算器10、11により加算する事によって、カラー
バーストを含めた復調処理が完了する。
Note that the demodulated data obtained by the above processing will be different for each line if the phases of the sampling clock and the demodulation axis do not match, as described above, so the one-line memory shown in FIG. By adding the demodulated data delayed by one line period by 8 and 9 and the undelayed data by adders 10 and 11, demodulation processing including color burst is completed.

【0040】また、C信号は通常同時に処理が行なわれ
ているY信号に対して、低データレートなので、本実施
例においては、タイミング信号B/R及びMEMCKに
よって動作するマルチプレクサ12により時分割に選択
出力されている。
Furthermore, since the C signal has a lower data rate than the Y signal, which is normally processed simultaneously, in this embodiment, the C signal is selected in a time-division manner by the multiplexer 12 operated by the timing signal B/R and MEMCK. It is being output.

【0041】そして、変調時には上述の様にして形成さ
れた復調データをデマルチプレクサ13、ラッチ回路1
4、反転出力ラッチ回路15、出力反転/非反転選択ラ
ッチ回路16、17により以下の様な変調データが形成
される。
During modulation, the demodulated data formed as described above is sent to the demultiplexer 13 and the latch circuit 1.
4. The following modulation data is formed by the inverting output latch circuit 15 and the output inverting/non-inverting selection latch circuits 16 and 17.

【0042】[0042]

【外3】 そして、形成された変調データをクロマシーケンスに従
い、選択出力回路23及びラッチ回路24により順次出
力し、D/A変換する事により、C信号が復元される。
The C signal is restored by sequentially outputting the formed modulation data by the selection output circuit 23 and the latch circuit 24 according to the chroma sequence and performing D/A conversion.

【0043】尚、変調データ形成時には復調データ形成
時と同様にR−Yデータの極性をクロックPHB、PH
Dにより動作する反転/非反転ラッチ回路16、17に
よって、抽出されるデータの位相を、タイミング信号L
S、XLSによって、交互に反転させている。
Note that when forming modulated data, the polarity of R-Y data is set to clocks PHB and PH, similarly to when forming demodulated data.
The inverting/non-inverting latch circuits 16 and 17 operated by the timing signal L
They are alternately reversed by S and XLS.

【0044】ところで、前述の様に復調時に得られる復
調データのレベルは2VCであるが、変調時必要な変調
データのレベルはVCであり、用いるA/D、D/A変
換器のダイナミックレンジが同レベルである場合には、
変調データのレベルを1/2にする必要がある。
By the way, as mentioned above, the level of demodulated data obtained during demodulation is 2VC, but the level of modulated data required during modulation is VC, and the dynamic range of the A/D and D/A converters used is If they are at the same level,
It is necessary to reduce the level of modulation data to 1/2.

【0045】しかしながら、上述の様に変調データのレ
ベルを1/2にする場合には、最下位ビット(LSB)
の桁落ちが生じ、変調データのS/Nに悪影響を及ぼし
てしまう。
However, when the level of modulated data is halved as described above, the least significant bit (LSB)
digit loss occurs, which adversely affects the S/N of modulated data.

【0046】そこで、本実施例では前述の様に復調デー
タを(A/D変換時のビット数:6bit)+1bit
=7bitとし、変調時に以下の様な処理を行なう事に
よりデータのpeak  to  peak値が損なわ
れない様に構成している。
Therefore, in this embodiment, as described above, the demodulated data is divided into (number of bits during A/D conversion: 6 bits)+1 bit.
= 7 bits, and the following processing is performed during modulation so that the peak to peak value of data is not impaired.

【0047】すなわち、上述の処理は例えば図4に示す
様に構成されている論理組み合わせ回路18、19、2
0において行なわれる。
That is, the above-mentioned processing is carried out, for example, by the logic combinational circuits 18, 19, 2 configured as shown in FIG.
This is done at 0.

【0048】図4のbは論理組み合わせ回路18の構成
を示した図で、アンドゲート43、45、ナンドゲート
44により構成され、図4のcは論理組み合わせ回路1
9、20の構成を示した図で、アンドゲート43、46
、ナンドゲート44により構成されている。
FIG. 4b shows the configuration of the logic combinational circuit 18, which is composed of AND gates 43, 45, and a NAND gate 44, and FIG. 4c shows the configuration of the logic combinational circuit 18.
9 and 20, and the AND gates 43 and 46
, and a NAND gate 44.

【0049】図4のbに示す論理組み合わせ回路18に
より、反転出力ラッチ回路15より出力される7bit
のデータのうち、上位6bitが供給されている加算器
27において、供給されている6bitのデータに対す
るキャリー入力(図中のCI)の加算を許可するか禁止
するかを制御し、図4のcに示す論理組み合わせ回路1
9、20により、出力反転/非反転選択ラッチ回路16
、17より出力される7bitのデータのうち、上位6
bitが供給されている加算器21、22において、供
給されている6bitのデータに対するキャリー入力(
図中のCI)の加算を許可するか禁止するかを制御する
事により、A/D、D/A変換器のビット数を増加させ
る事無く、分解能を維持したままデータの反転を行ない
、変調データを形成する事ができる様になる。
7 bits output from the inverted output latch circuit 15 by the logic combination circuit 18 shown in FIG.
The adder 27 to which the upper 6 bits of data are supplied controls whether to permit or prohibit addition of the carry input (CI in the figure) to the supplied 6 bits of data. Logic combinational circuit 1 shown in
9 and 20, the output inversion/non-inversion selection latch circuit 16
, of the 7-bit data output from 17, the top 6
In the adders 21 and 22 to which bits are supplied, a carry input (
By controlling whether to enable or disable addition of CI) in the figure, data can be inverted and modulated while maintaining resolution without increasing the number of bits of A/D and D/A converters. You will be able to form data.

【0050】尚、復調データに対する変調データは例え
ばが以下の様になる。
The modulated data for the demodulated data is, for example, as follows.

【0051】     復調データ            +10 
   +11    −10    −11    変
調データ(非反転)  +5      +5    
  −5      −6      変調データ(反
転)    −5      −6      +5 
     +5      peak to peak
値        +10    +11    −1
0    −11また、C信号は上述の様に形成される
変調データをD/A変換し、更に不図示のローパスフィ
ルターを介してアナログ信号に復元されるので、この変
調処理により、C信号の対称性が失われる事は無い。
[0051] Demodulated data +10
+11 -10 -11 Modulation data (non-inverted) +5 +5
-5 -6 Modulation data (inverted) -5 -6 +5
+5 peak to peak
Value +10 +11 -1
0 -11 Also, the C signal is D/A converted from the modulated data formed as described above, and then restored to an analog signal via a low-pass filter (not shown). There is no loss of sexuality.

【0052】また、前記論理組み合わせ回路18、19
、20は、変調時に入力される復調データが最小値(絶
対値が最大の負数)の時に同様な処理を行なった時のオ
ーバーフロー防止のためのものである。
Furthermore, the logic combinational circuits 18 and 19
, 20 are for overflow prevention when similar processing is performed when the demodulated data input during modulation is the minimum value (the largest negative number in absolute value).

【0053】以上説明した様に、本実施例に示した色信
号処理装置においては、搬送色信号の復調を行なう際に
、該搬送色信号の復調データとして、Cデータとその反
対位相のデータの差分を用いる事により、CデータのD
Cオフセットを用いる事無く、搬送色信号のディジタル
変復調を行なう事が可能となり、A/D変換時の閾値付
近にDCオフセットが発生している場合に、該DCオフ
セットデータのふらつき、電源電圧変動、素子個体偏差
等を原因とするDCオフセット値とデータの不一致等に
起因する変復調処理による搬送色信号の色相変動を防止
すると共に、変復調処理の分解能の低下を防止している
As explained above, in the color signal processing device shown in this embodiment, when demodulating a carrier color signal, C data and data of the opposite phase thereof are used as demodulated data of the carrier color signal. By using the difference, D of C data
It is now possible to digitally modulate and demodulate the carrier color signal without using a C offset, and when a DC offset occurs near the threshold during A/D conversion, it is possible to eliminate fluctuations in the DC offset data, power supply voltage fluctuations, This prevents hue fluctuations in the carrier color signal due to modulation/demodulation processing caused by mismatch between DC offset values and data due to element individual deviations, etc., and also prevents deterioration in resolution of modulation/demodulation processing.

【0054】また、復調データをライン間加算する事に
より、サンプリングクロックと復調軸との位相が一致し
ていない場合において、ライン毎に異なった復調データ
となる事を防止し、絶対軸の復調が可能となり、更に、
PALカラーテレビジョン方式におけるライン毎のカラ
ーバースト位相の反転をデータ極性の反転によって、行
なっているため、サンプル点の幾何学的な配置が4フィ
ールドシーケンスで完結するため、画面合成処理等がよ
り容易になる。
Furthermore, by adding the demodulated data between lines, it is possible to prevent demodulated data from being different for each line when the phases of the sampling clock and the demodulated axis do not match, and to prevent demodulation of the absolute axis from occurring. It becomes possible, and furthermore,
Since the color burst phase for each line in the PAL color television system is inverted by inverting the data polarity, the geometric arrangement of sample points can be completed in a 4-field sequence, making screen composition processing easier. become.

【0055】更に、本実施例においては、クロック変換
処理を復調処理中に行なう事により、fhに基づき発生
されたクロックとfSCに基づき発生されたクロックを
用いて処理を行なう場合に、ビートの発生を防止する事
が可能になる。
Furthermore, in this embodiment, by performing the clock conversion process during the demodulation process, when processing is performed using the clock generated based on fh and the clock generated based on fSC, the generation of beats is prevented. It becomes possible to prevent this.

【0056】また、クロック変換処理はラインメモリを
用いてライン加算処理を行なう前に行なわれるので、復
調処理に用いられるラインメモリの記憶ワード数をfS
Cに基づき発生されたクロックとは関係なくfhに基づ
き発生されたクロックに対応する様に任意に選択する事
ができる様になる。
Furthermore, since the clock conversion process is performed before the line addition process using the line memory, the number of storage words of the line memory used for the demodulation process is determined by fS.
It becomes possible to arbitrarily select a clock that corresponds to the clock generated based on fh, regardless of the clock generated based on C.

【0057】[0057]

【発明の効果】以上説明した様に、本発明によれば、簡
単な構成にて、搬送色信号をビート等が発生する事無し
に色差信号に変換し、また変換された色差信号を劣化さ
せずにもとの搬送色信号に変換する事ができる色信号処
理装置を提供する事ができる様になる。
[Effects of the Invention] As explained above, according to the present invention, a carrier color signal is converted into a color difference signal without generating a beat etc. with a simple configuration, and the converted color difference signal is not deteriorated. It becomes possible to provide a color signal processing device that can convert the color signal to the original carrier color signal without any process.

【図面の簡単な説明】[Brief explanation of the drawing]

【図1】本発明の一実施例として、本発明を適用した色
信号処理装置の概略構成を示した図である。
FIG. 1 is a diagram showing a schematic configuration of a color signal processing device to which the present invention is applied, as an embodiment of the present invention.

【図2】図1に示した構成の動作を説明するためのタイ
ミングチャートである。
FIG. 2 is a timing chart for explaining the operation of the configuration shown in FIG. 1;

【図3】図1に示した構成の動作を説明するためのタイ
ミングチャートである。
FIG. 3 is a timing chart for explaining the operation of the configuration shown in FIG. 1;

【図4】図1に示した構成のうちの一部の詳細な構成を
示した図である。
FIG. 4 is a diagram showing a detailed configuration of a part of the configuration shown in FIG. 1;

【図5】図1に示すクロック変換回路の詳細な構成を示
した図である。
FIG. 5 is a diagram showing a detailed configuration of the clock conversion circuit shown in FIG. 1;

【符号の説明】[Explanation of symbols]

1  ラッチ回路 2  ラッチ回路 3  反転出力ラッチ回路 4  出力反転/非反転選択ラッチ回路5  出力反転
/非反転選択ラッチ回路6  下位桁上入力付加算器 7  下位桁上入力付加算器 8  ラインメモリ 9  ラインメモリ 10  下位桁上入力付加算器 11  下位桁上入力付加算器 12  マルチプレクサ 13  デマルチプレクサ 14  ラッチ回路 15  反転出力ラッチ回路 16  出力反転/非反転選択ラッチ回路17  出力
反転/非反転選択ラッチ回路18  論理組み合わせ回
路 19  論理組み合わせ回路 20  論理組み合わせ回路 21  加算器 22  加算器 23  選択出力回路 24  ラッチ回路 25  タイミングコントローラ 26  PLL回路 27  加算器 28  クロック変換回路
1 Latch circuit 2 Latch circuit 3 Inverted output latch circuit 4 Output inversion/non-inversion selection latch circuit 5 Output inversion/non-inversion selection latch circuit 6 Lower digit input adder 7 Lower digit input adder 8 Line memory 9 Line Memory 10 Lower digit input addition adder 11 Lower digit input addition adder 12 Multiplexer 13 Demultiplexer 14 Latch circuit 15 Inversion output latch circuit 16 Output inversion/non-inversion selection latch circuit 17 Output inversion/non-inversion selection latch circuit 18 Logic Combinational circuit 19 Logical combinational circuit 20 Logical combinational circuit 21 Adder 22 Adder 23 Selection output circuit 24 Latch circuit 25 Timing controller 26 PLL circuit 27 Adder 28 Clock conversion circuit

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】  色信号を処理する装置であって、搬送
色信号を該搬送色信号の基準位相に位相同期したサンプ
リングクロックにてサンプリングする事により形成され
るサンプリングデータを入力し、入力されるサンプルデ
ータのうち、前記基準位相と第1の位相差を有する第1
のサンプルデータと前記第1のサンプルデータとは逆位
相の第2のサンプルデータとの差分データを形成する差
分データ形成手段と、前記差分データ形成手段により形
成される差分データのデータレートを変換し、出力する
データレート変換手段と、前記データレート変換手段よ
り出力される差分データを一水平同期期間遅延する遅延
手段と、前記データレート変換手段より出力される差分
データと前記遅延手段により遅延される差分データとを
加算し、出力する加算手段とを有する事を特徴とする色
信号処理装置。
1. A device for processing a color signal, which inputs sampling data formed by sampling a carrier color signal with a sampling clock phase-synchronized with a reference phase of the carrier color signal. Among the sample data, a first phase having a first phase difference from the reference phase
difference data forming means for forming difference data between the sample data and second sample data having an opposite phase to the first sample data; and converting the data rate of the difference data formed by the difference data forming means. , a data rate conversion means for outputting, a delay means for delaying the difference data output from the data rate conversion means by one horizontal synchronization period, and a difference data output from the data rate conversion means and the delay means for delaying the difference data output from the data rate conversion means. 1. A color signal processing device comprising an addition means for adding and outputting difference data.
JP03137819A 1991-06-10 1991-06-10 Color signal processing device Expired - Fee Related JP3143492B2 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP03137819A JP3143492B2 (en) 1991-06-10 1991-06-10 Color signal processing device
DE69221943T DE69221943T2 (en) 1991-06-10 1992-06-09 Chrominance signal processing circuit
EP92109666A EP0518256B1 (en) 1991-06-10 1992-06-09 Chrominance signal processing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP03137819A JP3143492B2 (en) 1991-06-10 1991-06-10 Color signal processing device

Publications (2)

Publication Number Publication Date
JPH04362894A true JPH04362894A (en) 1992-12-15
JP3143492B2 JP3143492B2 (en) 2001-03-07

Family

ID=15207594

Family Applications (1)

Application Number Title Priority Date Filing Date
JP03137819A Expired - Fee Related JP3143492B2 (en) 1991-06-10 1991-06-10 Color signal processing device

Country Status (1)

Country Link
JP (1) JP3143492B2 (en)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5269227A (en) * 1975-12-08 1977-06-08 Toshiba Corp Color difference signal demoduartor of pal system television image rec eiver
JPS5873294A (en) * 1981-10-27 1983-05-02 Nec Corp Television signal processing circuit
JPS60160287A (en) * 1984-01-31 1985-08-21 Sony Corp Digital color demodulator
JPH01177792A (en) * 1988-01-08 1989-07-14 Canon Inc Chrominance signal processor
JPH01194794A (en) * 1988-01-29 1989-08-04 Mitsubishi Electric Corp Digital chrominance signal demodulation circuit
JPH02265391A (en) * 1989-04-05 1990-10-30 Nec Home Electron Ltd Noise reduction circuit for chrominance signal
JPH02301288A (en) * 1989-05-15 1990-12-13 Canon Inc Color signal processor
JPH02301290A (en) * 1989-05-15 1990-12-13 Canon Inc Color signal processor

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5269227A (en) * 1975-12-08 1977-06-08 Toshiba Corp Color difference signal demoduartor of pal system television image rec eiver
JPS5873294A (en) * 1981-10-27 1983-05-02 Nec Corp Television signal processing circuit
JPS60160287A (en) * 1984-01-31 1985-08-21 Sony Corp Digital color demodulator
JPH01177792A (en) * 1988-01-08 1989-07-14 Canon Inc Chrominance signal processor
JPH01194794A (en) * 1988-01-29 1989-08-04 Mitsubishi Electric Corp Digital chrominance signal demodulation circuit
JPH02265391A (en) * 1989-04-05 1990-10-30 Nec Home Electron Ltd Noise reduction circuit for chrominance signal
JPH02301288A (en) * 1989-05-15 1990-12-13 Canon Inc Color signal processor
JPH02301290A (en) * 1989-05-15 1990-12-13 Canon Inc Color signal processor

Also Published As

Publication number Publication date
JP3143492B2 (en) 2001-03-07

Similar Documents

Publication Publication Date Title
US4506286A (en) PAL digital video signal processing arrangement
JPS6345154B2 (en)
JP3143492B2 (en) Color signal processing device
US4527188A (en) Apparatus for demodulating sampled data chroma signals
US6124899A (en) Method and apparatus for encoding video color information
EP0518256B1 (en) Chrominance signal processing device
US4527191A (en) Digital signal processing circuit
JP3082959B2 (en) Color signal processing device
JPH04362893A (en) Color signal processor
JPS60160287A (en) Digital color demodulator
JPS5923973A (en) Vertical contouring circuit
JPH02301288A (en) Color signal processor
JPH02301290A (en) Color signal processor
JP2819939B2 (en) Color signal converter
US5132785A (en) Data selector for demodulating chrominance signal
JP3021140B2 (en) Color signal processing device
KR0149532B1 (en) Encoding apparatus and method using digital signal processor
JP2003061108A (en) Color demodulation circuit
JPH0690460A (en) Carrier chrominance signal processor
JPH06205428A (en) Modem and demodulator for chrominance carrier signal
JPS583488A (en) Converter for color modulation axis
JPH04227189A (en) Color signal demodulating data selector
JPS61200794A (en) Pal system chroma signal generating circuit
JPH0815342B2 (en) Digital color demodulator
JPH0730914A (en) Digital color signal processor

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19990713

LAPS Cancellation because of no payment of annual fees