JPH0435423A - 交換機信号のパルス符号変調多重化方式 - Google Patents

交換機信号のパルス符号変調多重化方式

Info

Publication number
JPH0435423A
JPH0435423A JP13991990A JP13991990A JPH0435423A JP H0435423 A JPH0435423 A JP H0435423A JP 13991990 A JP13991990 A JP 13991990A JP 13991990 A JP13991990 A JP 13991990A JP H0435423 A JPH0435423 A JP H0435423A
Authority
JP
Japan
Prior art keywords
communication base
exchange
output
timer
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP13991990A
Other languages
English (en)
Other versions
JP2972282B2 (ja
Inventor
Kazutoshi Tsuchiya
土屋 和俊
Tomoyuki Kinoshita
智之 木下
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
NEC Miyagi Ltd
Original Assignee
NEC Corp
NEC Miyagi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC Miyagi Ltd filed Critical NEC Corp
Priority to JP2139919A priority Critical patent/JP2972282B2/ja
Publication of JPH0435423A publication Critical patent/JPH0435423A/ja
Application granted granted Critical
Publication of JP2972282B2 publication Critical patent/JP2972282B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、交換機信号と音声信号とをパルス符号変調(
以下、PCMと記す)化して伝送する交換機信号のPC
M多重化方式に関する。
〔従来の技術〕
この種の交換機信号のPCM多重化方式には、交換機信
号と音声信号とをPCM化して30チャンネル多重化す
るPCM−30チャンネル多重変換装置がある。このよ
うな交換機信号のPCM多重化方式の一例が第2図に示
されている。
この交換機信号のPCM多重化方式は、共通制御盤20
と、通話路盤2L 22.23とを備えている。
また、通話路盤21.22.23は、交換機信号線20
1゜202、203が接続されているシグナリングコン
バータ21A、21B、2ICと、出力バツファ21B
、22B。
23Bとを備えている。さらに、共通制御盤20は、シ
グナリング多重回路20Bと、2MPCMライン200
が接続されているマルチフレーム生成回路20Aとを備
えている。
この交換機信号のPCM多重化方式では、符号化された
交換機信号は、各通話路盤個別のバスを通って、共通制
御盤20に送られ、シグナリング多重化回路20Bを用
いて多重化されている。
〔発明が解決しようとする課題〕
上述した従来の交換機信号のPCM多重化方式では、符
号化された交換機信号を共通制御部で多重化しているた
め、通話路盤の実装数に等しいハスが必要となる。また
、共通制御盤にシグナリング多重化回路をもつ必要があ
るため、配線および部品点数が増え、回路も複雑になる
という欠点がある。
本発明の目的は、このような欠点を除去し、共通制御盤
にシグナリング多重化回路を必要とせず、配線および部
品点数を減少でき、かつ回路も簡単化できる交換機信号
のPCM多重化方式を提供することにある。
〔課題を解決するための手段〕
本発明は、交換機信号線が接続されており、増設が可能
な通話路盤と、多重化信号をマルチフレーム構成で送出
する共通制御盤とを備える交換機信号のパルス符号変調
多重化方式において、共通制御盤は、 増設するために挿入された通話路盤にグランドの電位を
与える接地部を有し、 通話路盤は、 交換機信号線からの交換機信号を符号化するシグナリン
グコンバータと、 通話路盤を挿入することにより共通制御盤の接地部から
与えられるグランドを検出するグランド検出回路と、 このグランド検出回路により、通話路盤が挿入されてか
らシグナリングコンバータが正常動作を行うまでの時間
、リセットを保持するタイマーと、このタイマーからの
リセットによってシグナリングコンバータの出力を止め
るゲートと、このゲートの出力信号により導通、非導通
となり、シグナリングコンバータからの符号化された信
号出力を他の通話路盤出力とワイヤード・オアで多重化
するスイッチング素子とを有することを特徴としている
また、前述した本発明において、通話路盤のスイッチン
グ素子は、ゲートの出力信号により導通非導通となる電
界効果型トランジスタであるのが好適である。
〔実施例〕
次に、本発明の実施例について図面を参照して説明する
第1図は、本発明の一実施例を示すブロック図である。
第1図に示されている交換機信号のPCM多重化方式は
、交換機信号と音声信号とをPCM化して30チャンネ
ル多重化するPCM−30チャンネル多重変換装置であ
って、共通制御盤10と通話路盤11〜13とを備えて
いる。
また、共通制御盤10は、マルチフレーム生成回路10
Aと、グランド(GND)IOBとを備えている。
通話路盤11,12.13は、GND検出回路11A、
12A。
13Aと、タイマー11B、12B、13Bと、シグナ
リングコンバータIIC,12C,13Cと、ゲートL
ID12D、13Dと、電界効果型トランジスタIIE
、 12E、13Eとを備えている。
このような交換機信号のPCM多重化方式では、通話路
盤11は、交換機信号線101を経由して交換機信号を
受は取る。
通話路盤11のシグナリングコンバータIICは、交換
機信号線101からの交換機信号を符号化する。
GND検出回路11Aは、通話路盤11が挿入されるこ
とにより共通制御盤10から与えられるグランドを検出
する。
タイマー11Bは、通話路盤11が挿入されてからシグ
ナリングコンバータ11Cが正常動作を行うまでの一定
時間、リセットを保持するためのものである。
ゲートIIDは、タイマー11Bからのリセットによっ
て、シグナリングコンバータIICの出力を止める。
電界効果型トランジスタIIEは、符号化された信号出
力を他の通話路盤出力とワイヤード・オアで多重化する
ためのものである。そして、通話路盤11が挿入される
と、電界効果型トランジスタ11Eの出力は、他の通話
路盤の電界効果型トランジスタの出力と接続部Aで接続
される。
交換機信号線102.103がそれぞれ接続されている
通話路盤12.13も、通話路盤11と同様となってい
る。
共通制御盤10のマルチフレーム生成回路10Aは、そ
れぞれの通話路盤からの出力信号をマルチフレーム構成
で2MPCMライン100に送り出す。
グランドIOBは、通話路盤が挿入されると、この通話
路盤のGND検出回路にグランド電位を与える。
次に、この交換機信号のPCM多重化方式の動作につい
て説明する。
各通話路盤は挿入可能であって、既に通話路盤12、1
3が挿入されているものとする。このような状態となっ
ているときに、さらに通話路盤11が挿入される。通話
路盤11を挿入することによって、共通制御盤10から
与えられるグランドIOBは、通話路盤11のGND検
出回路11Aで検出され、タイマーIIBをまわす。タ
イマー11Bは、交換機信号線101からの入力を符号
化するシグナリングコンバータIICが正常動作を行う
までの一定時間、リセットを保持する。これにより、電
界効果型トランジスタIIEには、シグナリングコンバ
ータIICからの出力信号が加えられない。
一定時間が経過すると、タイマー11Bがゲート11D
のリセットを解除する。そして、リセット解除後、ゲー
ト11Dを通過した符号化された交換機信号は、電界効
果型トランジスタIIEを経て、接続部Aに送られる。
この交換機信号は、接続部Aで他の通話路盤の出力とワ
イヤード・オアで多重化され共通制御盤10に入る。
このように、本実施例は、交換機信号と音声信号をPC
M化して30チャンネル多重化するPCM30チヤンネ
ル多重変換装置において、各通話路盤に、交換機信号を
符号化するシグナリングコンバータと、通話路盤を挿入
することにより共通制御盤から与えられるグランドを検
出するGND検出回路と、通話路盤が挿入されてからシ
グナリングコンバータが正常動作を行うまでの一定時間
リセットを保持するためのタイマーと、このタイマーか
らのリセットによってシグナリングコンバータの出力を
止めるゲートと、符号化された信号出力を他の通話路盤
出力とワイヤード・オアで多重化するための電界効果型
トランジスタをもつ。
〔発明の効果〕
以上説明したように本発明は、シグナリングコンバータ
が正常動作を行うまでの時間、出力を止めておくリセッ
ト回路をもつことにより、他の通話路盤が符号化交換機
信号送出時に誤データを重ねてしまうことを防止する。
また、ワイヤード・オアによる多重化を可能にしたので
、配線および部品点数を減少でき、回路を簡略化できる
効果がある。
【図面の簡単な説明】
第1図は、本発明の一実施例である交換機信号のPCM
多重化方式を示すブロック図、第2図は、従来の交換機
信号のPCM多重化方式の一例を示すブロック図である
。 10・・・・・共通制御盤 10A・・・・マルチフレーム生成回路10B・・・・
グランド 11〜13・・・通話路盤 11A〜13A・・・GND検出回路 11B〜13B・・・タイマー 11C〜13C・・・シグナリングコンバータLID〜
13D・・・ゲート 11E〜13E・・・電界効果型トランジスタ〜103 ・2MPCMライン ・交換機信号線

Claims (2)

    【特許請求の範囲】
  1. (1)交換機信号線が接続されており、増設が可能な通
    話路盤と、多重化信号をマルチフレーム構成で送出する
    共通制御盤とを備える交換機信号のパルス符号変調多重
    化方式において、 共通制御盤は、 増設するために挿入された通話路盤にグランドの電位を
    与える接地部を有し、 通話路盤は、 交換機信号線からの交換機信号を符号化するシグナリン
    グコンバータと、 通話路盤を挿入することにより共通制御盤の接地部から
    与えられるグランドを検出するグランド検出回路と、 このグランド検出回路により、通話路盤が挿入されてか
    らシグナリングコンバータが正常動作を行うまでの時間
    、リセットを保持するタイマーと、このタイマーからの
    リセットによってシグナリングコンバータの出力を止め
    るゲートと、 このゲートの出力信号により導通、非導通となり、シグ
    ナリングコンバータからの符号化された信号出力を他の
    通話路盤出力とワイヤード・オアで多重化するスイッチ
    ング素子とを有することを特徴とする交換機信号のパル
    ス符号変調多重化方式。
  2. (2)通話路盤のスイッチング素子は、ゲートの出力信
    号により導通、非導通となる電界効果型トランジスタで
    ある請求項1記載の交換機信号のパルス符号変調多重化
    方式。
JP2139919A 1990-05-31 1990-05-31 交換機信号のパルス符号変調多重化方式 Expired - Lifetime JP2972282B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2139919A JP2972282B2 (ja) 1990-05-31 1990-05-31 交換機信号のパルス符号変調多重化方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2139919A JP2972282B2 (ja) 1990-05-31 1990-05-31 交換機信号のパルス符号変調多重化方式

Publications (2)

Publication Number Publication Date
JPH0435423A true JPH0435423A (ja) 1992-02-06
JP2972282B2 JP2972282B2 (ja) 1999-11-08

Family

ID=15256709

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2139919A Expired - Lifetime JP2972282B2 (ja) 1990-05-31 1990-05-31 交換機信号のパルス符号変調多重化方式

Country Status (1)

Country Link
JP (1) JP2972282B2 (ja)

Also Published As

Publication number Publication date
JP2972282B2 (ja) 1999-11-08

Similar Documents

Publication Publication Date Title
ATE293314T1 (de) Signalisierungssytem
ES8800761A1 (es) Un sistema para transferir datos de re-programacion a un procesador autoprogramable
KR860001482A (ko) Ic 장치
JPS58501102A (ja) リング・バス接続装置
US4551830A (en) Apparatus for providing loopback of signals where the signals being looped back have an overhead data format which is incompatible with a high speed intermediate carrier overhead format
JPH0435423A (ja) 交換機信号のパルス符号変調多重化方式
US5940408A (en) Use of redundant bits of ESF data stream to transport message-waiting signalling over FXO/FXS T-1 digital link
JP2522440B2 (ja) 音声信号のpcm多重化方式
KR100208227B1 (ko) 프로세서와 디바이스간의 타임 슬롯 스위치
JPS6325549B2 (ja)
NO991322L (no) FremgangsmÕte for signalering, samt sender som benyttes i et digitalt radiosystem
KR100210780B1 (ko) 프로세서와 디바이스간의 타임 슬롯 스위치의 데이터 정합회로
KR960016307A (ko) 디지탈 키폰시스템에서의 디지탈 키폰전화기 접속장치 및 방법
JP3042084B2 (ja) インタフェース回路
JPH11122253A (ja) マルチドロップシステム及びそのシステム同期方法
SU1538244A1 (ru) Многоканальный коммутатор
JPH01261942A (ja) 補助信号伝送方式
KR950002291A (ko) 디지탈 전송방식
JPS6220459A (ja) スタンドアロン移行制御方式
JPS62168438A (ja) クロツク信号安全保障装置
JPH03212041A (ja) 伝送中継装置
JPS6052732U (ja) 車両用多重通信装置
KR930011570A (ko) U인터페이스 디지탈 전화기의 공중 교환 전화망 연결 회로
JPS59177278U (ja) 三者通話トランク回路
JPS59104658U (ja) 三者通話トランク回路