JPH04239355A - 電子ディスク装置 - Google Patents
電子ディスク装置Info
- Publication number
- JPH04239355A JPH04239355A JP3002464A JP246491A JPH04239355A JP H04239355 A JPH04239355 A JP H04239355A JP 3002464 A JP3002464 A JP 3002464A JP 246491 A JP246491 A JP 246491A JP H04239355 A JPH04239355 A JP H04239355A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- data
- address
- memory
- electronic disk
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000003745 diagnosis Methods 0.000 claims abstract description 11
- 238000001514 detection method Methods 0.000 claims description 11
- 230000009977 dual effect Effects 0.000 claims description 3
- 244000089486 Phragmites australis subsp australis Species 0.000 abstract 1
- 235000014676 Phragmites communis Nutrition 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 2
- 238000012423 maintenance Methods 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 230000004913 activation Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000010365 information processing Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03B—APPARATUS OR ARRANGEMENTS FOR TAKING PHOTOGRAPHS OR FOR PROJECTING OR VIEWING THEM; APPARATUS OR ARRANGEMENTS EMPLOYING ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ACCESSORIES THEREFOR
- G03B2227/00—Photographic printing apparatus
- G03B2227/32—Projection printing apparatus, e.g. enlarging apparatus, copying camera
- G03B2227/325—Microcapsule copiers
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【0001】
【産業上の利用分野】本発明は電子ディスク装置、特に
情報処理装置に使用される二重書構成の半導体ディスク
とも称される電子ディスク装置に関する。
情報処理装置に使用される二重書構成の半導体ディスク
とも称される電子ディスク装置に関する。
【0002】
【従来の技術】従来、この種の電子ディスク装置は、上
位装置のI/O実行とは非同期に、一定周期でメモリの
データを読出して誤りを検出する通称メモリパトロール
診断が行なわれたときに、訂正不能誤りが発生した場合
、上位装置にエラーを通知するのみで、データを復旧す
るためには、訂正不能誤りが発生した系の電子ディスク
装置の運用を一時停止して正常な系の電子ディスク装置
から全データの複写を行なっている。
位装置のI/O実行とは非同期に、一定周期でメモリの
データを読出して誤りを検出する通称メモリパトロール
診断が行なわれたときに、訂正不能誤りが発生した場合
、上位装置にエラーを通知するのみで、データを復旧す
るためには、訂正不能誤りが発生した系の電子ディスク
装置の運用を一時停止して正常な系の電子ディスク装置
から全データの複写を行なっている。
【0003】
【発明が解決しようとする課題】上述した従来の電子デ
ィスク装置は、訂正不能誤りの発生した系の電子ディス
ク装置のデータを復旧するためには、訂正不能誤りの発
生した系の電子ディスク装置の運用を停止し、保守員が
介在して正常な系の電子ディスク装置から全データの複
写を行なわなければならないという煩らわしさがある。
ィスク装置は、訂正不能誤りの発生した系の電子ディス
ク装置のデータを復旧するためには、訂正不能誤りの発
生した系の電子ディスク装置の運用を停止し、保守員が
介在して正常な系の電子ディスク装置から全データの複
写を行なわなければならないという煩らわしさがある。
【0004】
【課題を解決するための手段】本発明の電子ディスク装
置は、2台の電子ディスク装置のそれぞれのメモリ回路
に同一データを格納する二重書構成の電子ディスク装置
において、それぞれの電子ディスク装置は、上位装置か
らのメモリパトロール診断の指示でメモリ回路のメモリ
アドレスの生成および読出し書込みの制御を行なうメモ
リ制御回路と、メモリ回路のデータの読出し時に訂正不
能なデータの誤りの有無を検出する訂正不能誤り検出回
路と、この訂正不能誤り検出回路で検出された訂正不能
誤りデータのアドレスを保持するアドレス保持回路と、
前記訂正不能誤り検出回路が訂正不能誤りを検出したと
きそのデータのアドレスを相手電子ディスク装置に出力
し、受取ったデータを前記アドレスに複写し、相手電子
ディスク装置からアドレスを受けたとき、そのアドレス
のデータを返送する複写回路とを有することにより構成
される。
置は、2台の電子ディスク装置のそれぞれのメモリ回路
に同一データを格納する二重書構成の電子ディスク装置
において、それぞれの電子ディスク装置は、上位装置か
らのメモリパトロール診断の指示でメモリ回路のメモリ
アドレスの生成および読出し書込みの制御を行なうメモ
リ制御回路と、メモリ回路のデータの読出し時に訂正不
能なデータの誤りの有無を検出する訂正不能誤り検出回
路と、この訂正不能誤り検出回路で検出された訂正不能
誤りデータのアドレスを保持するアドレス保持回路と、
前記訂正不能誤り検出回路が訂正不能誤りを検出したと
きそのデータのアドレスを相手電子ディスク装置に出力
し、受取ったデータを前記アドレスに複写し、相手電子
ディスク装置からアドレスを受けたとき、そのアドレス
のデータを返送する複写回路とを有することにより構成
される。
【0005】
【実施例】次に、本発明について図面を参照して説明す
る。
る。
【0006】図1は本発明の一実施例のブロック図であ
る。この実施例は、電子ディスク装置20および30と
、これらを制御する上位装置10が示され、電子ディス
ク装置20および30は上位装置10とインタフェース
信号群101でディジィチェイン接続され、2台が同一
のデータを保持する二重書構成となっている。電子ディ
スク装置20および30のそれぞれは半導体メモリによ
り構成されデータを格納するメモリ回路2と、電子ディ
スク装置20と電子ディスク装置30との間でメモリ回
路2のデータの複写を行う複写回路6と、メモリパトロ
ール診断のためのメモリアドレスの生成および読出し書
き込みの制御を行うメモリ制御回路3と、メモリパトロ
ール診断において訂正不能誤りを検出するための訂正不
能誤り検出回路4と、訂正不能誤り検出回路4にて検出
された訂正不能誤りデータのアドレスを保持するアドレ
ス保持回路5と、上位装置10から送られたコマンドの
解析,I/O実行動作の制御およびメモリパトロール診
断を行うタイミングの発生,複写回路6の制御などを行
うプロセッサ1とを備える。
る。この実施例は、電子ディスク装置20および30と
、これらを制御する上位装置10が示され、電子ディス
ク装置20および30は上位装置10とインタフェース
信号群101でディジィチェイン接続され、2台が同一
のデータを保持する二重書構成となっている。電子ディ
スク装置20および30のそれぞれは半導体メモリによ
り構成されデータを格納するメモリ回路2と、電子ディ
スク装置20と電子ディスク装置30との間でメモリ回
路2のデータの複写を行う複写回路6と、メモリパトロ
ール診断のためのメモリアドレスの生成および読出し書
き込みの制御を行うメモリ制御回路3と、メモリパトロ
ール診断において訂正不能誤りを検出するための訂正不
能誤り検出回路4と、訂正不能誤り検出回路4にて検出
された訂正不能誤りデータのアドレスを保持するアドレ
ス保持回路5と、上位装置10から送られたコマンドの
解析,I/O実行動作の制御およびメモリパトロール診
断を行うタイミングの発生,複写回路6の制御などを行
うプロセッサ1とを備える。
【0007】以上の構成の実施例の動作について説明を
進めると、プロセッサ1は上位装置10から電子ディス
ク装置20および30へI/O実行中でないときに、一
定周期でメモリ制御回路3に対してメモリパトロール診
断の起動指示を出す。起動指示を受けたメモリ制御回路
3は、プロセッサ1からのタイミングに従ってメモリパ
トロール診断のためのアドレスを生成し、メモリ回路2
とアドレス保持回路5とへアドレスを送ると共に、メモ
リ回路2へデータ読出しのストローブ信号を出す。メモ
リ回路2からメモリパトロール診断のために読出された
データは、訂正不能誤り検出回路4へ送られ、訂正不能
誤りを検出した場合に、訂正不能誤り検出回路4はアド
レス保持回路5に対しアドレスラッチのためのストロー
ブ信号を送出する。アドレス保持回路5は訂正不能誤り
検出回路4から送出されたストローブ信号により、メモ
リ制御回路3から出されているアドレスすなわち訂正不
能誤りの発生したアドレスを保持する。複写回路6はプ
ロセッサ1の制御の下に、先ずアドレス保持回路5のア
ドレスを相手系の複写回路6に伝達し、アドレスを受取
った複写回路6は、プロセッサ1の介入によりメモリ制
御回路3にアドレスを渡してメモリ回路2の正常なデー
タを読取る。次に、読取った正常なデータを訂正不能誤
りを検出した系の複写回路6に伝達し、正しいデータを
受取った複写回路6はメモリ回路2へそのデータを送る
。このときプロセッサ1は、アドレス保持回路5のアド
レスを用いて書込み動作を行うようにメモリ制御回路3
に指示し、メモリ制御回路3は、アドレス保持回路5に
保持されていたアドレスと書込みストローブ信号とをメ
モリ回路2に送ることにより正しいデータの複写を行な
う。
進めると、プロセッサ1は上位装置10から電子ディス
ク装置20および30へI/O実行中でないときに、一
定周期でメモリ制御回路3に対してメモリパトロール診
断の起動指示を出す。起動指示を受けたメモリ制御回路
3は、プロセッサ1からのタイミングに従ってメモリパ
トロール診断のためのアドレスを生成し、メモリ回路2
とアドレス保持回路5とへアドレスを送ると共に、メモ
リ回路2へデータ読出しのストローブ信号を出す。メモ
リ回路2からメモリパトロール診断のために読出された
データは、訂正不能誤り検出回路4へ送られ、訂正不能
誤りを検出した場合に、訂正不能誤り検出回路4はアド
レス保持回路5に対しアドレスラッチのためのストロー
ブ信号を送出する。アドレス保持回路5は訂正不能誤り
検出回路4から送出されたストローブ信号により、メモ
リ制御回路3から出されているアドレスすなわち訂正不
能誤りの発生したアドレスを保持する。複写回路6はプ
ロセッサ1の制御の下に、先ずアドレス保持回路5のア
ドレスを相手系の複写回路6に伝達し、アドレスを受取
った複写回路6は、プロセッサ1の介入によりメモリ制
御回路3にアドレスを渡してメモリ回路2の正常なデー
タを読取る。次に、読取った正常なデータを訂正不能誤
りを検出した系の複写回路6に伝達し、正しいデータを
受取った複写回路6はメモリ回路2へそのデータを送る
。このときプロセッサ1は、アドレス保持回路5のアド
レスを用いて書込み動作を行うようにメモリ制御回路3
に指示し、メモリ制御回路3は、アドレス保持回路5に
保持されていたアドレスと書込みストローブ信号とをメ
モリ回路2に送ることにより正しいデータの複写を行な
う。
【0008】
【発明の効果】以上説明したように本発明は、メモリパ
トロール診断を行って訂正不能誤りが検出されたときに
は、正常な系の電子ディスク装置から正しいデータを読
取り、複写をするようにすることにより、電子ディスク
装置の運用を停止することなく、また保守員の介在なし
にデータの復旧を行うこができるという効果を有する。
トロール診断を行って訂正不能誤りが検出されたときに
は、正常な系の電子ディスク装置から正しいデータを読
取り、複写をするようにすることにより、電子ディスク
装置の運用を停止することなく、また保守員の介在なし
にデータの復旧を行うこができるという効果を有する。
【図1】本発明の一実施例のブロック図である。
1 プロセッサ
2 メモリ回路
3 メモリ制御回路
4 訂正不能誤り検出回路
5 アドレス保持回路
6 複写回路
10 上位装置
20,30 電子ディスク装置
Claims (1)
- 【請求項1】 2台の電子ディスク装置のそれぞれの
メモリ回路に同一データを格納する二重書構成の電子デ
ィスク装置において、それぞれの電子ディスク装置は、
上位装置からのメモリパトロール診断の指示でメモリ回
路のメモリアドレスの生成および読出し書込みの制御を
行なうメモリ制御回路と、メモリ回路のデータの読出し
時に訂正不能なデータの誤りの有無を検出する訂正不能
誤り検出回路と、この訂正不能誤り検出回路で検出され
た訂正不能誤りデータのアドレスを保持するアドレス保
持回路と、前記訂正不能誤り検出回路が訂正不能誤りを
検出したときそのデータのアドレスを相手電子ディスク
装置に出力し、受取ったデータを前記アドレスに複写し
、相手電子ディスク装置からアドレスを受けたとき、そ
のアドレスのデータを返送する複写回路とを有すること
を特徴とする電子ディスク装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3002464A JPH04239355A (ja) | 1991-01-14 | 1991-01-14 | 電子ディスク装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3002464A JPH04239355A (ja) | 1991-01-14 | 1991-01-14 | 電子ディスク装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH04239355A true JPH04239355A (ja) | 1992-08-27 |
Family
ID=11530028
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3002464A Pending JPH04239355A (ja) | 1991-01-14 | 1991-01-14 | 電子ディスク装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH04239355A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07319637A (ja) * | 1994-05-26 | 1995-12-08 | Mitsubishi Electric Corp | ディスク装置の制御装置およびディスク装置の制御方 法 |
JP2011198224A (ja) * | 2010-03-23 | 2011-10-06 | Hitachi Ltd | 情報処理装置および監視機器システム |
JP2012173933A (ja) * | 2011-02-21 | 2012-09-10 | Toshiba Corp | データ記憶装置及び誤り検出訂正方法 |
-
1991
- 1991-01-14 JP JP3002464A patent/JPH04239355A/ja active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07319637A (ja) * | 1994-05-26 | 1995-12-08 | Mitsubishi Electric Corp | ディスク装置の制御装置およびディスク装置の制御方 法 |
JP2011198224A (ja) * | 2010-03-23 | 2011-10-06 | Hitachi Ltd | 情報処理装置および監視機器システム |
JP2012173933A (ja) * | 2011-02-21 | 2012-09-10 | Toshiba Corp | データ記憶装置及び誤り検出訂正方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7500139B2 (en) | Securing time for identifying cause of asynchronism in fault-tolerant computer | |
JP2004046455A (ja) | 情報処理装置 | |
JPH04239355A (ja) | 電子ディスク装置 | |
JPH02294723A (ja) | 補助記憶装置の2重化制御方法 | |
JPS6095663A (ja) | 2重化磁気デイスク装置の自動切換装置 | |
JPS61127026A (ja) | 光デイスク制御装置 | |
JPH04353921A (ja) | 電子ディスクサブシステム | |
JP2000187621A (ja) | Scsi制御装置 | |
JP2503981B2 (ja) | 周辺記憶装置 | |
JP3012402B2 (ja) | 情報処理システム | |
JPH02297650A (ja) | 受信装置 | |
JPS6292042A (ja) | 記憶装置 | |
JPH0594325A (ja) | 監視制御装置 | |
JPH03198136A (ja) | Dma転送データチェック方式 | |
JPS62166451A (ja) | 論理装置の履歴解折装置 | |
JPS63273950A (ja) | 二重化メモリを備えたデ−タ処理装置 | |
JPS63259875A (ja) | 磁気デイスク書き込みにおける障害検出装置 | |
JPH01274260A (ja) | 入出力制御用アダプタ | |
JPH06348604A (ja) | メモリコピー方式 | |
JPH01314362A (ja) | エラー処理方式 | |
JPS61206058A (ja) | メモリ制御装置 | |
JPH0259494B2 (ja) | ||
JPH0318207B2 (ja) | ||
JPH02146649A (ja) | 情報処理システム | |
JPS585856A (ja) | 論理装置のエラ−回復システム |