JPH0419748B2 - - Google Patents

Info

Publication number
JPH0419748B2
JPH0419748B2 JP15903881A JP15903881A JPH0419748B2 JP H0419748 B2 JPH0419748 B2 JP H0419748B2 JP 15903881 A JP15903881 A JP 15903881A JP 15903881 A JP15903881 A JP 15903881A JP H0419748 B2 JPH0419748 B2 JP H0419748B2
Authority
JP
Japan
Prior art keywords
signal
resistor
synchronization signal
capacitor
synchronization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP15903881A
Other languages
English (en)
Other versions
JPS5860880A (ja
Inventor
Shizuo Yamaguchi
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Citizen Watch Co Ltd
Original Assignee
Citizen Watch Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Citizen Watch Co Ltd filed Critical Citizen Watch Co Ltd
Priority to JP15903881A priority Critical patent/JPS5860880A/ja
Publication of JPS5860880A publication Critical patent/JPS5860880A/ja
Publication of JPH0419748B2 publication Critical patent/JPH0419748B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)

Description

【発明の詳細な説明】 この発明は、テレビジヨン信号の同期信号分離
方式に関する。
テレビジヨン信号は、輝度信号及び同期信号の
ほか、カラーテレビジヨン信号の場合は搬送色信
号などがあり、通常のテレビジヨン放送では、こ
れらの信号を合成して複合信号としてVHFまた
はUHF帯の搬送波を変調して放送している。受
信側では、これをアンテナでとらえ、チユーナ回
路で目的の周波数を選択し中間周波数に変換す
る。中間周波数は増巾された後映像検波回路で映
像信号に変換される。この映像信号は前述の複合
信号を復調再現したもので輝度信号、同期信号、
搬送色信号等を含んでいる。映像信号は増巾され
て受像管若しくは電気光変換パネル(例えば液晶
デイスプレイ)の輝度信号として印加され、映像
信号とともに送られて来た同期信号は同期分離回
路で分離され、電子管若しくは電気光変換パネル
の垂直及び水平偏光回路を制御して輝度信号を順
次走査して放送した画像と同じ画像を再現する。
同期分離回路は、テレビジヨン信号の中の同期
信号と映像信号とに、振巾の差があることを利用
して、同期信号を取り出す回路である。通常振巾
分離と呼ばれ、トランジスタのカツトオフ特性を
使つて同期信号の期間のみ導通させて映像信号部
分を切り取り、同期信号のみを取り出している。
この方法の欠点はバイポーラトランジスタであ
るため、ベース電流が比較的多量に流れ同期分離
回路としての入力インピーダンスが低く、前段の
映像信号源に対しての負荷が大きく、かつ全体の
消費電力も大きいという欠点が有つた。
本発明の目的は相補型MOSトランジスタ回路
を用いて、入力インピーダンスが高く、消費電力
も少く、かつ電源電圧及び入力信号レベルの変動
に対して充分に安定なテレビジヨン信号の同期信
号分離回路を提供しようとするものである。
一般のテレビジヨン信号、即ち同期信号を含む
映像信号は第1図の波形に示す如く、白レベル
1、ペデスタルレベル2、同期信号3、1フイー
ルドの期間(H)4で表わされ、同期信号3はペデス
タルレベルを境界として全振巾の25%であつて、
第1図の映像信号は正極性信号である。
又、従来の同期信号分離回路は第2図の基本回
路図の如く、抵抗6,8,10、コンデンサ7、
トランジスタ9、電源11で構成され、映像信号
が入力すると実線のようにベース電流が流れ、コ
ンデンサ7が充電されてトランジスタ9をカツト
オフ方向に深くバイアスする。この結果同期信号
のみが活性領域にあり、コレクタ電流が流れて同
期分離が行われる。そして抵抗6は前段に対する
緩衝抵抗であり、抵抗8はベースリーク抵抗で、
コンデンサ7の電荷を放電してバイアス電圧を発
生する。尚トランジスタ9はPNPトランジスタ
であるが、負極性映像信号の場合はNPNトラン
ジスタを使用して、電源11の極性を反対にす
る。この同期信号分離回路の欠点はベース電流が
流れる為入力インピーダンスが低く、正極信号と
負極信号で使用するトランジスタの素子を変えな
ければならない。そこで本発明は上記の欠点を除
去したもので第3図以下にその実施例を説明す
る。
第3図は本発明の同期信号分離回路を示す要部
回路図であり、12はPチヤネルエンハンスメン
トMOSトランジスタ、13はNチヤネルエンハ
ンスメントMOSトランジスタで、それぞれのゲ
ート及びドレインを接続した相補型MOSインバ
ータ(以後CMOSインバータと略す)を構成し
ている。14は入力結合コンデンサ、15はドレ
インで出力端子である。16,17,18は抵
抗、19はダイオード、20はコンデンサであ
る。しかも前記抵抗16はCMOSインバータの
バイアス抵抗で形成され、高抵抗でドレイン、ゲ
ート間を接続する。この結果このインバータは交
流結合のインバータ増巾器を構成する。また抵抗
18、ダイオード19、抵抗17も直列接続して
ドレイン、ゲート間に接続し、ダイオード19と
抵抗17の接続点は、コンデンサ20でバイパス
する。このように構成された同期信号分離回路の
動作を、第5図の信号波形図を用いて説明する。
第5図の信号51は第3図のコンデンサ14に入
力される映像信号で、信号52はコンデンサ14
を通過し、CMOSインバータに入力する、バイ
アスされた映像信号である。レベル53,54は
CMOSインバータの活性領域の上限と下限を示
す。すなわち、この領域内にある信号部分が
CMOSインバータによつて反転増幅される。信
号55はCMOSインバータの出力であり、分離
された同期信号である。信号55が抵抗18、ダ
イオード19、コンデンサ20で平滑化され、抵
抗17を介して信号52をバイアスしている。こ
の時、同期信号がレベル53,54で示した活性
領域に入るように、各抵抗、コンデンサの定数を
設定してある。従つて、同期信号のみが反転増幅
され、映像信号の他の部分は活性領域外、つま
り、カツトオフ領域になるため、CMOSインバ
ータのドレイン15には映像信号から分離された
同期信号が得られる。因みにこの同期信号分離回
路の各定数例を示すと、CMOSインバータのJm
≒80μS(マイクロシーメンス)、抵抗16≒5M
Ω、抵抗18≒10KΩ、抵抗17≒1MΩ、コン
デンサ20≒100PF、コンデンサ14≒0.1μF、
電源電圧3〜15Vであり、入力映像信号は数10ミ
リボルト〜数ボルトの広範囲にわたつて同期信号
分離を確実に行うことができる。またこの実施例
では正極性信号についてであるが、負極性信号に
対してはダイオード19の極性を逆接続するだけ
でよい。
以上述べた如く、本発明の実施例に係るテレビ
ジヨン信号の同期信号分離回路は簡単な構成なが
ら動作範囲も広く、また入力インピーダンスも数
MΩのバイアス抵抗+ゲート容量程度で非常に高
く、消費電流も数10μAと少ない。
又、第4図は第3図で示した同期信号分離回路
の全構成例を示すもので、21は映像信号入力端
子、22は水平分離信号出力端子、23は垂直分
離信号出力端子で、24は入力結合コンデンサ、
25〜29はCMOSインバータ、30〜37は
抵抗、38〜39はバイパスコンデンサ、40は
ダイオードで、コンデンサ24,38、インバー
タ25、抵抗30〜32、ダイオード40は第3
図で説明した同期信号分離回路を構成している。
インバータ26〜27、抵抗33〜34はシユミ
ツト回路で、同期分離信号に重畳する微小ノイズ
をカツトする。抵抗35、コンデンサ39はロー
パスフイルタで、同期分離信号より垂直同期信号
を分離する。インバータ28〜29、抵抗36〜
37はシユミツト回路で、ローパスフイルタで分
離した垂直同期信号に重畳する微小ノイズをカツ
トする。即ち、通常バイポーラトランジスタ構成
の垂直同期信号分離は、入力インピーダンスが低
く少くとも2段以上のローパスフイルタを必要と
するが、本発明ではCMOSインバータで構成し
たシユミツト回路との組合せで1段構成のローパ
スフイルタで確実な垂直同期信号の分離が行え
る。
以上説明したように、本発明のテレビジヨン信
号の同期信号分離回路はCMOSトランジスタ構
成であり、バイポーラ構成の同期信号分離回路に
比べて消費電力も少く、電源電圧の影響を受けに
くくその対称性という構成から、映像信号の極性
に対してダイオード1個の極性を変更することで
対応できるという柔軟性に富む優れた同期信号分
離回路として大きな効果を有する。
【図面の簡単な説明】
第1図は一般の映像信号波形図、第2図は従来
のテレビジヨン信号の同期信号分離回路図、第3
図は本発明の実施例を示すテレビジヨン信号の同
期信号分離回路を示す要部回路図、第4図は第3
図の同期信号分離回路の全体構成を示す回路図、
第5図は第3図の各部の信号波形図である。 2……ペデスタルレベル、3……同期信号、9
……トランジスタ、7……コンデンサ、8……ベ
ースリーク抵抗、12……PチヤネルMOSトラ
ンジスタ、13……NチヤネルMOSトランジス
タ、19……ダイオード、25〜29……MOS
インバータ。

Claims (1)

    【特許請求の範囲】
  1. 1 相補型構成のMOSインバータのゲートとド
    レインの間にバイアス抵抗を接続し、該バイアス
    抵抗と並列にゲート側から第1の抵抗、ダイオー
    ド、第2の抵抗の直列素子を接続し、ゲート側に
    近い前記第1の抵抗とダイオードの接続点をコン
    デンサでバイパスして構成したことを特徴とする
    テレビジヨン信号の同期信号分離回路。
JP15903881A 1981-10-06 1981-10-06 テレビジヨン信号の同期信号分離回路 Granted JPS5860880A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15903881A JPS5860880A (ja) 1981-10-06 1981-10-06 テレビジヨン信号の同期信号分離回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15903881A JPS5860880A (ja) 1981-10-06 1981-10-06 テレビジヨン信号の同期信号分離回路

Publications (2)

Publication Number Publication Date
JPS5860880A JPS5860880A (ja) 1983-04-11
JPH0419748B2 true JPH0419748B2 (ja) 1992-03-31

Family

ID=15684881

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15903881A Granted JPS5860880A (ja) 1981-10-06 1981-10-06 テレビジヨン信号の同期信号分離回路

Country Status (1)

Country Link
JP (1) JPS5860880A (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6040165U (ja) * 1983-08-26 1985-03-20 横河電機株式会社 同期分離回路
JPS6098771A (ja) * 1983-11-04 1985-06-01 Citizen Watch Co Ltd 同期分離回路
JPH02260090A (ja) * 1989-03-31 1990-10-22 Omron Tateisi Electron Co 物品識別システム

Also Published As

Publication number Publication date
JPS5860880A (ja) 1983-04-11

Similar Documents

Publication Publication Date Title
US3740456A (en) Electronic signal processing circuit
CA1090917A (en) Positive feedback high gain agc amplifier
US3879576A (en) Synchronizing signal separating circuit
JPH0419748B2 (ja)
US3182122A (en) Noise protection circuit
PL165157B1 (pl) U k l a d t e l e w i z y j n e g o m o n i t o r a o b r a z u k o l o r o w e g o PL PL PL PL
CA1298400C (en) Video display driver coupling circuit
US4337478A (en) Composite timing signal generator with predictable output level
US3927331A (en) Signal phase detector
US3862361A (en) Video amplifier circuit for use with synchronous detectors
US5497201A (en) Sync chip clamping/sync separator circuit
JPS58184892A (ja) 検波回路
JPS5936061Y2 (ja) 同期分離回路
EP0334351A2 (en) Video signal processing circuit and an insertion circuit utilized therein
JP2815865B2 (ja) 同期信号分離回路
JPS5848810Y2 (ja) ドウキケンパカイロ
JP2701328B2 (ja) 掛算回路
CA1185356A (en) Video signal recovery system
JPH0138993Y2 (ja)
KR870000730Y1 (ko) 직류분 재생회로
JPH02192208A (ja) Fm検波回路
US4459552A (en) Low-noise video preamplifier
JPH036072Y2 (ja)
KR880000408Y1 (ko) 모니터의 동기분리 및 귀선소거 회로
JPH026470B2 (ja)