JPH04188984A - 同期信号生成回路 - Google Patents
同期信号生成回路Info
- Publication number
- JPH04188984A JPH04188984A JP31748390A JP31748390A JPH04188984A JP H04188984 A JPH04188984 A JP H04188984A JP 31748390 A JP31748390 A JP 31748390A JP 31748390 A JP31748390 A JP 31748390A JP H04188984 A JPH04188984 A JP H04188984A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- clock
- video
- video signal
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000005070 sampling Methods 0.000 abstract description 11
- 238000007493 shaping process Methods 0.000 abstract 1
- 239000002131 composite material Substances 0.000 description 13
- 238000006243 chemical reaction Methods 0.000 description 9
- 238000010586 diagram Methods 0.000 description 6
- 230000015572 biosynthetic process Effects 0.000 description 5
- 238000003786 synthesis reaction Methods 0.000 description 5
- 238000000926 separation method Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 238000012952 Resampling Methods 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000005245 sintering Methods 0.000 description 1
- 230000002194 synthesizing effect Effects 0.000 description 1
Landscapes
- Synchronizing For Television (AREA)
- Television Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
デジタル信号処理した映像信号をアナログ信号に変換し
て出力する映像機器の、映像信号と別系統で送出する同
期信号へのクロック信号の重畳に関する。
て出力する映像機器の、映像信号と別系統で送出する同
期信号へのクロック信号の重畳に関する。
文字放送受信機のようにデジタル信号処理をして生成し
た映像信号をアナログ信号に変換して出力するとともに
、同デジタル信号処理の過程で発生せしめた垂直及び水
平の同期信号を同映像信号と別系統で出力するものであ
った。
た映像信号をアナログ信号に変換して出力するとともに
、同デジタル信号処理の過程で発生せしめた垂直及び水
平の同期信号を同映像信号と別系統で出力するものであ
った。
表示画素に対応のクロック信号でデジタル信号処理し生
成出力した映像信号を、表示方式変換等のための再デジ
タル化の同クロック信号と非同期のサンプリング周波数
は、同映像信号をデジタル信号処理したクロック信号の
2倍以上とする必要があった。
成出力した映像信号を、表示方式変換等のための再デジ
タル化の同クロック信号と非同期のサンプリング周波数
は、同映像信号をデジタル信号処理したクロック信号の
2倍以上とする必要があった。
すなわち、前記サンプリング周波数が前記デジタル信号
処理クロンクとの周波数および位相のズレにより、表示
画像が左右にゆれるジッターが生ずるものであった。
処理クロンクとの周波数および位相のズレにより、表示
画像が左右にゆれるジッターが生ずるものであった。
前記表示画像のシンターを防止するため高い周波数の再
サンプリングクロックを使用するとデジタル化した映像
信号のデータを記憶するメモリは、表示画素数に比し数
倍の大容量を必要とするものであった。
サンプリングクロックを使用するとデジタル化した映像
信号のデータを記憶するメモリは、表示画素数に比し数
倍の大容量を必要とするものであった。
[課題を解決するための手段〕
映像信号とともに出力し、同映像信号と別系統で出力す
る同期信号の表示する映像信号に相当する期間に、出力
した映像信号のデジタル信号処理したクロック信号を重
畳して出力する。
る同期信号の表示する映像信号に相当する期間に、出力
した映像信号のデジタル信号処理したクロック信号を重
畳して出力する。
前記同期信号を受信した映像機器で、低域濾波器を介し
て同期信号を分離し、帯域濾波器を介して分離したクロ
ック信号を波形整形して、人力した映像信号を再デジタ
ル化するためのサンプリングクロックとする。
て同期信号を分離し、帯域濾波器を介して分離したクロ
ック信号を波形整形して、人力した映像信号を再デジタ
ル化するためのサンプリングクロックとする。
第1図のブロック図により説明すると、信号源となる映
像機器、例えば文字放送受信機10の制御部13が、同
制御部内のメモリに記憶しである受信データより表示指
定のデータを読み出して表示制御部ノ4に供給し、同表
示制御部14の制御対象である表示メモリI7の表示画
面上の表示位置に対応の指定アドレスに記憶する。
像機器、例えば文字放送受信機10の制御部13が、同
制御部内のメモリに記憶しである受信データより表示指
定のデータを読み出して表示制御部ノ4に供給し、同表
示制御部14の制御対象である表示メモリI7の表示画
面上の表示位置に対応の指定アドレスに記憶する。
前記文字放送受信機10の出力する映像信号の表示画素
に対応するクロック信号I2、例えば5.7272MH
zの矩形波パルスを計数し、同計数値で指定するアドレ
スの前記表示メモリI7に記憶のデータを読み出す。
に対応するクロック信号I2、例えば5.7272MH
zの矩形波パルスを計数し、同計数値で指定するアドレ
スの前記表示メモリI7に記憶のデータを読み出す。
前記表示メモリI7より読み出した並列データは直列デ
ータに変換し、赤、緑、青色に対応の各直列データと輝
度信号に対応の直列データより、赤、緑、青色に対応の
アナログの映像信号19aに変換し、出力する。
ータに変換し、赤、緑、青色に対応の各直列データと輝
度信号に対応の直列データより、赤、緑、青色に対応の
アナログの映像信号19aに変換し、出力する。
一方前記表示制御部I4が人力したクロック信号I2を
計数し、同計数値を復号して生成した水平および垂直の
同期信号15、ノロを出力する。
計数し、同計数値を復号して生成した水平および垂直の
同期信号15、ノロを出力する。
前記水平および垂直の同期信号15、I6、および前記
クロック発生部IIの出力するクロック信号!2合成し
、同クロック信号12を重畳した複合同期信号29を生
成し、出力する。
クロック発生部IIの出力するクロック信号!2合成し
、同クロック信号12を重畳した複合同期信号29を生
成し、出力する。
前記同期信号15.16と前記クロック信号12合成の
具体的な回路を第2図に示す。
具体的な回路を第2図に示す。
同図において、入力した水平および垂直の同期信号I5
、I6はともに排他的論理和回路2ノに入力し、両同期
信号15.16を合成した信号とする。
、I6はともに排他的論理和回路2ノに入力し、両同期
信号15.16を合成した信号とする。
前記同期信号I5およびI6の合成した同期信号の波形
を第3図に示す。同図の括弧内の数字は第1図および第
2図における信号の符号を示し、同同期信号15および
16の合成した同期信号の波形は同図(a)に示す。
を第3図に示す。同図の括弧内の数字は第1図および第
2図における信号の符号を示し、同同期信号15および
16の合成した同期信号の波形は同図(a)に示す。
前記クロック発生部IIの出力するクロック信号12は
、抵抗24および25で分割してトランジスタ23のベ
ースに供給し、同トランジスタ23のエミッター接地間
に接続した負荷抵抗27の両端に、入力したクロック信
号12と同相クロック信号を発生せしめる。
、抵抗24および25で分割してトランジスタ23のベ
ースに供給し、同トランジスタ23のエミッター接地間
に接続した負荷抵抗27の両端に、入力したクロック信
号12と同相クロック信号を発生せしめる。
前記排他的論理相同821の出力をダイオード22を介
してトランジスタ23のベースと接続し、同排他的論理
和回路2ノの出力で同トランジスタ23のベースに入力
したクロック信号12の出力を開閉し、前記水平および
垂直の同期信号15.16と同クロック信号ノ2との合
成同期信号を重畳する。
してトランジスタ23のベースと接続し、同排他的論理
和回路2ノの出力で同トランジスタ23のベースに入力
したクロック信号12の出力を開閉し、前記水平および
垂直の同期信号15.16と同クロック信号ノ2との合
成同期信号を重畳する。
前記排他的論理和回路21と前記トランジスタ23のベ
ース間に接続したダイオード22は、同排他的論理和回
路2ノの出力がrH,レベル時に同排他的論理相同11
r21より同トランジスタ23に供給される電流を阻止
し、同トランジスタ23のエミッタより出力する各信号
成分の直流レベルのシフトを防止する。
ース間に接続したダイオード22は、同排他的論理和回
路2ノの出力がrH,レベル時に同排他的論理相同11
r21より同トランジスタ23に供給される電流を阻止
し、同トランジスタ23のエミッタより出力する各信号
成分の直流レベルのシフトを防止する。
前記トランジスタ23のエミッター接地間に接続の負荷
抵抗27の両端に発生したクロック信号I2を重畳した
複合同期信号29を出力信号とし、同トランジスタ23
のコレクター電源間に接続した抵抗26により同複合同
期信号29の出力を所定のレベルとする。
抵抗27の両端に発生したクロック信号I2を重畳した
複合同期信号29を出力信号とし、同トランジスタ23
のコレクター電源間に接続した抵抗26により同複合同
期信号29の出力を所定のレベルとする。
前記複合同期信号29の出力波形を第3図(29)に示
し、同出力波形の一部を拡大して同信号29に重畳しで
あるクロック信号の波形を同図(b)に示す。
し、同出力波形の一部を拡大して同信号29に重畳しで
あるクロック信号の波形を同図(b)に示す。
前記複合同期信号29を人力の映像機器、例えばモニタ
ー受像機30は、同信号29を低域濾波器35を介して
水平および垂直同期信号を合成した同期信号部分のみを
抽出し、同期分離回路で分離した水平および垂直の同期
信号37.38をそれぞれ出力し、同モニター受像機3
0の偏向回路に供給する。
ー受像機30は、同信号29を低域濾波器35を介して
水平および垂直同期信号を合成した同期信号部分のみを
抽出し、同期分離回路で分離した水平および垂直の同期
信号37.38をそれぞれ出力し、同モニター受像機3
0の偏向回路に供給する。
前記モニター受像機30に入力した複合同期信号29を
クロック信号成分抽出の帯域濾波器32にも供給し、出
力した信号を位相同期回路33を介して入力信号に位相
同期したクロック信号34を取り出し、同クロック信号
34により別系統で入力した映像信号19aをサンプリ
ングし、デジタル化する。
クロック信号成分抽出の帯域濾波器32にも供給し、出
力した信号を位相同期回路33を介して入力信号に位相
同期したクロック信号34を取り出し、同クロック信号
34により別系統で入力した映像信号19aをサンプリ
ングし、デジタル化する。
第1図に示す、信号源となる映像機器、例えば文字放送
受信機10、および同文字放送受信機10の出力信号を
入力する映像機器、例えばモニター受像I!30の要部
ブロック図により説明する。
受信機10、および同文字放送受信機10の出力信号を
入力する映像機器、例えばモニター受像I!30の要部
ブロック図により説明する。
前記文字放送受信機10の制御部13が、同制御部13
内のメモリより読み出したデータを表示制御部I4に供
給し、同表示制御部14の制御下にある表示メモリ17
の指定アドレスに記憶する。
内のメモリより読み出したデータを表示制御部I4に供
給し、同表示制御部14の制御下にある表示メモリ17
の指定アドレスに記憶する。
クロンク発生部11で発生したクロック信号12を前記
表示制御部14に供給し、同クロック信号ノ2を計数し
て生成したアドレス信号を前記表示メモリ17に供給し
、同表示メモリ17の同アドレス信号で指定の記憶デー
タを読み出す。
表示制御部14に供給し、同クロック信号ノ2を計数し
て生成したアドレス信号を前記表示メモリ17に供給し
、同表示メモリ17の同アドレス信号で指定の記憶デー
タを読み出す。
前記表示メモリI7より読み出した並列データを並列/
直列変換回路I8で直列データに変換し、赤、緑、青の
各色に対応の各直列データおよび輝度信号に対応の直列
データをデジタル/アナログ変換回路19に供給し、赤
、緑、青の各色に対応のアナログ映像信号19aを出力
する。
直列変換回路I8で直列データに変換し、赤、緑、青の
各色に対応の各直列データおよび輝度信号に対応の直列
データをデジタル/アナログ変換回路19に供給し、赤
、緑、青の各色に対応のアナログ映像信号19aを出力
する。
前記表示制御部ノ4が入力したクロック信号12より生
成出力した水平同期信号15、垂直同期信号16および
同クロック信号12を信号合成部20に供給し、同各信
号I5.16.12を合成した複合同期信号29を出力
する。
成出力した水平同期信号15、垂直同期信号16および
同クロック信号12を信号合成部20に供給し、同各信
号I5.16.12を合成した複合同期信号29を出力
する。
前記信号合成部20の具体的回路例を第2図に示す。第
1図の同信号合成部20に入出力する信号の符号は同第
2図においても同符号としである。
1図の同信号合成部20に入出力する信号の符号は同第
2図においても同符号としである。
前記信号合成部20に入力したクロック信号12は抵抗
24を介してトランジスタ23のベースと接続し、同ト
ランジスタ23のベースと接地間には抵抗25を接続す
る。
24を介してトランジスタ23のベースと接続し、同ト
ランジスタ23のベースと接地間には抵抗25を接続す
る。
前記信号合成部20に人力した水平および垂直の同期信
号15.16はともに排他的論理和回路2ノに入力し、
同排他的論理和回路21の出力にカソードを接続したダ
イオード22を介して前記トランジスタ23のベースに
接続する。
号15.16はともに排他的論理和回路2ノに入力し、
同排他的論理和回路21の出力にカソードを接続したダ
イオード22を介して前記トランジスタ23のベースに
接続する。
前記トランジスタ23のコレクタは抵抗26を介して回
路電源28と接続し、同トランジスタ23のエミッタと
接地間には抵抗27を接続し、同トランジスタ23のエ
ミッタと同抵抗27の接続点より複合同期信号29を取
り出す。
路電源28と接続し、同トランジスタ23のエミッタと
接地間には抵抗27を接続し、同トランジスタ23のエ
ミッタと同抵抗27の接続点より複合同期信号29を取
り出す。
第1図の要部ブロック図において、前記文字放送受信機
ノ0の出力映像信号19aおよび複合同期信号29を入
力したモニター受像機3oは、同映像信号19aをアナ
ログ/デジタル変換回路31に入力し、同複合同期信号
29を分岐し、それぞれ帯域濾波器32および低域濾波
器35に供給する。
ノ0の出力映像信号19aおよび複合同期信号29を入
力したモニター受像機3oは、同映像信号19aをアナ
ログ/デジタル変換回路31に入力し、同複合同期信号
29を分岐し、それぞれ帯域濾波器32および低域濾波
器35に供給する。
前記低域濾波器35を介して分離した水平および垂直同
期信号の合成信号を前記モニター受像機3゜の同期分離
回路に供給し、分離した水平同期信号37および垂直同
期信号38をそれぞれの偏向回路に供給する。
期信号の合成信号を前記モニター受像機3゜の同期分離
回路に供給し、分離した水平同期信号37および垂直同
期信号38をそれぞれの偏向回路に供給する。
前記帯域濾波器32を介して分離したクロック信号は位
相同期回路33に供給し、人カクロンク信号に位相同期
したサンプリングクロック34を出力し、同サンプリン
グクロック34により前記アナログ/デジタル変換回路
31に入力した映像信号19aをサンプリングし、デジ
タルの映像信号39変換して出力する。
相同期回路33に供給し、人カクロンク信号に位相同期
したサンプリングクロック34を出力し、同サンプリン
グクロック34により前記アナログ/デジタル変換回路
31に入力した映像信号19aをサンプリングし、デジ
タルの映像信号39変換して出力する。
前記帯域濾波器32の出力したクロック信号は、交流結
合の飽和増幅器に供給し、零交差付近の成分を抽出した
信号を波形整形し、前記アナログ/デジタル変換回路3
ノに供給するサンプリングクロック34としてもよい。
合の飽和増幅器に供給し、零交差付近の成分を抽出した
信号を波形整形し、前記アナログ/デジタル変換回路3
ノに供給するサンプリングクロック34としてもよい。
以上によりデジタル信号処理により生成した映像信号を
入力した映像機器において、信号生成時のクロック信号
と完全に同期したサンプリングクロックで入力映像信号
のサンプリングが可能となり、表示画像のジッターを除
去できるのみでなく、表示画素に対応のクロック周波数
と同じ周波数のサンプリングクロックとすることにより
デジタル化した映像信号処理のためのメモリも少ない容
量で実現可能となる。
入力した映像機器において、信号生成時のクロック信号
と完全に同期したサンプリングクロックで入力映像信号
のサンプリングが可能となり、表示画像のジッターを除
去できるのみでなく、表示画素に対応のクロック周波数
と同じ周波数のサンプリングクロックとすることにより
デジタル化した映像信号処理のためのメモリも少ない容
量で実現可能となる。
第1図は本発明映像機器の要部ブロック図、第2図は信
号合成部の回路図、第3図は同回路各部の信号波形図で
ある。 図中、IOは文字放送受信機、11ばクロック発注部、
12はクロンク信号、13は制御部、14は表示制御部
、I5は水平同期信号、16は垂直同期信号、17−は
表示メモリ、1Bは並列/直列変換回路、19はデジタ
ル/アナログ変換回路、I9αは出力映像信号、20は
信号合成部、2ノは排他的論理和回路、22はダイオー
ド、23はトランジスタ、24〜27は抵抗、28は回
路電源端子、29は複合同期信号、30はモニター受像
機、3ノはアナログ/デジタル変換回路、32は帯域濾
波器、33は位相同期回路、34はサンプリングクロッ
ク信号、35は低域濾波器、36は同期分離回路、37
は垂直同期信号、38は水平同期信号、39はデジタル
映像信号である。 特許出願人 株式会社冨士這ゼ2ラル j(1−) 第1図
号合成部の回路図、第3図は同回路各部の信号波形図で
ある。 図中、IOは文字放送受信機、11ばクロック発注部、
12はクロンク信号、13は制御部、14は表示制御部
、I5は水平同期信号、16は垂直同期信号、17−は
表示メモリ、1Bは並列/直列変換回路、19はデジタ
ル/アナログ変換回路、I9αは出力映像信号、20は
信号合成部、2ノは排他的論理和回路、22はダイオー
ド、23はトランジスタ、24〜27は抵抗、28は回
路電源端子、29は複合同期信号、30はモニター受像
機、3ノはアナログ/デジタル変換回路、32は帯域濾
波器、33は位相同期回路、34はサンプリングクロッ
ク信号、35は低域濾波器、36は同期分離回路、37
は垂直同期信号、38は水平同期信号、39はデジタル
映像信号である。 特許出願人 株式会社冨士這ゼ2ラル j(1−) 第1図
Claims (1)
- デジタル信号処理をして生成した映像信号をアナログ信
号に変換して出力するとともに、同映像信号と別系統で
同映像信号の同期信号を出力する映像機器において、同
同期信号のパルス間に同映像信号をデジタル信号処理時
のクロック信号を重畳したことを特徴とする映像機器の
クロック重畳同期信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP31748390A JP2630060B2 (ja) | 1990-11-21 | 1990-11-21 | 同期信号生成回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP31748390A JP2630060B2 (ja) | 1990-11-21 | 1990-11-21 | 同期信号生成回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH04188984A true JPH04188984A (ja) | 1992-07-07 |
JP2630060B2 JP2630060B2 (ja) | 1997-07-16 |
Family
ID=18088735
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP31748390A Expired - Lifetime JP2630060B2 (ja) | 1990-11-21 | 1990-11-21 | 同期信号生成回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2630060B2 (ja) |
-
1990
- 1990-11-21 JP JP31748390A patent/JP2630060B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JP2630060B2 (ja) | 1997-07-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5422677A (en) | Apparatus and method for processing a picture-in-picture video signal | |
JPS6069998A (ja) | カラ−テレビジヨン表示装置 | |
US6356316B1 (en) | Microkeyer: microcomputer broadcast video overlay device and method | |
JPH03238973A (ja) | 映像重合せ制御回路 | |
US4816898A (en) | Digital video image converter | |
US5801772A (en) | Digital video camera apparatus and aspect ratio converting apparatus | |
JPS62286390A (ja) | テレビジョン受像機用回路装置 | |
JPS5881386A (ja) | テレビジヨン受像機 | |
JP3405208B2 (ja) | 分割マルチ画面表示装置 | |
JPH04188984A (ja) | 同期信号生成回路 | |
JP2593721Y2 (ja) | 画面重畳回路 | |
KR930009866B1 (ko) | 텔레비젼 수신장치 | |
JPH02501524A (ja) | ビデオコンポーネントを処理する回路 | |
JPH0154914B2 (ja) | ||
JP2898084B2 (ja) | 画像圧縮処理装置 | |
JP3180624B2 (ja) | テレビジョンカメラ装置 | |
JPS6019365A (ja) | 垂直輪郭回路 | |
JPS59122195A (ja) | カラ−映像信号のノイズリダクシヨン装置 | |
KR970004186B1 (ko) | 2대의 카메라를 사용한 영상 분할회로 | |
JPH01288080A (ja) | 映像信号処理装置 | |
JP2626463B2 (ja) | 映像機器 | |
KR0143167B1 (ko) | 와이드 스크린 텔레비젼 수상기에서의 두화면 표시 회로 | |
JP2896175B2 (ja) | 画角変換装置 | |
JP2539919B2 (ja) | ハイビジョン受信機の時間軸圧縮装置 | |
JPS6019366A (ja) | 水平輪郭回路 |