JPH04114263U - 同期分離回路 - Google Patents
同期分離回路Info
- Publication number
- JPH04114263U JPH04114263U JP1853891U JP1853891U JPH04114263U JP H04114263 U JPH04114263 U JP H04114263U JP 1853891 U JP1853891 U JP 1853891U JP 1853891 U JP1853891 U JP 1853891U JP H04114263 U JPH04114263 U JP H04114263U
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- signal
- composite video
- clamp
- reference signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000926 separation method Methods 0.000 title claims abstract description 22
- 230000001360 synchronised effect Effects 0.000 title claims description 12
- 239000002131 composite material Substances 0.000 claims abstract description 18
- 238000001514 detection method Methods 0.000 claims abstract description 10
- 239000000284 extract Substances 0.000 abstract description 4
- 238000012986 modification Methods 0.000 abstract 1
- 230000004048 modification Effects 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 8
- 239000003990 capacitor Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
Landscapes
- Synchronizing For Television (AREA)
Abstract
(57)【要約】 (修正有)
【目的】コンポジット・ビデオ信号のDC分が変化して
も常に安定した同期信号を取り出し得る同期分離回路を
提供する。 【構成】コンポジット・ビデオ信号のDC分が増加する
と、クランプ回路C,R4,TR2,R5,R6のクラ
ンプレベルが変動する。この変動は電流検出回路R1に
より検出されて基準信号出力回路R2,R3に供給され
るため、該基準信号出力回路からは前記クランプレベル
の変動に応じた基準信号が出力される。そして、この基
準信号を比較回路ICに入力するため、前記コンポジッ
ト・ビデオ信号から常に安定した同期信号を取り出すこ
とができる。
も常に安定した同期信号を取り出し得る同期分離回路を
提供する。 【構成】コンポジット・ビデオ信号のDC分が増加する
と、クランプ回路C,R4,TR2,R5,R6のクラ
ンプレベルが変動する。この変動は電流検出回路R1に
より検出されて基準信号出力回路R2,R3に供給され
るため、該基準信号出力回路からは前記クランプレベル
の変動に応じた基準信号が出力される。そして、この基
準信号を比較回路ICに入力するため、前記コンポジッ
ト・ビデオ信号から常に安定した同期信号を取り出すこ
とができる。
Description
【0001】
本考案は、同期分離回路に関するものであり、更に詳述すれば、コンポジット
・ビデオ信号から複合同期信号を取り出す回路に関する。
【0002】
図3は、従来の同期分離回路の回路構成を示す図である。図において、(I
N)はコンポジット・ビデオ信号が入力される信号入力端子であり、(+B)は
+B電源入力端子、(TR1)はバッファとしてのトランジスタ、コンデンサ
(C),抵抗(R4),トランジスタ(TR2)及び調節用抵抗(R5),(R
6)はクランプ回路を構成する、(IC)はコンパレータであり、該コンパレー
タ(IC)のプラス入力端子には抵抗(R7),(R8)により分圧された基準
電圧が入力され、一方、マイナス入力端子にはクランプ回路により所定の電圧値
にクランプされたコンポジット・ビデオ信号が入力される。
【0003】
そして、このような従来の同期分離回路に、コンポジット・ビデオ信号(例え
ば図4(A)の波形参照)を入力すると、該信号は前記クランプ回路により所定
の電圧値にクランプされて図3のb点には図4(B)に示すような波形が現れ
る。そして、コンパレータ(IC)に於て、前記信号と基準電圧とを比較するこ
とにより同期信号(図4(C)に示す波形参照)が得られる。
【0004】
然し乍ら、このような従来の同期分離回路は、コンポジット・ビデオ信号のD
C分が増加した場合(例えば、図5(A)に示すような波形が入力されると)、
C・Rの時定数で入力波形のクランプレベルが変動するため(図5(B)に於て
実線で示した波形参照)、コンパレータ(IC)のマイナス端子に入力するDC
分が変化することになり、出力端子から出力されるパルス幅が変化してしまう。
【0005】
そして、このような、パルス幅の変化はジッターなどの原因となっていた。
【0006】
本考案はこのような事情に鑑みなされたものであり、コンポジット・ビデオ信
号のDC分が変化しても常に安定した同期信号を取り出すことが出来る同期分離
回路を提供することを目的とする。
【0007】
本考案の同期分離回路は、コンポジット・ビデオ信号から同期信号を取り出す
同期分離回路であって、電源を供給するための電源供給線と、該電源供給線から
電源の供給を受けて前記コンポジット・ビデオ信号を所定の電圧値にクランプす
るためのクランプ回路と、前記電源供給線とクランプ回路との間に設けられ前記
クランプ回路に流れる電流を検出するための電流検出回路と、前記電流検出回路
とクランプ回路の間から信号を受けて基準信号を出力するための基準信号出力回
路と、該基準信号出力回路とクランプ回路からそれぞれ信号を受けて両信号から
同期信号を取り出すための比較回路とから構成される。
【0008】
コンポジット・ビデオ信号のDC分が増加すると、クランプ回路のクランプレ
ベルが変動する。この変動は電流検出回路により検出されて基準信号出力回路に
供給されるため、該基準信号出力回路からは前記クランプレベルの変動に応じた
基準信号が出力される。そして、この基準信号を比較回路に入力するため、前記
コンポジット・ビデオ信号から常に安定した同期信号を取り出すことができる。
【0009】
次に図面に基ずき、本考案の同期分離回路を説明する。
【0010】
図1は本考案の同期分離回路の構成を示す図である。尚、従来の同期分離回路
(図3参照)と同じ部分には同一番号を付して説明を省略する。(R1)は+B
電源とトランジスタ(TR2)のコレクタ端子間に接続された電流検出用抵抗で
ある。又、分圧抵抗(R2),(R3)は、前記電流検出用抵抗(R1)とトラ
ンジスタ(TR2)のコレクタとの間から入力信号を得て、前記コンパレータ
(IC)のプラス端子に基準電圧を出力すべく接続されている。
【0011】
次に本考案の同期分離回路の動作を図2の波形図を参照しながら説明する。D
C分の多いコンポジット・ビデオ信号(図2(A)に示す波形参照)が入力端子
(IN)に入力されると、該信号のa点での波形は、C・Rの時定数でクランプ
レベルが変動することにより図2(B)において実線で示した波形のようにな
る。しかし、電流検出用抵抗(R1)によりa点のDC電圧が上昇するとトラン
ジスタ(TR2)のコレクタ電圧が上昇し、該コレクタ電圧が分圧抵抗(R
2),(R3)を介してコンパレータ(IC)のプラス入力端子に入力されるた
め、コンポジット・ビデオ信号のDC分の変化に応じた基準電圧(図2(B)に
於て点線で示した波形参照)がコンパレータ(IC)のプラス端子に入力される
ことになる。
【0012】
従って、コンパレータ(IC)からは、常に一定のパルス幅の同期信号(図2
(C)の波形参照)を取り出すことができる。
【0013】
以上説明したように、本考案の同期分離回路によれば、コンポジット・ビデオ
信号のDC分が変化しても常に安定した同期信号を取り出し得る同期分離回路を
提供することができる。
【図1】本考案の同期分離回路の回路構成を示す図であ
る。
る。
【図2】(A),(B),(C)はそれぞれ本考案の同
期分離回路の信号波形を示す図である。
期分離回路の信号波形を示す図である。
【図3】従来の同期分離回路の回路構成を示す図であ
る。
る。
【図4】(A),(B),(C)はそれぞれ従来の同期
分離回路の信号波形を示す図である。
分離回路の信号波形を示す図である。
【図5】(A),(B),(C)はそれぞれ従来の同期
分離回路の信号波形を示す図である。 R1 電流検出用抵抗 R2 分圧抵抗 R3 分圧抵抗 R4 抵抗 R5 調節用抵抗 R6 調節用抵抗 IC コンパレータ C コンデンサ IN 信号入力端子 +B +B電源入力端子 TR1 トランジスタ TR2 トランジスタ
分離回路の信号波形を示す図である。 R1 電流検出用抵抗 R2 分圧抵抗 R3 分圧抵抗 R4 抵抗 R5 調節用抵抗 R6 調節用抵抗 IC コンパレータ C コンデンサ IN 信号入力端子 +B +B電源入力端子 TR1 トランジスタ TR2 トランジスタ
Claims (1)
- 【請求項1】コンポジット・ビデオ信号から同期信号を
取り出す同期分離回路であって、電源を供給するための
電源供給線と、該電源供給線から電源の供給を受けて前
記コンポジット・ビデオ信号を所定の電圧値にクランプ
するためのクランプ回路と、前記電源供給線とクランプ
回路との間に設けられ前記クランプ回路に流れる電流を
検出するための電流検出回路と、前記電流検出回路とク
ランプ回路の間から信号を受けて基準信号を出力するた
めの基準信号出力回路と、該基準信号出力回路とクラン
プ回路からそれぞれ信号を受けて両信号から同期信号を
取り出すための比較回路とを具備することを特徴とする
同期分離回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1853891U JPH04114263U (ja) | 1991-03-26 | 1991-03-26 | 同期分離回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1853891U JPH04114263U (ja) | 1991-03-26 | 1991-03-26 | 同期分離回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH04114263U true JPH04114263U (ja) | 1992-10-07 |
Family
ID=31905017
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1853891U Pending JPH04114263U (ja) | 1991-03-26 | 1991-03-26 | 同期分離回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH04114263U (ja) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS53145415A (en) * | 1977-05-25 | 1978-12-18 | Hitachi Ltd | Synchronous isolator circuit |
JPS5488717A (en) * | 1977-12-26 | 1979-07-14 | Matsushita Electric Ind Co Ltd | Synchronous separation circuit |
JPS59112769A (ja) * | 1982-12-20 | 1984-06-29 | Toshiba Corp | 同期分離回路 |
JPS6265566A (ja) * | 1985-09-17 | 1987-03-24 | Toshiba Corp | 同期信号分離回路 |
-
1991
- 1991-03-26 JP JP1853891U patent/JPH04114263U/ja active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS53145415A (en) * | 1977-05-25 | 1978-12-18 | Hitachi Ltd | Synchronous isolator circuit |
JPS5488717A (en) * | 1977-12-26 | 1979-07-14 | Matsushita Electric Ind Co Ltd | Synchronous separation circuit |
JPS59112769A (ja) * | 1982-12-20 | 1984-06-29 | Toshiba Corp | 同期分離回路 |
JPS6265566A (ja) * | 1985-09-17 | 1987-03-24 | Toshiba Corp | 同期信号分離回路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5851469B2 (ja) | タイムベ−スエラ−ホセイホウシキ | |
US4198651A (en) | Television reference signal digital indentification system | |
JPH04114263U (ja) | 同期分離回路 | |
US3885093A (en) | Fast acting direct current clamping circuit | |
US4600944A (en) | Low cost synchronizing signal separator | |
JPS5841709B2 (ja) | コウソクドウサノ チヨクリユウクランプカイロソウチ | |
JP2002130043A (ja) | 信号処理装置 | |
JPH0213068A (ja) | クランプ回路 | |
JPS5947909B2 (ja) | 同期分離装置 | |
JPS6121183U (ja) | ドロツプアウト補償回路 | |
JPH05227452A (ja) | 同期分離回路 | |
KR900007980Y1 (ko) | 흑레벨 클램프 펄스 보정회로 | |
JPS62245780A (ja) | 符号化回路 | |
JPH0564033A (ja) | 同期分離回路 | |
JPH02244982A (ja) | クランプ回路 | |
JP2671371B2 (ja) | 位相比較器 | |
JPH0132447Y2 (ja) | ||
JP3208569B2 (ja) | クランプ回路 | |
JPS63149657U (ja) | ||
JPH0157553B2 (ja) | ||
JPS6272278A (ja) | 同期信号分離装置 | |
JPH03226074A (ja) | クランプ回路 | |
JPS61120585A (ja) | 同期信号分離・クランプ装置 | |
JPH0539077U (ja) | クランプ回路 | |
JPH07264002A (ja) | 積分回路 |