JPH039433A - 情報処理装置 - Google Patents

情報処理装置

Info

Publication number
JPH039433A
JPH039433A JP1144924A JP14492489A JPH039433A JP H039433 A JPH039433 A JP H039433A JP 1144924 A JP1144924 A JP 1144924A JP 14492489 A JP14492489 A JP 14492489A JP H039433 A JPH039433 A JP H039433A
Authority
JP
Japan
Prior art keywords
register
buffer
address
contents
write
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1144924A
Other languages
English (en)
Inventor
Masatoshi Hayashi
林 正登志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Solution Innovators Ltd
Original Assignee
NEC Solution Innovators Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Solution Innovators Ltd filed Critical NEC Solution Innovators Ltd
Priority to JP1144924A priority Critical patent/JPH039433A/ja
Publication of JPH039433A publication Critical patent/JPH039433A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Retry When Errors Occur (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、中央処理装置、特に障害時におけるレジスタ
の更新に伴う障害時の命令再試行を行う情報処理装置に
関するものである。
〔従来の技術〕
従来、この種の再試行制御システムでは、前命令終了時
にレジスタを更新するしないにかかわらず命令実行前の
レジスタの内容を保存する履歴レジスタを保持していた
ため、ハードウェア量が最大2倍となることから履歴レ
ジスタを持てるレジスタは一部に限られていた。履歴レ
ジスタを持っていると、障害時には更新前の値に復帰す
ることができるが、履歴レジスタを持っていないと、ソ
フトウェアはその障害がシステム全体に波及する場合、
処理の続行は出来ないのでシステムを停止し再立上げ処
理に移り、特定のプロセスに限定する場合でもプロセス
の7ポート後、プロセスの再実行を行っていた。
〔発明が解決しようとする課題〕
上述した従来の再試行制御システムでは、ハードウェア
量が増大することと、限られたレジスタに対してのみ履
歴レジスタを持つため、再試行可・不可の判断が複雑に
なり、また、回復処理は履歴レジスタ全部を回復してい
たため、処理時間の長時間化と、それに伴う障害(二重
障害)の発生の危険性が高くなるという欠点がある。
〔課題を解決するための手段〕
本発明の情報処理装置は、レジスタの更新ごとに該レジ
スタのアドレスと更新前データを保持するバッファと、
該バッファの書込アドレスを指示するバッファライトア
ドレスレジスタと該バッファの読出しアドレスを指示す
るバッファリードアドレスレジスタと、命令終了時に前
記バッファライトアドレスレジスタの内容と前記バッフ
ァリードアドレスレジスタの内容を一致させるバッファ
アドレス初期化手段と、前記バッファへの書込みごとに
前記バッファライトアドレスレジスタを更新する手段と
、障害発生時に前記バッファリードアドレスレジスタと
前記バッファライトアドレスレジスタの内容が一致する
まで該バッファリードアドレスレジスタを更新しながら
該バッファリードアドレスレジスタの示すバッファより
アドレスとデータを読出し該アドレスの指しているレジ
スタに該データを書込むように制御する制御手段を有し
ている。
〔実施例〕
次に、本発明について図面を参照して説明する。
第1図の再試行制御システムは、アドレスレジスタ1.
レジスタ部2.退避バッファ部3.実行部4.制御部5
から構成されている。
実行部4において、命令後が解読され処理の実行を開始
する。レジスタを更新する命令が実行されると、レジス
タ部2の更新すべきレジスタの値に更新すべきレジスタ
のアドレスを付加し退避バッファ部3に格納し、同時ま
たは格納後、レジスタ部2の更新すべきレジスタの内容
を更新する。
第2図において、レジスタ部2は、レジスタ群200、
データライトレジスタ210.退避ライトレジスタ22
0で構成され、レジスタの更新指示が出されると、更新
すべきレジスタのアドレスがアドレスレジスタ1に、デ
ータがデータライトレジスタ210にセットされ、リー
ド・ライト信号21によりアドレスレジスタ1の指して
いるレジスタ群200内のレジスタの内容が退避ライト
レジスタ220にセットされた後、データライトレジス
タ210の内容で該レジスタを更新する。
第3図において、退避バッファ部3は、退避バッファ3
00.バッファリードアドレスレジスタ310.バッフ
ァライトアドレスレジスタ320゜セレクタ330.比
較器340で構成され、レジスタの更新指示が出される
と更新前のレジスタの内容が退避ライトレジスタ220
にセットされたと同時または後に、ライト信号31によ
り更新レジスタのアドレスと更新前データが退避バッフ
ァ300に格納され、バッファライトアドレスレジスタ
320にIllが加えられる。
命令が正常終了すると、制御部5はバッファライトアド
レスレジスタ3.20をリセットする。
次に、障害発生時の動作を説明する。障害が発生したこ
とを制御部5が認識すると、退避バッファ部3にレジス
タ回復指示を出す。
退避バッファ部3が回復指示を受けると、退避バッファ
300よりバッファリードアドレスレジスタ310の指
しているロケーションに格納されているアドレス情報が
アドレスレジスタ1.データがデータライトレジスタ2
10にセットされ、バッファリードアドレスレジスタ3
10に“1′加えられる。
レジスタ部2は、データライトレジスタ2IOノセツト
後、ライト信号22により、アドレスレジスタ1の指し
ている場所にデータライトレジスタ210の内容を回復
する。その時、退避バッファ部3のバッファリードアド
レスレジスタ310とバッファライトアドレスレジスタ
320を比較器340で比較し等しかったら回復処理を
終了し、回復終了信号341を出す。等しくなければ回
復処理を繰り返す。
制御部5は回復終了信号341を受は取ると、バッファ
リードアドレスレジスタ310.バッファライトアドレ
スレジスタ320をリセットし、実行部4に再試行指示
を出す。
実行部4は再試行指示により処理の再開を行う。
〔発明の効果〕
以上説明したように本発明は、レジスタの更新前の内容
を退避することにより、障害が発生するまでの中央処理
装置の状態を保存することができる。障害発生により破
壊されたレジスタを容易に回復でき、命令の再試行によ
り処理の回復・継続実行が可能となり、システム全体の
信頼性の向上をはかることができる効果がある。
【図面の簡単な説明】
第1図は本発明における実施例のブロック図、第2図、
第3図は第1図における部分詳細図である。 1・・・・・・アドレスレジスタ、2・・・・・・レジ
スタ部、3・・・・・・退避バッファ部、4・・・・・
・実行部、5・・・・・・制御部、200・・・・・・
レジスタ群、210・・・・・・データライトレジスタ
、220・・・・・・退避ライトレジスタ、300・・
・・・・退避バッファ、310・・・・・・バッファリ
ードアドレスレジスタ、320・・・・・・バッファラ
イトアドレスレジスタ、330・・・・・・セレクタ、
340・・・・・・比較器、21・・・・・・リード・
ライト信号、22・・・・・・ライト信号、31・・・
・・・ライト信号、32・・・・・・リード信号、31
1,312・・・・・・リセット信号、341・・・・
・・回復終了信号。

Claims (1)

  1. 【特許請求の範囲】 1または複数のレジスタを更新することを指示する命令
    を備えた情報処理装置において、前記レジスタの更新ご
    とに該レジスタのアドレスと更新前データを保持するバ
    ッファと、該バッファの書込アドレスを指示するバッフ
    ァライトアドレスレジスタと、 該バッファの読出しアドレスを指示するバツファリード
    アドレスレジスタと、 命令終了時に前記バッファライトアドレスレジスタの内
    容と前記バッファリードアドレスレジスタの内容を一致
    させるバッファアドレス初期可手段と、 前記バッファへの書込ごとに前記バッファアドレスレジ
    スタを更新する手段と、 障害発生時に前記バッファリードアドレスレジスタと前
    記バッファライトアドレスレジスタの内容が一致するま
    で該バッファリードアドレスレジスタを更新しながら該
    バッファリードアドレスレジスタの示すバッファよりア
    ドレスとデータを読出し該アドレスのレジスタに該デー
    タを書込むように制御する制御手段を含むことを特徴と
    する情報処理装置。
JP1144924A 1989-06-06 1989-06-06 情報処理装置 Pending JPH039433A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1144924A JPH039433A (ja) 1989-06-06 1989-06-06 情報処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1144924A JPH039433A (ja) 1989-06-06 1989-06-06 情報処理装置

Publications (1)

Publication Number Publication Date
JPH039433A true JPH039433A (ja) 1991-01-17

Family

ID=15373386

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1144924A Pending JPH039433A (ja) 1989-06-06 1989-06-06 情報処理装置

Country Status (1)

Country Link
JP (1) JPH039433A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101658828B1 (ko) * 2015-03-23 2016-09-22 한국전자통신연구원 씨피유 코어의 기능복구를 위한 장치 및 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101658828B1 (ko) * 2015-03-23 2016-09-22 한국전자통신연구원 씨피유 코어의 기능복구를 위한 장치 및 방법
US10127098B2 (en) 2015-03-23 2018-11-13 Electronics And Telecommunications Research Institute Apparatus and method for recovering functionality of central processing unit core

Similar Documents

Publication Publication Date Title
US7840768B2 (en) Memory-controller-embedded apparatus and procedure for achieving system-directed checkpointing without operating-system kernel support
JPH07219809A (ja) データ処理装置およびデータ処理方法
US6810489B1 (en) Checkpoint computer system utilizing a FIFO buffer to re-synchronize and recover the system on the detection of an error
JPH07141176A (ja) コマンドリトライ制御方式
JPH039433A (ja) 情報処理装置
JP2671160B2 (ja) 例外処理方式
JP2000222232A (ja) 電子計算機及び電子計算機のメモリ障害回避方法
JP2562838B2 (ja) プロセッサ及びストアバッファ制御方法
USRE45632E1 (en) Memory-controller-embedded apparatus and procedure for achieving system-directed checkpointing without operating-system kernel support
JP2009169515A (ja) コンピュータシステム及びシステム回復装置
JPH04181331A (ja) 命令リトライ方式
JPS6130297B2 (ja)
JPS6130296B2 (ja)
JPH0529934B2 (ja)
JPH07219796A (ja) 情報処理装置
JPS6012656B2 (ja) リトライ制御方式
JPH10247157A (ja) トランザクション処理システムおよびそのリカバリ方法
JPH0264815A (ja) ディスクキャッシュ制御方式
AU669410B2 (en) Error recovery mechanism for software visible registers in computer systems
JPS62278643A (ja) 再試行制御方式
JPS6132701B2 (ja)
JPS6143739B2 (ja)
JPS6332642A (ja) 情報処理装置
JPS59125453A (ja) リトライ方式
JPH1027153A (ja) バス転送装置