JPH0365328U - - Google Patents

Info

Publication number
JPH0365328U
JPH0365328U JP12559389U JP12559389U JPH0365328U JP H0365328 U JPH0365328 U JP H0365328U JP 12559389 U JP12559389 U JP 12559389U JP 12559389 U JP12559389 U JP 12559389U JP H0365328 U JPH0365328 U JP H0365328U
Authority
JP
Japan
Prior art keywords
written
timer circuit
value
duty
predetermined value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP12559389U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP12559389U priority Critical patent/JPH0365328U/ja
Publication of JPH0365328U publication Critical patent/JPH0365328U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

【図面の簡単な説明】
第1図は本考案による一実施例を示すブロツク
図、第2図は第1図の信号波形図、第3図は従来
のブロツク図、第4図は第3図の信号波形図であ
る。 1……タイマ回路、2……コンペアレジスタ、
3……フリツプフロツプ回路、4……バツフアレ
ジスタ。

Claims (1)

    【実用新案登録請求の範囲】
  1. クロツクの周期に基づいて一定カウント値毎に
    オーバーフロー信号を出力するタイマ回路と、書
    き込んだ所定の値が前記タイマ回路のカウント値
    と一致した時に比較一致信号を出力する比較手段
    と、前記タイマ回路と前記比較手段とからの出力
    に基づいて出力パルス信号の値を反転させて前記
    比較手段に書き込んだ所定の値に応じたオン・デ
    ユーテイのパルス信号を発生するパルス信号発生
    手段とを備えたパルス幅変調装置において、オン
    ・デユーテイを設定する所定の値が自由なタイミ
    ングで書き込み可能で書き込んであるオン・デユ
    ーテイ設定値を前記タイマ回路から出力されたオ
    ーバーフロー信号に同期して前記比較手段に書き
    込む記憶手段を設けたことを特徴とするパルス幅
    変調装置。
JP12559389U 1989-10-30 1989-10-30 Pending JPH0365328U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12559389U JPH0365328U (ja) 1989-10-30 1989-10-30

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12559389U JPH0365328U (ja) 1989-10-30 1989-10-30

Publications (1)

Publication Number Publication Date
JPH0365328U true JPH0365328U (ja) 1991-06-25

Family

ID=31673456

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12559389U Pending JPH0365328U (ja) 1989-10-30 1989-10-30

Country Status (1)

Country Link
JP (1) JPH0365328U (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008180727A (ja) * 2001-01-12 2008-08-07 Nalco Co 低価格、オンライン腐食モニターおよび高性能腐食プローブ
JP2009088841A (ja) * 2007-09-28 2009-04-23 Iwatsu Test Instruments Corp パルス発生装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59143422A (ja) * 1983-02-04 1984-08-17 Hitachi Ltd パルス幅変換制御回路

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59143422A (ja) * 1983-02-04 1984-08-17 Hitachi Ltd パルス幅変換制御回路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008180727A (ja) * 2001-01-12 2008-08-07 Nalco Co 低価格、オンライン腐食モニターおよび高性能腐食プローブ
JP2009088841A (ja) * 2007-09-28 2009-04-23 Iwatsu Test Instruments Corp パルス発生装置

Similar Documents

Publication Publication Date Title
JPS59182747U (ja) インタ−フエ−ス回路
JPH0365328U (ja)
JPS5925927U (ja) デユ−テイサイクル制御装置
JPH02840U (ja)
JPS5920379U (ja) 車両用デ−タ収録装置
JPH0197635U (ja)
JPS639631U (ja)
JPS63171027U (ja)
JPH0390568U (ja)
JPS6142588U (ja) メモリ制御回路
JPS6117891U (ja) インバ−タの制御装置
JPS6031673U (ja) マイコンの周波数自動判別回路
JPS5957033U (ja) 規定数パルス発生回路
JPS60174947U (ja) 入出力制御装置
JPS5881603U (ja) フアンクシヨンジエネレ−タ
JPS58101232U (ja) マイクロコンピユ−タ
JPS619946U (ja) ト−ン発振回路
JPS60119138U (ja) パルス発生回路
JPS58180387U (ja) 発光遅延回路
JPS5871804U (ja) 自動切換信号発生器
JPS5978595U (ja) メモリ−ストツプ回路
JPS58109090U (ja) 電子時計の修正装置
JPH02103924U (ja)
JPS58117521U (ja) 給電異常検出回路
JPS6320623U (ja)