JPH0359674U - - Google Patents
Info
- Publication number
- JPH0359674U JPH0359674U JP12084389U JP12084389U JPH0359674U JP H0359674 U JPH0359674 U JP H0359674U JP 12084389 U JP12084389 U JP 12084389U JP 12084389 U JP12084389 U JP 12084389U JP H0359674 U JPH0359674 U JP H0359674U
- Authority
- JP
- Japan
- Prior art keywords
- pad
- surface mount
- circuit board
- cream solder
- pattern
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000006071 cream Substances 0.000 claims description 4
- 229910000679 solder Inorganic materials 0.000 claims description 4
- 238000005476 soldering Methods 0.000 claims description 2
- 239000000155 melt Substances 0.000 claims 1
Landscapes
- Electric Connection Of Electric Components To Printed Circuits (AREA)
Description
第1図は、本考案の一実施例を示す断面図、第
2図は前記実施例を上方から見た平面図、第3図
は本考案を実施した時の、半田付け後の状態を示
す断面図、第4図は本考案の他の実施例を示す平
面図、第5図は従来の電子回路基板を示す平面図
、第6図は従来技術における、表面実装部品の移
動を示した断面図、第7図は従来技術に於けるツ
ームストーン現象を示した断面図。 1……回路基板、2……パツド、3……パツド
、4……クリーム半田、5……クリーム半田、6
……面積の大きいパターン、7……スルーホール
、8……内層パターン、9……表面実装部品、1
0……レジスト、11……スルーホール、12…
…細いパターン、13……パターンが無い領域、
14……パツド。
2図は前記実施例を上方から見た平面図、第3図
は本考案を実施した時の、半田付け後の状態を示
す断面図、第4図は本考案の他の実施例を示す平
面図、第5図は従来の電子回路基板を示す平面図
、第6図は従来技術における、表面実装部品の移
動を示した断面図、第7図は従来技術に於けるツ
ームストーン現象を示した断面図。 1……回路基板、2……パツド、3……パツド
、4……クリーム半田、5……クリーム半田、6
……面積の大きいパターン、7……スルーホール
、8……内層パターン、9……表面実装部品、1
0……レジスト、11……スルーホール、12…
…細いパターン、13……パターンが無い領域、
14……パツド。
Claims (1)
- 表面実装部品が実装されるパツドと前記パツド
に比較して面積の大なるパターンとを半田付けリ
フローを用いて接続する電子回路基板において、
前記パツドの上に印刷されたクリーム半田が前記
面積の大なるパターンに熱を奪われる事なく、前
記表面実装部品が実装される他方のパツドに印刷
されたクリーム半田と同じタイミングで溶融し、
前記表面実装部品の移動が無い表面実装部品用の
パツドを持つことを特徴とする電子回路基板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12084389U JPH0359674U (ja) | 1989-10-16 | 1989-10-16 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12084389U JPH0359674U (ja) | 1989-10-16 | 1989-10-16 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0359674U true JPH0359674U (ja) | 1991-06-12 |
Family
ID=31668897
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP12084389U Pending JPH0359674U (ja) | 1989-10-16 | 1989-10-16 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0359674U (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005158770A (ja) * | 2003-11-20 | 2005-06-16 | Matsushita Electric Ind Co Ltd | 積層基板とその製造方法及び前記積層基板を用いたモジュールの製造方法とその製造装置 |
JP2011100987A (ja) * | 2009-10-07 | 2011-05-19 | Renesas Electronics Corp | 配線基板 |
-
1989
- 1989-10-16 JP JP12084389U patent/JPH0359674U/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005158770A (ja) * | 2003-11-20 | 2005-06-16 | Matsushita Electric Ind Co Ltd | 積層基板とその製造方法及び前記積層基板を用いたモジュールの製造方法とその製造装置 |
JP2011100987A (ja) * | 2009-10-07 | 2011-05-19 | Renesas Electronics Corp | 配線基板 |