JPH0358626A - 位相同期制御装置 - Google Patents

位相同期制御装置

Info

Publication number
JPH0358626A
JPH0358626A JP1195923A JP19592389A JPH0358626A JP H0358626 A JPH0358626 A JP H0358626A JP 1195923 A JP1195923 A JP 1195923A JP 19592389 A JP19592389 A JP 19592389A JP H0358626 A JPH0358626 A JP H0358626A
Authority
JP
Japan
Prior art keywords
voltage
time
capacitor
frequency
step response
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1195923A
Other languages
English (en)
Inventor
Hiroshi Matsuura
博 松浦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP1195923A priority Critical patent/JPH0358626A/ja
Publication of JPH0358626A publication Critical patent/JPH0358626A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、高安定度をイfし、周波数の設定(ノノ換を
高速にできる標準信号発生装置等に利用できる位相同期
制御装置に関する○ 従来の技術 3 2・\−・ 第3図は従来の位相同期制御装置の構成を示している。
以下にこの従来例の構成について第3図とともに説明す
る。第3図において、1は電圧制御発振器であり、直流
バイアス電圧の変化により可変容景ダイオードの容量が
変化し、発振周波数を変え、出力端子より出力する。出
力は同時に、可変分周器2の入力端子に接続されている
。可変分周器2は設定周波数に応じた分周をし、出力端
子から比較信号fvを出力し、3の位相比較器の入力端
子に接続されている。基準周波数frは、高精度水晶発
振器の信号をあらかじめ決められた分周比に分周し、位
相比較器3へ出力する。3は位相比較器であり、基準周
波数frと可変分周器2からの比較信号fvとの位相を
比較し、位相が一致すれば無信号、位相が異なれば誤差
信号を出力する。
4は演算増幅器U1、抵抗器R1、R2、コンデンサC
1、C2からなる積分器Aで、パルス状の前記誤差信号
を平滑する。
次に上記従来例の動作について説明する。第3図におい
て、所望周波数が設定されると、高精度水晶発振器の信
号を分周した基準周波数frと周期が一致するような分
局比が、可変分周器2に設定される。位相比較器4では
、上記基準周波数frど比較信号fvの位相を比較し、
位相が弄なれはパルス状の誤差信号を積分器A4に出力
する。
上記誤差信号は、A’l分*ISA7Iで十分に平滑さ
れ、直流電圧成分にした信号となり電圧制御発振器1の
可変容量ダイオードに加わることにより、容量を変化さ
せて発振周波数を制御する。これを繰返すことにより、
出力端子から、所望周波数に収束した信号を出力する。
発明が解決しようどする課題 しかしながら上記従来の位相同期制御装置でのロノクア
ノプタイム(制御目標値の±5俸に収瞥る時間)は、閉
ループ制御系の伝達関数で表せるダンピングファクタζ
の値により、ステップ応答特性が決甘りロノクアノブタ
イムが異なってくる。
第4図は前記のステノプ応答特性を示している。
ダンピングファクタζをゼロに近づけるどステノブ応答
特性はオーバーシ一一トが大きくなりループ内の制御が
収束せず振動を持続してし1う。逆に、ダンピングファ
クタζを1以上にするとオーバーシュー1・は小さくな
って単調に収束していく。
このため一般にダンピングファクタζの値は0.6〜0
8位にしているこの様な値では、ループ内での振動は存
在するため、ロノクアソプタイムはステップ応答特性に
応じた時間かからないと収束しないことになる。
本発明←l、このJ:うな従来の門IQを角イ決するも
のであり、ロノクアノブタイムを短縮できる優れた位相
同期制御装置を提供することを目的とするものである。
課題を解決するための手段 本発明は、上記目的を達成するために、PLL11J路
の枯分器に新らたな114走数を詭追加し、ステノプ応
答特性のオーバーシュ−一トによる振動を翳期に安定化
しロノクアノプタイムを早くするようにしたものである
作用 本発明は上記のような構成により次のような作用を有す
る。すなわち、基準の高精1厘水晶発振101路と同等
の周波数安定度を持ち、かつ従来よりも早いロノクアノ
プタイムで収束するため、周波数の設定切換による安定
度に用する時間を早くするこどができる。
実施例 以下に本発明の一実施例の構成について、図面とともに
説四ずる。第l図V↓木発l.!Ijの一火飽例に』;
・ける位相同期制御%ii′1の同格ブロノク図である
第1図において、従来例と同一機能のブロノクには同一
番号を付与してある。積分器B5は、演算増幅器U1、
抵抗R1、R2、R3、コンデンサC1、C2、C3か
らなり、位相比較器3からのパルス状の誤差信号を平滑
する。
次に上記実地例の動作について説叫する。第1図にi−
いて基準周波数frと比鮫信号fvの位相を比較器3で
比較し、位相が異なればパルス状の誤差信号を積分器B
5に出力する。積分器B5では抵抗器R1、R2トよび
コンデンサC1、C2による時定数でパルス状の誤差信
号を積分する。第26・\−/ 図にお・いて、ダンピングファクタζによるステノプ応
答特性のオーバシュート時に抵抗R3、コンデンザC3
に電圧が加わり充電される。ステノブ応答特性がアンダ
ーシュー1・に移行した時、抵抗R3、コンデンサC3
が無い時の電圧に対し充電していた電圧が打ち消すよう
に働くことにより早期に収束され安定となる。
なむ、本実施例の積分器の時定数回路は、第]凶のよう
に、C I =O.O ]. CμF〕、C2=100
0(PF)]、C a = 1− 0 0 0 ( P
 F ’II、R2=2.7〔KJ2)、R3=100
CKβ〕に設定してある。
発明の効果 本発明は上記実施例より明らかなように基準の高精度水
晶発振回路と同等の精度を持ち、周波数の設定切変で早
期安定ができるとーう効果を有する0 4.図面の節Jl′l,な説明 第11″スI11:本介明の一突施例における付和同j
υ]制御装置の概略ブロノク図、第2図は本発明による
ステソプ応答特性図、第3図は従来の位相同期制7 ・
・−2 御装置のブロノク図、第4図は従来のステノプ応答特性
図である。
1 電圧制御発振器、2 可変分周器、3 付和比較器
、4・積分器A,5・積分器B。

Claims (1)

    【特許請求の範囲】
  1. 制御電圧に応じて発振周波数が変化する電圧制御発振器
    と、設定された所望の発振周波数に応じて分周比が可変
    し、上記電圧制御発振器の信号を分周する可変分周器と
    、この可変分周器の信号と基準信号とを比較してその位
    相差を検出する位相比較器と、位相差の誤差信号を平滑
    して電圧制御発振器に制御電圧を送出する積分器と、こ
    の積分器の回路に設けられ、ステップ応答特性のオーバ
    ーシュート時に充電される充電回路とを備えた位相同期
    制御装置。
JP1195923A 1989-07-27 1989-07-27 位相同期制御装置 Pending JPH0358626A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1195923A JPH0358626A (ja) 1989-07-27 1989-07-27 位相同期制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1195923A JPH0358626A (ja) 1989-07-27 1989-07-27 位相同期制御装置

Publications (1)

Publication Number Publication Date
JPH0358626A true JPH0358626A (ja) 1991-03-13

Family

ID=16349231

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1195923A Pending JPH0358626A (ja) 1989-07-27 1989-07-27 位相同期制御装置

Country Status (1)

Country Link
JP (1) JPH0358626A (ja)

Similar Documents

Publication Publication Date Title
US7177611B2 (en) Hybrid control of phase locked loops
US4587496A (en) Fast acquisition phase-lock loop
GB2209445A (en) Phase comparator for extending capture range
US4208635A (en) Active filter and phase-locked loop using same
US7978013B2 (en) Phase synchronizing circuit
US4972446A (en) Voltage controlled oscillator using dual modulus divider
JPH07120946B2 (ja) 位相同期回路
JPH0558292B2 (ja)
JPH0358626A (ja) 位相同期制御装置
EP0775387A1 (en) Method and device for symmetrizing a clock signal
US5057705A (en) Clock formation circuit with phase locked loop control
WO2005101665A1 (en) Phase locked loop circuit
JP2885662B2 (ja) Pll回路
JPH0530089B2 (ja)
JP2510130Y2 (ja) Pll回路
JP2656546B2 (ja) 位相同期発振器
SU1594507A1 (ru) Стабилизированный преобразователь посто нного напр жени
JPH04284024A (ja) 位相同期回路
JP3253182B2 (ja) 周波数調整回路
JP3070076B2 (ja) 位相同期発振回路
JP2976630B2 (ja) 周波数シンセサイザ
AU680066C (en) Method and device for symmetrizing a clock signal
JPH0786934A (ja) 周波数シンセサイザ
JPS63174427A (ja) 周波数可変発振装置
JPS63129879A (ja) 回転体pll制御装置