JPH0346471A - Ccdディジタルカメラ - Google Patents
CcdディジタルカメラInfo
- Publication number
- JPH0346471A JPH0346471A JP1180509A JP18050989A JPH0346471A JP H0346471 A JPH0346471 A JP H0346471A JP 1180509 A JP1180509 A JP 1180509A JP 18050989 A JP18050989 A JP 18050989A JP H0346471 A JPH0346471 A JP H0346471A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- converter
- ccd
- timing
- period
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Transforming Light Signals Into Electric Signals (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[発明の目的]
(産業上の利用分野)
本発明は、CDDディジタルカメラに関し、特に、CO
Dの出力信号のサンプリングの改良に関する。
Dの出力信号のサンプリングの改良に関する。
(*来の技術)
CCDディジタルカメラにおいて、CODから出力され
る出力信号は1周知のように、1画素を表す信号(以下
、単に1画素という〉ごとにリセット#J′!間、フィ
ードスルーwIrM、信号期間を有している。そして、
このCCD出力信号のフィードスルー期間の信号レベル
と信号期間の信号レベルとの差が1画素の情報としてサ
ンプリングされる。ところが、CCD素子への給電用直
流電源(以下、RDという)の電圧変動の影響を受けて
、フィードスルー期間の信号レベルが1画素ごとに変動
し、この変動分がリセットノイズとして画像に悪影響を
与えてしまう、このためリセットノイズの抑圧は、CC
Dディジタルカメラにおいて重要な課題となっている。
る出力信号は1周知のように、1画素を表す信号(以下
、単に1画素という〉ごとにリセット#J′!間、フィ
ードスルーwIrM、信号期間を有している。そして、
このCCD出力信号のフィードスルー期間の信号レベル
と信号期間の信号レベルとの差が1画素の情報としてサ
ンプリングされる。ところが、CCD素子への給電用直
流電源(以下、RDという)の電圧変動の影響を受けて
、フィードスルー期間の信号レベルが1画素ごとに変動
し、この変動分がリセットノイズとして画像に悪影響を
与えてしまう、このためリセットノイズの抑圧は、CC
Dディジタルカメラにおいて重要な課題となっている。
このリセットノイズ抑圧のために、CCDディジタルカ
メラに、相関二重サンプリング(以下CDSという)方
式が採用されている。このCDS方式によるCDS回路
においては、例えば第3図に示すように、2(1mのバ
ッファ1.3およびこれらバッファ1.3間に設けられ
るスイッチ5とコンデンサ9、バッファ3の出力をA/
D変換器するA/D変換器7等が具備される。そして、
この方式においては、第4図に示すように、フィートス
ルー期間に、クランプパルスで前記スイッチ5をONL
フィードスルー期間のレベルを一定レベル(ここではグ
ランド〉にクランプした後、信号期間に、A/D変換器
7に対してA/D変換のタイミングを指令するサンプル
パルスを与える。このようにして、前記クランプによる
一定レベルを基準値とした信号期間の信号レベルを、リ
セットノイズのない真の信号分としてサンプリングする
原理である。
メラに、相関二重サンプリング(以下CDSという)方
式が採用されている。このCDS方式によるCDS回路
においては、例えば第3図に示すように、2(1mのバ
ッファ1.3およびこれらバッファ1.3間に設けられ
るスイッチ5とコンデンサ9、バッファ3の出力をA/
D変換器するA/D変換器7等が具備される。そして、
この方式においては、第4図に示すように、フィートス
ルー期間に、クランプパルスで前記スイッチ5をONL
フィードスルー期間のレベルを一定レベル(ここではグ
ランド〉にクランプした後、信号期間に、A/D変換器
7に対してA/D変換のタイミングを指令するサンプル
パルスを与える。このようにして、前記クランプによる
一定レベルを基準値とした信号期間の信号レベルを、リ
セットノイズのない真の信号分としてサンプリングする
原理である。
このCDS方式においては、クランプパルスをフィード
スルー期間の終わる瞬間まで正確に加えることが要求さ
れる。すなわち、フィートスルー期間の終わる瞬間とク
ランプパルスの終わる瞬間とのタイミングを合わせるこ
とで、信号期間直前の信号レベルをどの画素でも正確に
一定にでき、リセットノイズを良好に抑圧できる。
スルー期間の終わる瞬間まで正確に加えることが要求さ
れる。すなわち、フィートスルー期間の終わる瞬間とク
ランプパルスの終わる瞬間とのタイミングを合わせるこ
とで、信号期間直前の信号レベルをどの画素でも正確に
一定にでき、リセットノイズを良好に抑圧できる。
(発明が解決しようとする課題〉
しかしながら、フィードスルー期間が短いこともあり、
フィードスルー期間の終わる瞬間とクランプパルスの終
わる瞬間とのタイミングを正確に合わせることが難しく
、また、上述のように信号経路に設けたスイッチ5を0
N10FFすることは、信号期間にリンギングを発生さ
せ易いこともあって、従来のCDS方式ではCCD出力
信号のリセットノイズ抑制の精度を上げるのに限界があ
った。
フィードスルー期間の終わる瞬間とクランプパルスの終
わる瞬間とのタイミングを正確に合わせることが難しく
、また、上述のように信号経路に設けたスイッチ5を0
N10FFすることは、信号期間にリンギングを発生さ
せ易いこともあって、従来のCDS方式ではCCD出力
信号のリセットノイズ抑制の精度を上げるのに限界があ
った。
本発明はこのような従来技術の問題を考慮してなされた
ものであり、CCD出力信号のリセットノイズを精度良
く抑制できるCCDディジタルカメラを提供することを
目的とする。
ものであり、CCD出力信号のリセットノイズを精度良
く抑制できるCCDディジタルカメラを提供することを
目的とする。
[発明の構成]
(課題を解決するための手段〉
上記目的を遠戚するために本発明にかかるCCDディジ
タルカメラにおいては、CCDへ供給される直流電源の
電圧値をA/D変換する第1のA/D変換器と、CCD
の出力信号をA/D変換する第2のA/D変換器と、前
記第1のA/D変換器および第2のA/D変換器それぞ
れに対してA/D変換のタイミングを指令するタイミン
グジェネレータと、前記第1のA/D変換器および第2
のA/D変換器で得られる信号を基に信号演算処理を行
う信号処理手段と、を具備することを要旨としている。
タルカメラにおいては、CCDへ供給される直流電源の
電圧値をA/D変換する第1のA/D変換器と、CCD
の出力信号をA/D変換する第2のA/D変換器と、前
記第1のA/D変換器および第2のA/D変換器それぞ
れに対してA/D変換のタイミングを指令するタイミン
グジェネレータと、前記第1のA/D変換器および第2
のA/D変換器で得られる信号を基に信号演算処理を行
う信号処理手段と、を具備することを要旨としている。
(作用)
上述の構成によれば、以下のような作用を奏する。すな
わち、タイミングジェネレータより、第1および第2の
A/D変換器それぞれに対し。
わち、タイミングジェネレータより、第1および第2の
A/D変換器それぞれに対し。
フィートスルー期間および信号期間にA/D変換を行う
ことを指令するタイミング信号を送出し、この指令され
たタイミングに従い、第1のA/D変換器および第2の
A/D変換器でA/D変換を行い、信号処理手段で、第
1のA/D変換器で得られた信号と第2のA/D変換器
で得られた信号との差を求める信号演算処理を行えば、
基準をどの画素でも一定レベルにするためにクランプパ
ルスを加えずども1画素ごとに真の信号レベルが信号処
理手段で得られ、リセットノイズ抑圧の精度を低下させ
る要因であるクランプパルスの厳密なタイミング合わせ
が不要になるとともに、リンギングを発生させ易いスイ
ッチを信号経路に設ける必要がなくなるため、CCD出
力信号のリセットノイズを精度良く抑制できる。
ことを指令するタイミング信号を送出し、この指令され
たタイミングに従い、第1のA/D変換器および第2の
A/D変換器でA/D変換を行い、信号処理手段で、第
1のA/D変換器で得られた信号と第2のA/D変換器
で得られた信号との差を求める信号演算処理を行えば、
基準をどの画素でも一定レベルにするためにクランプパ
ルスを加えずども1画素ごとに真の信号レベルが信号処
理手段で得られ、リセットノイズ抑圧の精度を低下させ
る要因であるクランプパルスの厳密なタイミング合わせ
が不要になるとともに、リンギングを発生させ易いスイ
ッチを信号経路に設ける必要がなくなるため、CCD出
力信号のリセットノイズを精度良く抑制できる。
(実施例)
以下、本発明にかかるCCDディジタルカメラの一実施
例について第1図および第2図を参照にしながら説明す
る。
例について第1図および第2図を参照にしながら説明す
る。
このCCDディジタルカメラにおいては、その要部構成
ブロック図である第1図に示すように、CCD11へ供
給されるRDの電圧値をA/D変換するA/D変換器(
第1のA/D変換器)13と、CCDIIの出力信号を
A/Dg、損するA/D変換器(第2のA/D変換器)
15と、A/D変換器13およびA/D変換器15それ
ぞれの行うA/D変換のタイミングを指令するタイミン
グジェネレータ17と、A/D変換器11およびA/D
変換器13で得られる信号を基に信号演算処理を行う信
号処理部1つと、この信号処理部1つの出力信号をD/
A変換するD/A変換器21とこのD/A変換器21か
らの信号を基に画一像表示を行うCRT23と、を具備
している。
ブロック図である第1図に示すように、CCD11へ供
給されるRDの電圧値をA/D変換するA/D変換器(
第1のA/D変換器)13と、CCDIIの出力信号を
A/Dg、損するA/D変換器(第2のA/D変換器)
15と、A/D変換器13およびA/D変換器15それ
ぞれの行うA/D変換のタイミングを指令するタイミン
グジェネレータ17と、A/D変換器11およびA/D
変換器13で得られる信号を基に信号演算処理を行う信
号処理部1つと、この信号処理部1つの出力信号をD/
A変換するD/A変換器21とこのD/A変換器21か
らの信号を基に画一像表示を行うCRT23と、を具備
している。
次に本実施例の作用について第2図を参照にしながら説
明する。
明する。
CCDIIの出力信号においては、リセット期間の終わ
る瞬間のRDレベルで、フィードスルー期間の信号レベ
ルが決定されるが、このRDレベルが変動するため、C
CD出力信号サンプリングの基準となるフィードスルー
期間の信号レベルが1画素ごとに変動し、CDS方式に
おいて本来7ランプされるような一定のレベル(破線a
)からの差であるリセットノイズbが発生している。
る瞬間のRDレベルで、フィードスルー期間の信号レベ
ルが決定されるが、このRDレベルが変動するため、C
CD出力信号サンプリングの基準となるフィードスルー
期間の信号レベルが1画素ごとに変動し、CDS方式に
おいて本来7ランプされるような一定のレベル(破線a
)からの差であるリセットノイズbが発生している。
この状態において、CCDIIへ駆動用タイミング信号
を送出するタイミングジェネレータ17は、CCDII
の出力信号のフィードスルー期間と同期する信号を、A
/D変換器13に対してA5・′D変換のタイミングを
指令する信号として送出するとともに、CCD11の出
力信号の信号期間と同期する信号を、A/D変換器15
に対してA/D変換のタイミングを指令する信号として
送出する。
を送出するタイミングジェネレータ17は、CCDII
の出力信号のフィードスルー期間と同期する信号を、A
/D変換器13に対してA5・′D変換のタイミングを
指令する信号として送出するとともに、CCD11の出
力信号の信号期間と同期する信号を、A/D変換器15
に対してA/D変換のタイミングを指令する信号として
送出する。
これらの指令により、A/D変換器13およびA/D変
換器15それぞれは、RD電圧およびCCDII出力信
号の信号期間の信号レベルをA/D変換し、ディジタル
信号を信号処理部1つに送出する。信号処理部19は、
A/D変換器13から送られてくるディジタル信号を基
準レベルとし、この基準レベルとA/D変換器15から
送られてくるディジタル信号との差を求める。なお、こ
の信号処理部19においては、前記基準レベルとA/D
変換器15からのディジタル信号とでROMを読み、こ
のROMの値として読み出すなどの方式で、単純な引算
でなく予め設定した複雑な演算を行わせる構成をとって
もよい。
換器15それぞれは、RD電圧およびCCDII出力信
号の信号期間の信号レベルをA/D変換し、ディジタル
信号を信号処理部1つに送出する。信号処理部19は、
A/D変換器13から送られてくるディジタル信号を基
準レベルとし、この基準レベルとA/D変換器15から
送られてくるディジタル信号との差を求める。なお、こ
の信号処理部19においては、前記基準レベルとA/D
変換器15からのディジタル信号とでROMを読み、こ
のROMの値として読み出すなどの方式で、単純な引算
でなく予め設定した複雑な演算を行わせる構成をとって
もよい。
この信号演算処理で得られたディジタル信号はD/A変
換器21でD/A変換された後、CRTに送られここで
画像表示される。
換器21でD/A変換された後、CRTに送られここで
画像表示される。
したがって、本実施例においては、どのようにフィード
スルー期間の信号レベルが変動しても。
スルー期間の信号レベルが変動しても。
信号処理部19が1画素ごとに真の信号レベルを算出す
るから、この信号処理部1つの出力信号を用いればCR
T23表示画像にリセットノイズbが何ら影響を及ぼさ
ない、そして、RDレベルおよびCCD出力信号の信号
期間の信号レベルのA2D変換は、フィードスルー期間
および信号期間の中間時期に行うのが望ましいなどCD
S方式のように厳密なタイミングをとる必要がなくなり
、このタイミング調整のために従来費やしていた時間・
手間が省かれるとともに、タイミング合わせが良好に行
われないことに起因するリセットノイズ抑制の精度の低
下が避けられる。また、信号経路にスイッチ素子を使用
しないことでスイッチ素子使用によるリンギング発生を
防げる。このような理由から、CCD出力信号のリセッ
トノイズを精度良く抑制できるものである。
るから、この信号処理部1つの出力信号を用いればCR
T23表示画像にリセットノイズbが何ら影響を及ぼさ
ない、そして、RDレベルおよびCCD出力信号の信号
期間の信号レベルのA2D変換は、フィードスルー期間
および信号期間の中間時期に行うのが望ましいなどCD
S方式のように厳密なタイミングをとる必要がなくなり
、このタイミング調整のために従来費やしていた時間・
手間が省かれるとともに、タイミング合わせが良好に行
われないことに起因するリセットノイズ抑制の精度の低
下が避けられる。また、信号経路にスイッチ素子を使用
しないことでスイッチ素子使用によるリンギング発生を
防げる。このような理由から、CCD出力信号のリセッ
トノイズを精度良く抑制できるものである。
[発明の効果]
以上詳細に説明したように、本発明にかかるCCDディ
ジタルカメラにおいては、CCDへf昇給される直流電
源の電圧値をA/D変換する第1のA/D変換器と、C
CDの出力信号をA/DyX:換する第2のA/D変換
器と、前記第1のA/D変換器および第2のA/D変換
器それぞれに対してA/D変換のタイミングを指令する
タイミングジェネレータと、前記第1のA/D変換器お
よび第2のA/D変換器で得られる信号を基に信号演算
処理を行う信号処理手段と、を具備することを要旨とし
ている。
ジタルカメラにおいては、CCDへf昇給される直流電
源の電圧値をA/D変換する第1のA/D変換器と、C
CDの出力信号をA/DyX:換する第2のA/D変換
器と、前記第1のA/D変換器および第2のA/D変換
器それぞれに対してA/D変換のタイミングを指令する
タイミングジェネレータと、前記第1のA/D変換器お
よび第2のA/D変換器で得られる信号を基に信号演算
処理を行う信号処理手段と、を具備することを要旨とし
ている。
この構成によれば、タイミングジェネレータより、第1
および第2のA/D変換器それぞれに対し、フィードス
ルー期間および信号期間にA/D変換を行うことを指令
するタイミング信号を送出し、この指令されたタイミン
グに従い、第1のA/[)変換器および第2のA/D変
換器でA/D変換を行い、信号処理手段で、第1のA/
D変換器で得られた信号と第2のA/D変換器で得られ
た信号との差を求める信号演算処理を行えば、基準をど
の画素でも一定レベルにするためにクランプパルスを加
えずども1画素ごとに真の信号レベルが信号処理手段で
得られ、リセットノイズ抑圧の精度を低下させる要因で
あるクランプパルスの厳密なタイミング合わせが不要に
なるとともに、リンギングを発生させ易いスイッチを信
号経路に設ける必要がなくなるため、CCD出力信号の
リセットノイズを精度良く抑制できる。
および第2のA/D変換器それぞれに対し、フィードス
ルー期間および信号期間にA/D変換を行うことを指令
するタイミング信号を送出し、この指令されたタイミン
グに従い、第1のA/[)変換器および第2のA/D変
換器でA/D変換を行い、信号処理手段で、第1のA/
D変換器で得られた信号と第2のA/D変換器で得られ
た信号との差を求める信号演算処理を行えば、基準をど
の画素でも一定レベルにするためにクランプパルスを加
えずども1画素ごとに真の信号レベルが信号処理手段で
得られ、リセットノイズ抑圧の精度を低下させる要因で
あるクランプパルスの厳密なタイミング合わせが不要に
なるとともに、リンギングを発生させ易いスイッチを信
号経路に設ける必要がなくなるため、CCD出力信号の
リセットノイズを精度良く抑制できる。
第1図は本発明にかかるCCDディジタルカメラの一実
施例の要部構成を示すブロック図、第2図は第1図のブ
ロック図に示した各部の波形および動作を説明する図、
第3図は従来よりのCCDディジタルカメラに採用され
ているCDS方式の回路例を示す図、第4図は第3図の
回路の動作を説明する図である。 11・・・CCD 13.15・・・A/D変換器 17・・・タイミングジェネレータ 19・・・信号処理部 23・・・CRT 代臥弁理士三好秀和 ND 第2図 第3図 第4 図
施例の要部構成を示すブロック図、第2図は第1図のブ
ロック図に示した各部の波形および動作を説明する図、
第3図は従来よりのCCDディジタルカメラに採用され
ているCDS方式の回路例を示す図、第4図は第3図の
回路の動作を説明する図である。 11・・・CCD 13.15・・・A/D変換器 17・・・タイミングジェネレータ 19・・・信号処理部 23・・・CRT 代臥弁理士三好秀和 ND 第2図 第3図 第4 図
Claims (1)
- (1)CCDへ供給される直流電源の電圧値をA/D変
換する第1のA/D変換器と、CCDの出力信号をA/
D変換する第2のA/D変換器と、前記第1のA/D変
換器および第2のA/D変換器それぞれに対してA/D
変換のタイミングを指令するタイミングジェネレータと
、前記第1のA/D変換器および第2のA/D変換器で
得られる信号を基に信号演算処理を行う信号処理手段と
、を具備することを特徴とするCCDディジタルカメラ
。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1180509A JPH0346471A (ja) | 1989-07-14 | 1989-07-14 | Ccdディジタルカメラ |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1180509A JPH0346471A (ja) | 1989-07-14 | 1989-07-14 | Ccdディジタルカメラ |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0346471A true JPH0346471A (ja) | 1991-02-27 |
Family
ID=16084492
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP1180509A Pending JPH0346471A (ja) | 1989-07-14 | 1989-07-14 | Ccdディジタルカメラ |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0346471A (ja) |
-
1989
- 1989-07-14 JP JP1180509A patent/JPH0346471A/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4706118A (en) | Control circuit for video endoscope | |
| US4658368A (en) | Peak position detector | |
| US5381174A (en) | Method of and arrangement for correcting vignetting | |
| JP2541555B2 (ja) | ビデオ信号の非直線伝送方法および回路装置 | |
| JPH0346471A (ja) | Ccdディジタルカメラ | |
| JPH06161384A (ja) | 液晶ガンマ補正回路 | |
| US5374929A (en) | DA converter which combines output of a plurality of low pass filters selectively enabled and disabled by respective electronic switches | |
| JPH06150685A (ja) | サンプルホールド回路 | |
| JPH02214380A (ja) | 映像信号処理装置 | |
| JP2571456B2 (ja) | 疑似アンチエイリアシング処理回路 | |
| JP3705326B2 (ja) | 欠陥画素補正装置およびその方法 | |
| JP3006291B2 (ja) | テレビジョンカメラのアナログ/ディジタル変換装置 | |
| JP2942006B2 (ja) | カラー画像信号の調整方法 | |
| JPH04196688A (ja) | 映像信号処理回路 | |
| KR940001615Y1 (ko) | Vcr의 그룹지연 보정회로 | |
| KR930003283B1 (ko) | 음화 변환장치 | |
| EP0982936A1 (en) | Contour correction circuit for an image display apparatus | |
| JPH09149320A (ja) | 固体撮像装置の駆動方法 | |
| JPS6153884A (ja) | 映像信号処理装置 | |
| KR200141258Y1 (ko) | 클럭위상 제어장치 | |
| JPH04111578A (ja) | 画像信号の黒レベル調整方法 | |
| JPS62164381A (ja) | アナログ/デイジタル変換器におけるクランプ回路 | |
| JPH0153546B2 (ja) | ||
| JPH02312489A (ja) | 自動オフセット調整装置 | |
| JPH06133186A (ja) | 撮像装置 |