JPH0343654B2 - - Google Patents

Info

Publication number
JPH0343654B2
JPH0343654B2 JP25591484A JP25591484A JPH0343654B2 JP H0343654 B2 JPH0343654 B2 JP H0343654B2 JP 25591484 A JP25591484 A JP 25591484A JP 25591484 A JP25591484 A JP 25591484A JP H0343654 B2 JPH0343654 B2 JP H0343654B2
Authority
JP
Japan
Prior art keywords
channel
central processing
channels
register
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP25591484A
Other languages
English (en)
Other versions
JPS61133457A (ja
Inventor
Tetsuhiko Ifuku
Masato Maebayashi
Ryoichi Yazawa
Akihiko Ishikawa
Hiroo Fujisaki
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Hitachi Ltd
NEC Corp
NTT Inc
Original Assignee
Fujitsu Ltd
Hitachi Ltd
Nippon Telegraph and Telephone Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd, Hitachi Ltd, Nippon Telegraph and Telephone Corp, Nippon Electric Co Ltd filed Critical Fujitsu Ltd
Priority to JP25591484A priority Critical patent/JPS61133457A/ja
Publication of JPS61133457A publication Critical patent/JPS61133457A/ja
Publication of JPH0343654B2 publication Critical patent/JPH0343654B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • G06F13/122Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware performs an I/O function other than control of data transfer
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)

Description

【発明の詳細な説明】 (a) 発明の技術分野 本発明は、複数の中央処理装置と、複数のチヤ
ネルとが、1本の共通バスに接続されているデー
タ処理システムにおけるチヤネル制御装置に関す
る。
(b) 技術の背景 最近、データ処理システムの処理能力を向上さ
せる為に、複数個の中央処理装置を接続して、所
謂マルチプロセツサシステムを構築することが多
くなつてきている。
この場合、チヤネルに対するアーキテクチヤが
異なる2種類のデータ処理システムがある場合、
これを1つのハードウエアで構成し、設計効率を
向上させようとする要求がある。
例えば、中央処理装置とチヤネルとがくくり
つけで構成されるデータ処理システム。複数の
中央処理装置の内、1つの中央処理装置から総て
のチヤネルに対してアクセスが可能なシステム。
がある場合、上記チヤネルに対する2つのアーキ
テクチヤに対して、簡単な論理で、且つハードウ
エア量の増加も少ない方法で、1つのハードウエ
アで対処できれば、該データ処理システムに対す
る設計効率を向上させることができる。
本発明は、このような背景の元で考えだされた
ものである。
(c) 従来技術と問題点 複数の中央処理装置と、複数のチヤネルが1本
の共通バスに接続され、上記の各中央処理装置は
該共通バスに接続されている総てのチヤネルを起
動でき、上記の各チヤネルは該共通バスに接続さ
れている総ての中央処理装置に対して割り込み要
求信号を送出できるように構成されたデータ処理
システムにおいては、1つの中央処理装置がある
チヤネルに対して入出力命令を実行し、該チヤネ
ルが未接続であると、応答がないので、タイムア
ウトの状態となり、コンデイシヨンコード(CC)
=3に相当する処理に移ることになり、入出力命
令を実行して、当該チヤネルが未接続であること
を認識するのに時間がかかるという問題があつ
た。
又、チヤネルから中央処理装置に対する割り込
みの場合は、上記共通バスに接続されている総て
の中央処理装置に割り込みを行い、各中央処理装
置におけるオペレイテイングシステム(OS)が、
自中央処理装置に接続されているチヤネル番号を
織別して、該割り込みを受け付けるか、該割り込
みを拒否するかの判断を行う必要があり、各中央
処理装置におけるオペレイテイングシステム
(OS)での処理が複雑となり、データ処理システ
ム全体のオーバヘツドが増加するという問題があ
つた。
(d) 発明の目的 本発明は上記従来の欠点に鑑み、複数の中央処
理装置と、複数のチヤネルが1本の共通バスに接
続され、上記の各中央処理装置は該共通バスに接
続されている総てのチヤネルを起動でき、上記の
各チヤネルは該共通バスに接続されている総ての
中央処理装置に対して割り込み要求信号を送出で
きるように構成されたデータ処理システムにおい
て、あるチヤネルに対する入出力命令を実行した
時、或いはチヤネルからの中央処理装置に対する
割り込み要求に対して、チヤネルの接続状態をハ
ードウエアで認識し、それぞれの状態に柔軟に対
処できる方法を提供することを目的とするもので
ある。
(e) 発明の構成 そしてこの目的は、本発明によれば、複数の中
央処理装置と、複数のチヤネルが1本の共通バス
に接続され、上記の各中央処理装置は該共通バス
に接続されている総てのチヤネルを起動でき、上
記の各チヤネルは該共通バスに接続されている総
ての中央処理装置に対して割り込み要求信号を送
出できるように構成されたデータ処理システムに
おいて、上記の各中央処理装置は、自分がアクセ
スできるチヤネルを認識する為の第1のレジスタ
と、上記各チヤネルをマスクする為の第2のレジ
スタとを設け、各中央処理装置はチヤネルを起動
する入出力命令を実行するに際して、上記第1の
レジスタを参照し、自中央処理装置に接続されて
いるチヤネルに対する命令であると正常に該入出
力命令を実行し、自中央処理装置に接続されてい
ないチヤネルに対する命令であると、該入出力命
令の実行を中断する手段と、上記各チヤネルから
の割り込み要求に対しては、上記第1のレジスタ
と、第2のレジスタとを参照し、該割り込み要求
をしてきたチヤネルに対して、上記第2のレジス
タによるチヤネルマスクが開いており、且つ第1
のレジスタにより自中央処理装置に接続されてい
ると認識されてたチヤネルからの割り込みのみを
受け付ける手段とを設ける方法を提供することに
よつて達成され、1つの中央処理装置に接続され
ているチヤネルの番号、該チヤネルに対するマス
ク条件を、ソフトウエア或いはサービスプロセツ
サ等から上記特定のレジスタに設定するだけで、
該中央処理装置において、未接続のチヤネルに対
する入出力命令の実行中断、或いは該チヤネルか
らの入出力割り込みの拒否等が自由にでき、それ
ぞれの中央処理装置から見たチヤネルに対する任
意のアーキテクチヤに対して柔軟に対処できる利
点がある。
(f) 発明の実施例 本発明の主旨を要約すると、本発明は、1本の
共通バスに複数の中央処理装置と、複数のチヤネ
ルとが接続されたデータ処理システムにおいて、
それぞれの中央処理装置の中に、該中央処理装置
に接続されているチヤネルの番号を特定する有効
チヤネル表示レジスタと、該チヤネルからの割り
込み要求をマスクする為のチヤネルマスクレジス
タとを設け、上記有効チヤネル表示レジスタにお
いて、“1”となつているビツトに対応するチヤ
ネルに対してのみ、入出力命令の実行を行い、
“0”になつているビツトに対応するチヤネルに
対しては、該入出力命令を中断するように動作
し、上記チヤネルマスクレジスタにおいて、“1”
になつていて、且つ上記有効チヤネル表示レジス
タの対応するビツトが“1”になつているチヤネ
ルに対してのみ、当該チヤネルからの割り込み要
求を受け付けるようにしたものである。
以下本発明の実施例を図面によつて詳述する。
第1図は本発明を適用したデータ処理システムの
構成例をブロツク図で示した図であり、第2図が
本発明の一実施例をブロツク図で示した図であ
る。
第1図において、1は中央処理装置(以下
CPU−A、CPU−Bという)、2は主記憶装置
(以下MMという)、3はチヤネル(以下CH−
A、CH−B〜CH−Hという)、4は共通バスで
ある。
今、CPU−A1がCH−A3にに対して入出力
命令を実行するとき、先ずCPU−A1において、
該CH−A3が自CPU−A1に接続されているか
どうかが調べられ、若し接続されていることが認
識されると、該CH−A3に対して上記入出力命
令を送出し、該入出力命令を受けたCH−A3
は、CPU−A1にコンデイシヨンコード(CC)
を返送してCPU−A1を開放した後は、ダイレ
クトメモリアクセス(DMA)方式によつて、共
通バス4を通してMM2と、入出力装置との間で
入出力処理を行うように制御される。
又、CH−A3からCPU−A1に対して入出力
割り込み要求がだされた時も、該CH−A3が
CPU−A1に接続されていて、且つ該CPU−A
3に対するマスク条件がかかつていない時のみ、
CPU−A1に受け付けられるように作動する。
以上の動作は、他のCH−B、CH−C、…CH
−H3に対しても、全く同様にして実行される。
又、CPU−B1とCH−A、CH−B、CH−
C、…CH−H3との間においても、全く同じ動
作となる。
以下、第1図を参照しながら、第2図によつて
上記の動作を具体的に説明する。
第2図において、31は有効チヤネル表示レジ
スタ(以下VCHRという)、32はチヤネルマス
クレジスタ(以下CHMRという)、33は入出力
割り込み受け付け部(以下CHIRVという)、3
33はアンド回路、34はチヤネル番号レジスタ
(以下CHNRという)、35はデコーダ(DEC)、
36H,36G,36F…及び、37H,37
G,37F…はアンド回路、38はノア回路であ
る。
今、CH−A1のVCHR31において、CH−
A〜CH−Hに対応するビツトが、図のように設
定されているとすると、CPU−A1に接続され
ているチヤネルはCH−C、CH−E、CH−F3
の3個となる。
従つて、CPU−A1において、CH−F3に対
して入出力命令が発行された場合においては、該
チヤネルの番号がCHNR34にセツトされ、デ
コーダ(DEC)35においてデコードされ、当
該出力線Fが付勢され、アンド回路37Fにおい
てのみ論理積がとれることになるので、ノア回路
38の出力は“0”となり、当該入出力命令は
CPU−A1において正常に実行される。
若し、該入出力命令が、例えばCH−H3に対
して発行された場合は、同じようにして、デコー
ダ(DEC)35の出力線Hが付勢されても、ア
ンド回路37Hにおいては論理積がとれない為、
ノア回路38の出力は“1”となり、該入出力命
令は中断処理となる。
次に、例えばCH−F3から入出力割り込み要
求(CH−FR)がCPU−A1に対して送出され
たとすると、VCHR31におけるCH−F3に対
する設定値は“1”であり、CHMR32のCH−
F3に対する設定値も“1”であるので、アンド
回路36Fにおいて論理積がとれているので、ア
ンド回路333においても論理積がとれ、該割り
込み要求(CH−FR)が受け付けられて、割り込
み要求線INRが付勢されて、CPU−A1は該入
出力割り込み処理に入ることができる。
本実施例において、他のチヤネル、例えばCH
−G3、CH−H3からの入出力割り込み要求に
対する応答をみると、いずれの場合も、それぞれ
アンド回路36G,36Hにおいて論理積がとれ
ない条件となつているので、該チヤネルからの入
出力割り込み要求はマスクされることになる。
以上、本発明に関連する入出力命令の実行、及
びチヤネルからの入出力割り込み要求時の動作に
ついて説明したが、上記説明から明らかなよう
に、本発明による、それぞれの動作はVCHR3
1及びCHMR32の内容によつて決まり、且つ
VCHR31及びCHMR32の内容は、CPU−A
1において実行されるプログラム、或いはサービ
スプロセツサ等から自由に設定できるように構成
されているので、チヤネルに対するアーキテクチ
ヤを、それぞれの中央処理装置において任意に設
定できるという特徴がある。
(g) 発明の効果 以上、詳細に説明したように、本発明のチヤネ
ル制御方式は、1本の共通バスに複数の中央処理
装置と、複数のチヤネルとが接続されたデータ処
理システムにおいて、それぞれの中央処理装置の
中に、該中央処理装置に接続されているチヤネル
の番号を特定する有効チヤネル表示レジスタと、
該チヤネルからの割り込み要求をマスクする為の
チヤネルマスクレジスタとを設け、上記有効チヤ
ネル表示レジスタにおいて、“1”となつている
ビツトに対応するチヤネルに対してのみ、入出力
命令の実行を行い、“0”になつているビツトに
対応するチヤネルに対しては、該入出力命令を中
断するように動作し、上記チヤネルマスクレジス
タにおいて、“1”になつていて、且つ上記有効
チヤネル表示レジスタの対応するビツトが“1”
になつているチヤネルに対してのみ、当該チヤネ
ルからの割り込み要求を受け付けるように制御さ
れるので、1つの中央処理装置に接続されている
チヤネルの番号、該チヤネルに対するマスク条件
を、ソフトウエア或いはサービスプロセツサ等か
ら上記特定のレジスタに設定するだけで、該中央
処理装置において、未接続のチヤネルに対する入
出力命令の実行中断、或いは該チヤネルからの入
出力割り込み拒否等が自由にでき、それぞれの中
央処理装置から見たチヤネルに対する任意のアー
キテクチヤに対して柔軟に対処できる効果があ
る。
【図面の簡単な説明】
第1図は本発明を適用したデータ処理システム
の構成例をブロツク図で示した図、第2図は本発
明の一実施例をブロツク図で示した図である。 図面において、1は中央処理装置(CPU−A、
CPU−B)、2は主記憶装置(MM)、3はチヤ
ネル(CH−A〜CH−H)、4は共通バス、31
は有効チヤネル表示レジスタ(VCHR)、32は
チヤネルマスクレジスタ(CHMR)、33は入出
力割り込み受け付け部(CHIRV)、333はア
ンド回路、34はチヤネル番号レジスタ
(CHNR)、35はデコーダ(DEC)、36H,3
6G,36F…、及び37H,37G,37H…
はアンド回路、38はノア回路、をそれぞれ示
す。

Claims (1)

    【特許請求の範囲】
  1. 1 複数の中央処理装置と、複数のチヤネルが一
    本の共通バスに接続され、上記の各中央処理装置
    は該共通バスに接続されている総てのチヤネルを
    起動でき、上記の各チヤネルは該共通バスに接続
    されている総ての中央処理装置に対して割り込み
    要求信号を送出できるように構成されたデータ処
    理システムにおいて、上記の各中央処理装置は、
    自分がアクセスできるチヤネルを認識する為の第
    1のレジスタと、上記各チヤネルをマスクする為
    の第2のレジスタとを設け、各中央処理装置はチ
    ヤネルを起動する入出力命令を実行するに際し
    て、上記第1のレジスタを参照し、自中央処理装
    置に接続されているチヤネルに対する命令である
    と正常に該入出力命令を実行し、自中央処理装置
    に接続されていないチヤネルに対する命令である
    と、該入出力命令の実行を中断する手段と、上記
    各チヤネルからの割り込み要求に対しては、上記
    第1のレジスタと、第2のレジスタとを参照し、
    該割り込み要求をしてきたチヤネルに対して、上
    記第2のレジスタによるチヤネルマスクが開いて
    おり、且つ第1のレジスタにより自中央処理装置
    に接続されていると認識されてたチヤネルからの
    割り込みのみを受け付ける手段とを設けたことを
    特徴とするチヤネル制御装置。
JP25591484A 1984-12-04 1984-12-04 チャネル制御装置 Granted JPS61133457A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP25591484A JPS61133457A (ja) 1984-12-04 1984-12-04 チャネル制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25591484A JPS61133457A (ja) 1984-12-04 1984-12-04 チャネル制御装置

Publications (2)

Publication Number Publication Date
JPS61133457A JPS61133457A (ja) 1986-06-20
JPH0343654B2 true JPH0343654B2 (ja) 1991-07-03

Family

ID=17285320

Family Applications (1)

Application Number Title Priority Date Filing Date
JP25591484A Granted JPS61133457A (ja) 1984-12-04 1984-12-04 チャネル制御装置

Country Status (1)

Country Link
JP (1) JPS61133457A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE441872B (sv) * 1984-04-06 1985-11-11 Ericsson Telefon Ab L M Anordning for overvakning av ett databehandlingssystem

Also Published As

Publication number Publication date
JPS61133457A (ja) 1986-06-20

Similar Documents

Publication Publication Date Title
US4959781A (en) System for assigning interrupts to least busy processor that already loaded same class of interrupt routines
EP1051678B1 (en) Transactions supporting interrupt destination redirection and level triggered interrupt semantics
US6381665B2 (en) Mechanisms for converting interrupt request signals on address and data lines to interrupt message signals
EP1038231B1 (en) Mechanism that performs interrupt destination redirection
EP0192944A2 (en) Data processing system with a main processor and a co-processor sharing the same resources
JPH04318654A (ja) マイクロプロセッサへの割り込みのリダイレクションシステム
EP1125212B1 (en) Apparatus and method for handling peripheral device interrupts
JPS62243058A (ja) マルチプロセツサシステムの割込制御方法
CA1241762A (en) Interrupt mechanism for multi-microprocessing system having multiple busses
US20020099893A1 (en) System and method for the handling of system management interrupts in a multiprocessor computer system
US6374321B2 (en) Mechanisms for converting address and data signals to interrupt message signals
US4320450A (en) Protection apparatus for multiple processor systems
KR19980079572A (ko) 인터럽트 요구의 처리 방법 및 장치
JPH0343654B2 (ja)
JPH01305460A (ja) プロセッサ間通信方式
SU1084795A1 (ru) Устройство прерывани
JPS6352241A (ja) マイクロプロセツサ
JPH07120343B2 (ja) マルチプロセッサシステム
SU1341636A1 (ru) Устройство дл прерывани программ
EP0427540A2 (en) Interrupt redirection
JPS61184645A (ja) 割込制御方式
JPS61269545A (ja) 計算機システム
JPS63155330A (ja) マイクロプログラム制御装置
JPS61150062A (ja) 割込み制御回路
Williamson et al. Interrupts, DMA and Multiprocessing