JPH03255535A - 中央処理装置 - Google Patents

中央処理装置

Info

Publication number
JPH03255535A
JPH03255535A JP5405890A JP5405890A JPH03255535A JP H03255535 A JPH03255535 A JP H03255535A JP 5405890 A JP5405890 A JP 5405890A JP 5405890 A JP5405890 A JP 5405890A JP H03255535 A JPH03255535 A JP H03255535A
Authority
JP
Japan
Prior art keywords
instruction code
unit
execution processing
memory buffer
main storage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5405890A
Other languages
English (en)
Inventor
Koichi Sugimoto
杉本 康一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP5405890A priority Critical patent/JPH03255535A/ja
Publication of JPH03255535A publication Critical patent/JPH03255535A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Executing Machine-Instructions (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、命令コード変換ユニットを装備した中央処理
装置に関する。
〔従来の技術〕
従来の中央処理装置の論理ユニットは、第2図に示すよ
うに、プログラム及びデータを格納する主記憶部と、プ
ログラムの実行制御を行なう実行処理部と、その間のプ
ログラム及びデータの人出力の為のメモリバッファユニ
ット6から構成されていた。
〔発明が解決しようとする課題〕
上述した従来の中央処理装置の論理ユニットは、機種毎
の命令コードに合わせて専用に設計されたものである為
に、命令コードの異なる他機種へ流用することができな
いという問題点があった。
〔課題を解決するための手段〕
本発明の中央処理装置は、主記憶部とメモリバッファユ
ニットと実行処理部とを備えた中央処理装置において、
前記主記憶部とメモリバッファユニットとの間に命令コ
ードを変換する命令コード変換ユニットを設けて構成さ
れている。
〔実施例〕
次に、本発明の実施例について図面を参照して説明する
第1図は、本発明の一実施例の構成国である。
第1図において、実行処理部4は命令コードの異なる各
々の機種で効率の良い実行処理が行なえる汎用命令コー
ドを有している。一方、主記憶部1上には各機種専用の
命令とデータが格納される。
命令コード変換ユニット2は、この間の命令コードの変
換を行なう為のもので、メモリバッファユニット3を経
由して入出力される。
命令実行の際は、主記憶部lから取り出された専用命令
コードは、命令コード変換ユニット2上で汎用命令コー
ドに変換された後、メモリバッファユニット3を経由し
て実行処理部4に送られ、実行処理部4はその実行処理
を行なう。
このように、中央処理装置内に命令コード変換ユニット
を設けることにより、この命令コード変換ユニット以外
の論理ユニット(主記憶部、メモリバッファユニット、
実行処理部)をそのまま別機種へ流用することができる
又、命令コード変換ユニットの開発だけで上位機種の論
理ユニット(主記憶部、メモリバッファユニット、実行
処理B)が流用できる為、新規装置の開発工数/期間の
大幅な短縮が図ることができ、さらに、品質の向上を図
ることもできる。
〔発明の効果〕
以上発明したように本発明は、中央処理装置内に命令コ
ード変換ユニットを設けることにより、この命令コード
変換ユニット以外の論理ユニット(主記憶部、メモリバ
ッファユニット、実行処理部)をそのまま別機種へ流用
することができるという効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例の構成図、第2図は従来の中
央処理装置の構成図である。 1・・・・・・主記憶部、2・・・・・・命令コード変
換ユニット、3・・・・・・メモリバッファユニット、
4・・・・・・実行処理部、5・・・・・・主記憶部、
6・・・・・・メモリバッファユニット、7・・・・・
・実行処理部。

Claims (1)

    【特許請求の範囲】
  1. 主記憶部とメモリバッファユニットと実行処理部とを備
    えた中央処理装置において、前記主記憶部とメモリバッ
    ファユニットとの間に命令コードを変換する命令コード
    変換ユニットを設けたことを特徴とする中央処理装置。
JP5405890A 1990-03-05 1990-03-05 中央処理装置 Pending JPH03255535A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5405890A JPH03255535A (ja) 1990-03-05 1990-03-05 中央処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5405890A JPH03255535A (ja) 1990-03-05 1990-03-05 中央処理装置

Publications (1)

Publication Number Publication Date
JPH03255535A true JPH03255535A (ja) 1991-11-14

Family

ID=12960016

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5405890A Pending JPH03255535A (ja) 1990-03-05 1990-03-05 中央処理装置

Country Status (1)

Country Link
JP (1) JPH03255535A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001504957A (ja) * 1996-09-26 2001-04-10 トランスメタ・コーポレーション 先進のプロセッサにおけるメモリ・データ・エリアシング方法および装置
US7716452B1 (en) 1996-08-22 2010-05-11 Kelly Edmund J Translated memory protection apparatus for an advanced microprocessor

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7716452B1 (en) 1996-08-22 2010-05-11 Kelly Edmund J Translated memory protection apparatus for an advanced microprocessor
US7840776B1 (en) 1996-08-22 2010-11-23 Kelly Edmund J Translated memory protection apparatus for an advanced microprocessor
US8055877B1 (en) 1996-08-22 2011-11-08 Kelly Edmund J Translated memory protection apparatus for an advanced microprocessor
JP2001504957A (ja) * 1996-09-26 2001-04-10 トランスメタ・コーポレーション 先進のプロセッサにおけるメモリ・データ・エリアシング方法および装置

Similar Documents

Publication Publication Date Title
JPH03255535A (ja) 中央処理装置
JP2817786B2 (ja) シミュレーション装置及びシミュレーション方法
JPS63120338A (ja) プログラム変換装置
JP2001255912A (ja) モーションプログラムの実行方法
JPS6020275A (ja) マルチプロセサの簡易プログラミングシステム
JPS60129837A (ja) 信号処理演算プロセツサ
JPH0259829A (ja) マイクロコンピュータ
JPH0764802A (ja) リアルタイムシステムのシミュレーション装置
JPS60220468A (ja) ベクトル演算制御方式
JPH09218790A (ja) 情報処理装置
JPH06282440A (ja) プログラム編集方法、プログラム編集・実行方法およびコンピュータシステム
JPS60230245A (ja) マイクロプロセツサ
JPH03139703A (ja) プログラマブルコントローラのタイマ命令処理方式
JPH052472A (ja) 演算装置
JPS60246439A (ja) 情報処理装置
JPH02165339A (ja) コンパイル装置
JPH02236727A (ja) 情報処理装置
JPH09120383A (ja) データ入出力方法及びそのためのデータ入出力装置
JPH01135554U (ja)
JPH01292536A (ja) 複数os対応エミュレータ
JPS60638U (ja) プログラム修正装置
JPH01223563A (ja) 情報処理装置
JPS62147545A (ja) 情報処理装置における転送命令処理方式
JPS62236044A (ja) ベ−シツクインタプリタ
KR19990024308A (ko) 마이크로 제어기와 디지탈 신호 처리기 통합 장치를 구비한 시스템 및 명령어 셋 구성방법