JPH03242597A - クロック回路 - Google Patents

クロック回路

Info

Publication number
JPH03242597A
JPH03242597A JP2040126A JP4012690A JPH03242597A JP H03242597 A JPH03242597 A JP H03242597A JP 2040126 A JP2040126 A JP 2040126A JP 4012690 A JP4012690 A JP 4012690A JP H03242597 A JPH03242597 A JP H03242597A
Authority
JP
Japan
Prior art keywords
frequency
output
frequency divider
divider
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2040126A
Other languages
English (en)
Inventor
Hiroyuki Kanesada
金定 裕之
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2040126A priority Critical patent/JPH03242597A/ja
Publication of JPH03242597A publication Critical patent/JPH03242597A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Electric Clocks (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はクロック回路に関し、特にカレンダー時計等に
用いられるクロック信号を発生するクロック回路に関す
る。
〔従来の技術〕
従来、この種のクロック回路は水晶発振器の出力を分周
してカレンダー時計の1秒単位のクロック周波数を発生
するか、又は一般商用電源を分周して、同じく1秒単位
のクロック周波数を発生する回路で構成されていた。な
お、一般に一般商用電源は月単位で時間誤差がゼロに収
束されるように発電所にて電源周波数を制御している。
〔発明が解決しようとする課題〕
上述した従来のクロック発生回路は、その出力を現在の
日・時を知るためのカレンダー時計の基準クロック信号
として用いた場合に、水晶発振器を用いる方式では、水
晶発振器の発振周波数の誤差が累積されるので、1ケ月
当たり数十秒、1年当たり数百秒の時間誤差を生じる欠
点がある。
又、一般商用電源を用いる方式では、発電所にて電源周
波数を制御しているので時間誤差は発散しないが、停電
等の時には基準クロックを得られず、カレンダー時計が
停止してしまうという欠点がある。
〔課題を解決するための手段〕
本発明のクロック回路は、カレンダー時計等に用いられ
るクロック回路において、一般商用電源の周波数に位相
同期した1秒単位のクロック信号を発生している。
〔実施例〕
次に、本発明について図面を参照して説明する。
第1図は本発明の一実施例のブロック図である。一般商
用電源1はレベル変換器2により50H2又は60H2
のディジタル信号に変換され、分周器3により10Hz
の基準周波数を作る。この基準周波数は前述のように発
電所により月単位での時間誤差がゼロに収束するように
制御されている。水晶振動子4及び水晶発振器5により
発振された周波数f。のディジタル信号は、可変分周器
6によりほぼ10Hzに分周される。位相比較器7は分
周器3の10H2出力と可変分周器6の分周出力の位相
差がゼロになるような可変分周器制御信号10を発生す
る。可変分周器6の出力は制御信号10により制御され
、分周器3の出力と同相となり、月単位での時間誤差が
ゼロに収束する信号となる。この可変分周器6の出力を
分周器8にてさらに分周してIHzの周波数を作成しカ
レンダー時計9の入力として時間計測を行う。
〔発明の効果〕
以上説明したように本発明は、一般商用電源の周波数に
位相同期した発振器の出力を得ることにより、長期間的
に時間誤差がゼロである時間出力を供給できる効果があ
る。また、停電時等により一般商用電源の周波数が得ら
れない場合は、水晶発振器の自走周波数により短期間的
には誤差の少い時間出力を供給できる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例のブロック図である。 1・・・一般商用電源、2・・・レベル変換器、3・・
・分周器、4・・・水晶振動子、5・・・水晶発振器、
6・・・可変分周器、7・・・位相比較器、8・・・分
周器、9・・・カレンダー時計、10・・・制御信号。

Claims (1)

    【特許請求の範囲】
  1. カレンダー時計等に用いられるクロック回路において、
    一般商用電源の周波数に位相同期した1秒単位のクロッ
    ク信号を発生することを特徴とするクロック回路。
JP2040126A 1990-02-20 1990-02-20 クロック回路 Pending JPH03242597A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2040126A JPH03242597A (ja) 1990-02-20 1990-02-20 クロック回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2040126A JPH03242597A (ja) 1990-02-20 1990-02-20 クロック回路

Publications (1)

Publication Number Publication Date
JPH03242597A true JPH03242597A (ja) 1991-10-29

Family

ID=12572124

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2040126A Pending JPH03242597A (ja) 1990-02-20 1990-02-20 クロック回路

Country Status (1)

Country Link
JP (1) JPH03242597A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05126970A (ja) * 1991-11-08 1993-05-25 Nec Corp 電子式時計の校正装置
JP2001052280A (ja) * 1999-05-28 2001-02-23 Fuji Electric Co Ltd 分散されているシステム機器の同期装置、及び分散制御システム

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05126970A (ja) * 1991-11-08 1993-05-25 Nec Corp 電子式時計の校正装置
JP2001052280A (ja) * 1999-05-28 2001-02-23 Fuji Electric Co Ltd 分散されているシステム機器の同期装置、及び分散制御システム

Similar Documents

Publication Publication Date Title
SE8804461L (sv) Krets foer bibehaallande av en klocksignal
GB1275693A (en) A clock for indicating the local time at different places throughout the world
US4303893A (en) Frequency synthesizer incorporating digital frequency translator
US3282042A (en) Crystal controlled chronometer
JPH03242597A (ja) クロック回路
JPH1048324A (ja) 周波数安定周期パルス発生器装置およびその方法
GB2132042A (en) Frequency and timing sources
JPS5840155B2 (ja) デンシドケイ
GB1482086A (en) Crystal controlled oscillator arrangement
US3884034A (en) Quartz synchronised clockwork
JPS6313602B2 (ja)
JPS5880591A (ja) 時計装置
RU2071173C1 (ru) Квантовый стандарт частоты
JPS6026990B2 (ja) 電子時計
JP3150833B2 (ja) 論理緩急回路及び電子時計
JPS6130444B2 (ja)
JPS5841379A (ja) 温度補償付電子時計
JPS5912381A (ja) 電子時計
JPH04151592A (ja) 時計装置
JPS6022686A (ja) 電子時計
JPS622557Y2 (ja)
JPH09243764A (ja) 電源周波数同期式時計
Schuenemann et al. AN FPGA BASED DATA ACQUISITION SYSTEM FOR A FAST ORBIT FEEDBACK AT DELTA
JPH0385487A (ja) 商用交流電源同期時計装置
JPH0821884A (ja) 時計装置