CS231877B1 - Zapojení zdroje řídícího kmitočtu - Google Patents

Zapojení zdroje řídícího kmitočtu Download PDF

Info

Publication number
CS231877B1
CS231877B1 CS833000A CS300083A CS231877B1 CS 231877 B1 CS231877 B1 CS 231877B1 CS 833000 A CS833000 A CS 833000A CS 300083 A CS300083 A CS 300083A CS 231877 B1 CS231877 B1 CS 231877B1
Authority
CS
Czechoslovakia
Prior art keywords
input
frequency
output
connection
controlled oscillator
Prior art date
Application number
CS833000A
Other languages
English (en)
Other versions
CS300083A1 (en
Inventor
Jiri Busek
Original Assignee
Jiri Busek
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiri Busek filed Critical Jiri Busek
Priority to CS833000A priority Critical patent/CS231877B1/cs
Publication of CS300083A1 publication Critical patent/CS300083A1/cs
Publication of CS231877B1 publication Critical patent/CS231877B1/cs

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

(54) Zapojení zdroje řídícího kmitočtu
Vynález se týká zapojení zdroje řídicího kmitočtu, zejména pro velmi přesná číslicová měřidla, která mají ke vstupu své časové základny připojen oscilátor.
Podstata zapojení podle vynálezu spočívá v tom, že vstup zapojení je připojen ke vstupu zdvojovače kmitočtu, k jehož výstupu je přes tvarovací obvod připojen první vstup fázového detektoru, jehož výstup je přes filtr připojen na vstup řízeného oscilátoru, přičemž výstup řízeného oscilátoru je připojen jednak ke vstupu časové základny číslicového měřidla a jednak přes kmitočtový dělič ke druhému vstupu fázového detektoru.
Vynález se týká zapojení zdroje řídicího kmitočtu, například pro velmi přesná číslicová měřidla, která mají ke vůtupu své časové základny připojen oscilátor.
Dosud známá zapojení zdrojů řídicího kmitočtu jsou zpravidla tvořena krystalovými oscilátory, vytvářejícími pevný řídicí kmitočet, které jsou připojeny ke vstupu časové základny číslicového měřidla, například voltmetru.
Hlavní nevýhoda těchto zapojení spočívá v tom, že umožňují použití pouze pevné integrační doby, která je stanovena jako celistvý násobek nominální periody sítě. Tak je zajištěno potlačení rušivého působení sítě pouze v případech, kdy kmitočet sítě je blízký nominální hodnotě s odchylkou do í 0,1 %.
Kolísá-li síťový kmitočet ve větším rozmezí, dochází k nezanedbatelným chybám měření. Uvedená nevýhoda je odstraněna zapojením podle vynálezu, jehož podstata spočívá v tom, že vstup zapojení je připojen ke vstupu zdvojovače kmitočtu, k jehož výstupu je přes tvarovací obvod připojen první vstup fázového detektoru, jehož výstup je přes filtr připojen na vstup řízeného oscilátoru, přičemž výstup řízeného oscilátoru je připojen jednak ke vstupu časové základny číslicového měřidla a jednak přes kmitočtový dělič ke druhému vstupu fázového detektoru.
Hlavní výhoda zapojení podle vynálezu spočívá v tom, že řídicí kmitočet je tímto zapojením plynule měněn tak, že je neustále blízký celistvému násobku kmitočtu sítě. Tím je dosaženo proměnné integrační doby, která se blíží celistvému násobku periody sítě v celém rozsahu běžného kolísání sítě.
To má za následek odstranění chyb, působených jinak nadměrným kolísáním sítového kmitočtu v rozmezí větším než i 0,1 % od nominální hodnoty. V dalším je vynález podrobněji vysvětlen na příkladu provedení ve spojeni s výkresovou částí.
Na připojeném výkresu je schematicky znázorněn příklad zapojeni zdroje řídicího kmitočtu podle vynálezu.
Jak z připojeného výkresu vyplývá, je vstup _1 zapojení připojen ke vstupu zdvojovače 2 kmitočtu, k jehož výstupu je přes tvarovací obvod' 3, připojen první vstup £ fázového detektoru' _4 ·
Výstup fázového detektoru' 4 je přes filtr 2 připojen na vstup řízeného oscilátoru £. Výstup řízeného oscilátoru' 8 je připojen jednak ke vstupu časové základny 10 číslicového měřidla' '11 a jednak přes kmitočtový dělič 9. ke druhému vstupu' £ fázového detektoru 4,·
Po uvedení v činnost pracuje popsané zapojení tak, že sítový kmitočet, přivedený na vstup' 1 zapojení, je ve zdvojovači' 2 kmitočtu zdvojen a přiveden do tvarovacího obvodu kde je jeho průběh upraven na obdélníkový tvar.
Z výstupu tvarovacího obvodu' 3 je upravený signál přiveden na první vstup fázového detektoru' 4. Zároveň je na druhý vstup 2 fázového detektoru 4. přiveden přes kmitočtový dělič 2 signál z výstupu řízeného oscilátoru' 2·
Z výstupu fázového detektoru' 4 odchází obdélníkový signál, jehož střída je závislá na rozdílu fází, přivedených na první vstup a druhý vstup £ fázového detektoru 4,· Tento výstupní obdélníkový signál je přiveden na vstup filtru _7 který na svém výstupu vytváří napětí, odpovídající střední hodnotě obdélníkového signálu, přivedeného na vstup filtru £.
Napětí, vytvořené filtrem 7 na jeho výstupu, řídí kmitočet řízeného oscilátoru 2· Kmitočet řízeného oscilátoru' 8 je vydělen kmitočtovým děličem 2 tak, že za ideálního ustáleného stavu platí pro kmitočty na prvním vstupu' 5 a druhém vstupu 6 fázového detektoru 4 vztah kde f je kmitočet na výstupu řízeného oscilátoru 8, n je dělicí konstanta kmitočtového děliče' 9 a f je sítový kmitočet.
Zapojení podle vynálezu je použitelné zejména u všech velmi přesných číslicových měřidel, využívajících principu dvojí integrace a používaných tam, kde kmitočet sítě má větší odchylku od nominální hodnoty než +0,1 %.
Funkce je zajištěna v dostatečném rozsahu kolísání síEového kmitočtu, při dostatečném omezení rychlosti změn řídicího kmitočtu na výstupu řízeného oscilátoru při náhlých rychlých změnách sítového kmitočtu, přivedeného na vstup zapojení.
PŘEDMfiT VYNÁLEZU
Zapojení zdroje řídicího kmitočtu, například pro velmi přesná číslicová měřidla, která

Claims (1)

  1. PŘEDMfiT VYNÁLEZU
    Zapojení zdroje řídicího kmitočtu, například pro velmi přesná číslicová měřidla, která mají ke vstupu své časové základny připojen oscilátor, vyznačené tím, že vstup /1/ zapojení je připojen ke vstupu zdvojovače /2/ kmitočtu, k jehož výstupu je přes tvarovací obvod /3/ připojen první vstup /5/ fázového detektoru /4/, jehož výstup je přes filtr /7/ připojen na vstup řízeného oscilátoru /8/, přičemž výstup řízeného oscilátoru /8/ je připojen jednak ke vstupu časové základny /10/ číslicového měřidla /11/ a jednak přes kmitočtový dělič /9/
CS833000A 1983-04-28 1983-04-28 Zapojení zdroje řídícího kmitočtu CS231877B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS833000A CS231877B1 (cs) 1983-04-28 1983-04-28 Zapojení zdroje řídícího kmitočtu

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS833000A CS231877B1 (cs) 1983-04-28 1983-04-28 Zapojení zdroje řídícího kmitočtu

Publications (2)

Publication Number Publication Date
CS300083A1 CS300083A1 (en) 1984-05-14
CS231877B1 true CS231877B1 (cs) 1984-12-14

Family

ID=5368809

Family Applications (1)

Application Number Title Priority Date Filing Date
CS833000A CS231877B1 (cs) 1983-04-28 1983-04-28 Zapojení zdroje řídícího kmitočtu

Country Status (1)

Country Link
CS (1) CS231877B1 (cs)

Also Published As

Publication number Publication date
CS300083A1 (en) 1984-05-14

Similar Documents

Publication Publication Date Title
US4835491A (en) Clock signal generation
SE8804461L (sv) Krets foer bibehaallande av en klocksignal
JPS6419827A (en) Synchronizing device
US4207539A (en) Frequency synthesizer
US4573175A (en) Variable digital frequency generator with value storage
SE9402321D0 (sv) Digital faskomparator
CS231877B1 (cs) Zapojení zdroje řídícího kmitočtu
US4489279A (en) Variable-frequency oscillator having a crystal oscillator
US4634985A (en) Time-interval signal generating apparatus
EP0866560A1 (en) Improved digital clock synthesizer
SU1241147A1 (ru) Калибратор фазы
JPH03175819A (ja) 電圧制御発振器のテスト回路
SU964984A1 (ru) Цифровой синтезатор частоты
JPS5326557A (en) Frequency sy nchronous circuit
SU542918A1 (ru) Устройство дл измерени температуры
JPH03242597A (ja) クロック回路
SU476519A1 (ru) Измеритель напр жени переменного тока
KR0144281B1 (ko) 클럭 발생 장치
KR940002620B1 (ko) 레이저 가공기의 펄스 및 듀티가변 제어장치
SU862352A1 (ru) Цифровой синтезатор частот
SU748337A1 (ru) Генератор калиброванных интервалов времени
KR960015938B1 (ko) 디지탈위상고정루프를이용한주파수합성회로
JPH0772188A (ja) 周波数偏差比拡大器
SU1441329A1 (ru) Калибратор фазовых сдвигов
GB1495203A (en) Phase locked loop circuits