JPH03235518A - スイッチ回路 - Google Patents

スイッチ回路

Info

Publication number
JPH03235518A
JPH03235518A JP3186390A JP3186390A JPH03235518A JP H03235518 A JPH03235518 A JP H03235518A JP 3186390 A JP3186390 A JP 3186390A JP 3186390 A JP3186390 A JP 3186390A JP H03235518 A JPH03235518 A JP H03235518A
Authority
JP
Japan
Prior art keywords
substrate
comparator
voltages
circuit
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3186390A
Other languages
English (en)
Inventor
Sadayuki Shimoda
貞之 下田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Instruments Inc
Original Assignee
Seiko Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Instruments Inc filed Critical Seiko Instruments Inc
Priority to JP3186390A priority Critical patent/JPH03235518A/ja
Publication of JPH03235518A publication Critical patent/JPH03235518A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、モノリシックIC化されたスイッチ回路に関
するものである。
[発明の概要1 本発明は、2つの異なる電圧を、モノリシックIC上に
形成されたスイッチ回路により、前記2つの異なる電圧
のうち、どちらか一方の電圧を出力するものである。さ
らに、本発明では、外部がらの信号により、前記2つの
異なる電圧の両者とも、出力させないことができるもの
である。
f従来の技術] 従来のスイッチ回路の回路図を第2図に示す。
入力端子lと2には、それぞれ異なる電圧VV2が入力
される。各端子電圧は、スイッチトランジスタ3と4を
介して出力端子5がら出力される。1i圧■1とV2は
コンパレータ6に入力され、その出力はスイッチトラン
ジスタ4のゲートへ、また、インバータ7を介して、ス
イッチトランジスタ3のゲートに接続されている。
今、V、>V、の状態では、コンパレータ6の出力はH
ighレベルになり、スイッチトランジスタ4はOFF
する。一方、インパーク7の出力はLowであるため、
スイッチトランジスタ3はONする。したがって、この
状態では出力端子5には電圧v1が出力される。逆にV
+ <V、の状態では、スイッチトランジスタ3と4の
ON、OFFが逆転し、出力端子5には電圧v2が出力
される。なお、コンパレーク6とインバータ7の電源は
出力端子5から供給される。
しかし、この回路では両方のスイッチトランジスタをO
FFさせ、出力端子5をフローティング状態にすること
はできない。なぜなら、スイッチトランジスタ3と4は
基板とソースが接続されているたぬMOSトランジスタ
の構造上入力端子上及び2をアノードとし、出力端子5
をカソードとする寄生のダイオードが形成されている。
したがって、出力端子Sには、このダイオードを通して
、電圧V1かv2のどちらか高い方の電圧からダイオー
ドの電圧降下分を引いた電圧が出力される。この電圧が
コンパレータ6及びインパーク7を動作させ、スイッチ
トランジスタ3と4をON、OFFさせることによって
、寄生のダイオードによる電圧降下分より小さい電圧降
下の電流経路を形成するわけである。
上記理由により、出力端子5には必ずどちらか高い方の
電圧が出力されるため、フローティング状態にすること
はできないという課題がある。
[課題を解決するための手段] 本発明は、従来の技術の課題を解決することを目的とC
1外部からの信号に応して、出力端子5を、フローティ
ング状態にもすることができるスイッチ回路を実現した
具体的には、スイッチトランジスタ3と4を構成するM
OSトランジスタの基板と、ソース及びトレインとを電
気的に分離する。さらに該基板をコンパレータ6等の制
御開回路の電源として用いるものである。
[実施例1 以下、図面に従って本発明の実施例を詳細に説明する9 第1図は本発明によるスイッチ回路の回路図である。入
力端子1.2はスイッチトランジスタ3と4をそれぞれ
介して出力端子5に接続されている。また入力端子1.
2はコンパレータ6にも入力さねている。ここまでは従
来回路と同しである。さらに本発明では、スイッチトラ
ンジスタ3と4の基板がソース及びドレイン端子と分離
され、該基板は、コンパレータ6及びゲート回路8の電
源として用いられている。また、ゲート回路8の一方の
入力には外部からのコントロール信号を入力するコント
ロール端子9が接続されている。
入力端子1及び2から電圧■1及び■2が入力されると
、スイッチトランジスタ3と4の各トレイン(P)と基
板(N)との間に存在する寄生ダイオードを通して、コ
ンパレータ6とゲート回路8に1iBが供給されるため
、コンパレータ6とゲート回路8が動作状態になる。こ
の時供給される電1!圧は、電圧V、とv2のどちらか
高い方の電圧から、ダイオードの電圧降下分を引いた値
である。コンパレータ6及びゲート回路8が動作状態に
なれば、従来例と同様に電圧■1及び■2の大小関係に
より、スイッチトランジスタ3と4がON、OFFする
。この時、コントロール端子9がHighレベルにある
ことが前提となる。しかし、コントロール端子9を10
wレベルにした時には、ゲート回路8の出力はHigh
レベルになり、スイッチトランジスタ3はOFFする。
このり寺、vl〉■2の状態になっていればスイッチト
ランジスタ4もOF F’ しているため、出力端子5
はフローティングとなる。
本発明のスイッチ回路で使用されているスイ・ソチトラ
ンジスタ、コンパレータ、及びゲート回路はMOSトラ
ンジスタによってモノリシックIC化が容易である。
[発明の効果1 以上述べたように本発明によれば、スイッチトランジス
タを形成しているMO5I−ランシスタの基板とソース
及びトレインと電気的に分離し、該基板からコンパレー
タ等の制御回路へ電源を供給することによって、外部か
らの信号に応じて2つのスイッチトランジスタを共にO
FFさせ、出力端子5をフローティングにできるスイッ
チ回路を実現できるという効果がある。
【図面の簡単な説明】 第1図は本発明のスイッチ回路図、第2図は従来のスイ
ッチ回路図である。 1 、 入力端子 3、 ・スイッチトランジスタ ・出力端子 以 上

Claims (1)

    【特許請求の範囲】
  1. 複数の入力端子と、複数のMOS型のスイッチトランジ
    スタと、制御回路とからなるスイッチ回路において、該
    複数のMOS型のスイッチトランジスタの基板と、ソー
    ス及びドレインを電気的に切り離し、該基板を制御回路
    の電源の一端とすることを特徴としたスイッチ回路。
JP3186390A 1990-02-13 1990-02-13 スイッチ回路 Pending JPH03235518A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3186390A JPH03235518A (ja) 1990-02-13 1990-02-13 スイッチ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3186390A JPH03235518A (ja) 1990-02-13 1990-02-13 スイッチ回路

Publications (1)

Publication Number Publication Date
JPH03235518A true JPH03235518A (ja) 1991-10-21

Family

ID=12342889

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3186390A Pending JPH03235518A (ja) 1990-02-13 1990-02-13 スイッチ回路

Country Status (1)

Country Link
JP (1) JPH03235518A (ja)

Similar Documents

Publication Publication Date Title
JPH03235517A (ja) スイッチ回路
US4473757A (en) Circuit means for converting a bipolar input to a unipolar output
US4508983A (en) MOS Analog switch driven by complementary, minimally skewed clock signals
US6348831B1 (en) Semiconductor device with back gate voltage controllers for analog switches
US4717847A (en) TTL compatible CMOS input buffer
US5977811A (en) Shift level circuit for a high side driver circuit
EP0346898B1 (en) Power supply switching circuit
US6215329B1 (en) Output stage for a memory device and for low voltage applications
KR970067329A (ko) 전원 전환 회로
KR20030041807A (ko) 다이오드 회로
JPH03235518A (ja) スイッチ回路
JPH07191065A (ja) 集積コンパレータ回路
JP3052433B2 (ja) レベルシフト回路
JPH0234022A (ja) パルス出力回路
JPH03131916A (ja) 定電圧回路
KR100268948B1 (ko) 트랜스미션 게이트 회로
JP2000152606A (ja) 制御回路
KR960015319B1 (ko) 반도체 메모리 장치의 전압 변환회로
JP2004147225A (ja) レベルシフト回路
US20040113224A1 (en) Semiconductor integrated circuit
JPH0352010A (ja) 電源切換回路
KR19980701270A (ko) 반도체 칩 상에서 비교적 높은 전압을 스위칭하기 위한 회로 배치 및 상기 회로 배치를 운용하기 위한 방법(circuit for switching high voltages on a semiconductor chip, and method of operating the circuit)
JP2002100978A (ja) 両極性レベルシフト回路
JPS62162972A (ja) 電流比較回路
JPS63156417A (ja) Fetスイツチング回路