JPH0321135U - - Google Patents

Info

Publication number
JPH0321135U
JPH0321135U JP7981789U JP7981789U JPH0321135U JP H0321135 U JPH0321135 U JP H0321135U JP 7981789 U JP7981789 U JP 7981789U JP 7981789 U JP7981789 U JP 7981789U JP H0321135 U JPH0321135 U JP H0321135U
Authority
JP
Japan
Prior art keywords
circuit
memory
master
chip select
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7981789U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP7981789U priority Critical patent/JPH0321135U/ja
Publication of JPH0321135U publication Critical patent/JPH0321135U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • Hardware Redundancy (AREA)

Description

【図面の簡単な説明】
第1図、第2図はこの考案の一実施例を示す図
、第3図、第4図は従来の例を示す図である。 1a,1b……CPU、2……同期制御回路、
3a,3b……アドレス、4a,4b……データ
、5……ライト信号、6……メモリ、7……比較
回路、8……エラー信号、9……故障検出回路、
11……遅延回路、15……アドレスデコーダ、
16,18……チツプセレクト信号、17……ゲ
ート回路。なお、図中、同一符号は同一、又は相
当部分を示す。

Claims (1)

    【実用新案登録請求の範囲】
  1. 主系のCPU、従系のCPU、主系及び従系の
    CPU動作を同期化する同期制御回路、主系及び
    従系CPUから各々出力されるアドレス及びデー
    タ値を比較する比較回路、主系CPUのアドレス
    、データ及びライト信号を同期制御回路のタイミ
    ングによつて遅延させる遅延回路、遅延後のアド
    レス情報に基づいて該当するメモリへチツプセレ
    クト信号を発生するアドレスデコーダ、比較回路
    の出力がエラーを発生した時にアドレスデコーダ
    からのチツプセレクト信号を禁止するゲート回路
    、比較回路のエラー信号を検出する故障検出回路
    より構成され、主系及び従系のCPUが同一のア
    ドレス及びデータ値を出力した場合は、この値を
    メモリに書き込み、もし同一値でなかつた場合は
    、比較回路のエラー信号によつてメモリへのチツ
    プセレクト信号を禁止し、メモリへの誤つたデー
    タの書き込みを防止できることを特徴とするメモ
    リ保護回路。
JP7981789U 1989-07-06 1989-07-06 Pending JPH0321135U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7981789U JPH0321135U (ja) 1989-07-06 1989-07-06

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7981789U JPH0321135U (ja) 1989-07-06 1989-07-06

Publications (1)

Publication Number Publication Date
JPH0321135U true JPH0321135U (ja) 1991-03-01

Family

ID=31624320

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7981789U Pending JPH0321135U (ja) 1989-07-06 1989-07-06

Country Status (1)

Country Link
JP (1) JPH0321135U (ja)

Similar Documents

Publication Publication Date Title
KR910001514A (ko) 마이크로 프로세서 리세트 회로 및 방법과 컴퓨터 시스템
EP0778577A3 (en) A Synchronous semiconductor memory integrated circuit, a method for accessing said memory and a system comprising such a memory
JPS6052513B2 (ja) 半導体記憶装置
JPH0321135U (ja)
FI893656A0 (fi) Foerfarande foer foerhindrande av fel i minnessystem foer databearbetningsanlaeggningar, saerskilt telefonfoermedlingsanlaeggningar.
JPH0397747U (ja)
JPH0393949U (ja)
JPH0390346U (ja)
EP0391537A3 (en) Lock converting bus-to-bus interface system
JP2534278B2 (ja) メモリ制御回路
JPH03106600U (ja)
JPH0426500U (ja)
JPS62105545U (ja)
JPS63199348U (ja)
JPH03113442U (ja)
JPH0250757U (ja)
JPS59192755U (ja) エラステイツク・ストア回路
JPS63155548U (ja)
JPH0393950U (ja)
JPS6093200U (ja) ダイナミツクメモリアクセス回路
JPS59138961U (ja) トレ−ス・メモリ制御回路
JPS6218898U (ja)
JPS58101252U (ja) パリテイチエツカ誤動作防止回路
JPH0270249U (ja)
JPH0345297U (ja)