JPH0292106A - 自動利得制御回路 - Google Patents

自動利得制御回路

Info

Publication number
JPH0292106A
JPH0292106A JP24553888A JP24553888A JPH0292106A JP H0292106 A JPH0292106 A JP H0292106A JP 24553888 A JP24553888 A JP 24553888A JP 24553888 A JP24553888 A JP 24553888A JP H0292106 A JPH0292106 A JP H0292106A
Authority
JP
Japan
Prior art keywords
gain
voltage
capacitor
circuit
holding
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP24553888A
Other languages
English (en)
Inventor
Toshifumi Kumano
敏文 熊野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP24553888A priority Critical patent/JPH0292106A/ja
Publication of JPH0292106A publication Critical patent/JPH0292106A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Amplification And Gain Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 技術分野 本発明は自動利得制御回路(AGC回路)に関し、特に
AGO制御機能を断としてゲインホールド機能を有する
AGC回路に関する。
従来技術 従来のこの種のゲインホールド機能を有するAGC回路
は第4図に示されるような構成となっている。かなわち
、入力信号6は電圧制御型の増幅器1に入力されて増幅
量カフとして導出される。
この増幅量カフは全波整流回路2により全波整流されて
直流電圧8に変換され、比較器3において基準電圧とレ
ベル比較される。
この比較出力9に応じて定電流回路4がオンオフ制御さ
れるようになっており、定電流回路4のオン時の出力電
流をスイッチ回路5を介してホールドコンデンサCH1
に充電するようになっている。
そして、このホールドコンデンサの充電電圧11により
電圧制御型増幅器1の利得制御が行われるのである。
スイッチ回路5はAGC回路のループをゲインホールド
信号10によりオンオフ制御するスイッチであり、この
スイッチ回路5かオンのときにはAGCループがオンと
なってAGC機能が作動する。スイッチ回路5がオフの
ときにはA 、G Cループは断となっとホールドコン
デンサCH1に充電されているホールド電圧11により
増幅器1の利得が一義的に定まるようになっている。
上述した従来のAGC回路では、出力信号7が一定にな
る様ゲインをコントロールしている時の過渡応答特性と
、ゲインを固定して入力信号6の変化に応じて出力信号
も変化するゲインホールド時の過渡応答特性とはボール
ドコンデンサCH1により決定される。
第5図のステップ状の振幅が入力信号6として入った場
合、入力信号6の振幅が大きくなると、全波整流回路2
の整流された信号8は基準電圧■refを越えるため、
比較器3が定電流回路4をオンとして電流を流すために
、ホールドコンデンサCH1はこの電流により充電され
ると同時に、制御電圧11の電圧が高くなり電圧制御増
幅器1のゲインが低くなる様動作する。また、入力信号
6の振幅が小さくなると、全波整流回FI!II2の整
流された信号8は基準電圧V refを越えないため、
比較器3は定電流回路4をオフとしたままであり、電圧
制御増幅器1のゲインはホールドコンデンサC旧の放電
により決定される。よって、ホールドコンデンサCH1
の容量か小さい程、ホールドコンデンサCH1の放電時
間は短くなり、出力信号7か元の振幅に戻る時間T A
GCも短くなるので、ホールドコンデンサC旧の容量を
小さくする必要がある。
第6図のゲインホールド時には、ボールド信号10をハ
イレベルにした時スイッチ回路5か開き、ホールドコン
デンサCH1に充電されている制御電圧11により増幅
器のゲインが決定されるが、ホールドコンデンサC旧に
充電されている電流は自然にリークしてしまい、制御電
圧11の電圧は下がり出力信号7の振幅は大きくなって
しまうため、ホールドコンデンサCH1を大きくする必
要がある。
この様に、ゲインをコントロールして出力信号7か一定
になる様にしているAGCオン時と、ゲインホールド時
のホールドコンデンサCHIの容態は背反粂件にあるた
め、ゲインコン1〜ロール時とゲインホールド時との過
渡応答特性の両方が最適となる様な過渡応答特性は得ら
れないという欠点がある。
発明の目的 そこで、本発明はこの様な従来のものの欠点を解決すべ
くなされたものであって、その目的とするところは、ゲ
インコントロール時とゲインホールド時との過渡応答特
性を両者共に最適とし得るAGC回路を提供することに
ある。
発明の構成 本発明によれば、増幅出力を直流電圧に変換し、この直
流電圧レベルと基準電圧レベルとを比較してこの比較結
果に応じてホールドコンデンサを充電制御し、このコン
デンサの充電電圧によって増幅器の利得を制御するよう
にした自動利得制御回路であって、前記ホールドコンデ
ンサとして容量の大なる第1のコンデンサと、この第1
のコンデンサよりも小なる容量を有する第2のコンデン
サとにより構成し、自動利得制御機能を断としたときに
前記第1のコンデンサの充電出力を前記増幅器の利得制
御電圧としてなることを特徴とする自動利得制御回路が
得られる。
衆旗週 以下、図面を用いて本発明の実施例について説明する。
第1図は本発明の実施例の回路図であり、第4図と同等
部分は同一符号により示している。尚、本実施例では、
磁気記録装置のAGC回路の場合について述べるが、特
にこれに限定されるものではない。
第1図において、第4図と異なる部分のみについて述べ
れば、比較器3の他に比較器12を設け、この比較器1
2の出力により、やはり別に設けた定電流回路13をオ
ンオフ制御し、この定電流出力をスイッチ回路14を介
して、やはり別に設GつたホールドコンデンサCH2へ
供給し、充電制御するようになっている。
ホールドコンデンサC[12はボールドコンデンサCH
1の容量よりも大に選定されており、ゲインホールド時
にはこの大容量のホールドコンデンサCH2の充電電圧
により、増幅器1のゲインを一定に維持するようになっ
ている。ゲインコントロール時には、このホールドコン
デンサCH2は、ホールドコンデンサCH1の充電電圧
と同一となる様に、比較器12、定電流回路13により
コントロールされている。
磁気媒体からの読出し信号の振幅が第2図に示す様にス
テップ状に変化してAGC回路に入力された場合、入力
信号6は電圧制御増幅器1で増幅された後全波整流回1
12で整流された信号8となる。整流された信号8は比
較器3および比較器12で基準電圧と比較されるが、比
較器3は常に出力の振幅が一定となる機走電流回路4を
オンオフ制御し、ホールドコンデンサC旧を充放電させ
て制御信号11の電圧を変化させることにより出力信号
7が一定になる機制御している。
第2図に示す様に、入力信号6の振幅が大きい時から小
さくなる時の過渡応答特性は、ホールドコンデンサC旧
が小さいためホールドコンデンサCH1の放電が速く、
制御信号11の応答時間Tdは短くなり、出力信号7が
元の振幅に戻る時間TAGCも短くなる。
比較器12も整流された信号8と基準電圧とを常に比較
しており、定電流回路13をオンオフ制御してホールド
コンデンサCH2を充放電させており、常にホールドコ
ンデンサC旧と同じ電圧になる様動作している。ゲイン
ホールド時、ゲインホールド信号がハイレベルになった
時スイッチ回路14がホールドコンデンサC112を選
択してAGC回路のループが切れ、電圧制御増幅器1の
ゲインはホールドコンデンサC112に充電されている
制御電圧11により決定される。ホールドコンデンサC
H2は容量が大きく選択されているので、第3図に示す
様にホールドコンデンサCH2に充電されている電圧が
自然リークにより低下しても、その度合は少なく、制御
電圧11の低下はないとみなせる。よって、出力信号7
の振幅変化はないと考えることができるのである。
九肌ム素逮 叙上の如く、本発明によれは、ゲインコントロール時と
ゲインホールド時とで、スイッチによりホールドコンデ
ンサを切替える構成とすることにより、両時の過渡応答
特性を最適とし得るという効果がある。
【図面の簡単な説明】
第1図は本発明の実施例の回路図、第2図は第1図の回
路において入力信号としてステップ状の振幅が供給され
たときの各部動作波形を示す図、第3図は第1図の回路
においてゲインホールド時の各部動作波形を示す図、第
4図は従来のAC,C回路の例を示す図、第5図は第4
図の回路において入力信号としてステップ状の振幅が供
給されたときの各部動作波形を示す図、第6図は第4図
の回路においてゲインホールド時の各部動作波形を示す
図である。 主要部分の符号の説明 1・・・・・・電圧制御型増幅器 2・・・・・・全波整流回路 3.12・・・・・・比較器 4.13・・・・・・定電流回路 14・・・・・・スイッチ回路

Claims (1)

    【特許請求の範囲】
  1. (1)増幅出力を直流電圧に変換し、この直流電圧レベ
    ルと基準電圧レベルとを比較してこの比較結果に応じて
    ホールドコンデンサを充電制御し、このコンデンサの充
    電電圧によって増幅器の利得を制御するようにした自動
    利得制御回路であって、前記ホールドコンデンサとして
    容量の大なる第1のコンデンサと、この第1のコンデン
    サよりも小なる容量を有する第2のコンデンサとにより
    構成し、自動利得制御機能を断としたときに前記第1の
    コンデンサの充電出力を前記増幅器の利得制御電圧とし
    てなることを特徴とする自動利得制御回路。
JP24553888A 1988-09-29 1988-09-29 自動利得制御回路 Pending JPH0292106A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP24553888A JPH0292106A (ja) 1988-09-29 1988-09-29 自動利得制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24553888A JPH0292106A (ja) 1988-09-29 1988-09-29 自動利得制御回路

Publications (1)

Publication Number Publication Date
JPH0292106A true JPH0292106A (ja) 1990-03-30

Family

ID=17135188

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24553888A Pending JPH0292106A (ja) 1988-09-29 1988-09-29 自動利得制御回路

Country Status (1)

Country Link
JP (1) JPH0292106A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07235849A (ja) * 1993-11-30 1995-09-05 At & T Corp ディジタルベースバンドライン等化器用自動利得制御回路
JP2005003196A (ja) * 2003-06-13 2005-01-06 Dynamic Air Inc アクチュエータを備えたシステム、ラックピニオンアクチュエータ、ラックピニオンアクチュエータのサイクル寿命を延ばすための方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07235849A (ja) * 1993-11-30 1995-09-05 At & T Corp ディジタルベースバンドライン等化器用自動利得制御回路
JP2005003196A (ja) * 2003-06-13 2005-01-06 Dynamic Air Inc アクチュエータを備えたシステム、ラックピニオンアクチュエータ、ラックピニオンアクチュエータのサイクル寿命を延ばすための方法

Similar Documents

Publication Publication Date Title
US4937728A (en) Switch-mode power supply with burst mode standby operation
JP3506913B2 (ja) スイッチングレギュレータ
JP3741035B2 (ja) スイッチング電源装置
CA1097402A (en) Start circuit for a p.w.m. converter
US4327404A (en) DC Power supply circuit
JPH0884464A (ja) 電圧レギュレータ回路、および電圧レギュレータ回路のための駆動回路、制御回路、オーバーシュート回復回路および同期・シャットダウン回路
EP0181187A2 (en) Power converter apparatus
US4488210A (en) Power supply circuit of switching regulator type
JP3571290B2 (ja) 直流電圧を供給する装置および直流電圧を供給する方法
JPH0292106A (ja) 自動利得制御回路
JPS59139858A (ja) 電源装置
JP3208484B2 (ja) 待機モードにおけるチョップ式電源の制御回路
JP3631158B2 (ja) 電気集塵用電源装置及びその制御方法
JPH0298205A (ja) 自動利得制御回路
US4562407A (en) Automatic regulation of the output power of an amplifier
JPH06335238A (ja) 電源装置
US4318009A (en) Circuit system for the generation of a direct control voltage depending upon an alternating voltage
JP3120649B2 (ja) Dc−dcコンバータの電圧制御アンプ出力クランプ回路
JPS5985516A (ja) 温度制御器
JPS6246881B2 (ja)
JPS604306Y2 (ja) テ−プレコ−ダ−のミュ−ティング回路
JPH0145272Y2 (ja)
JPH08312940A (ja) ガス燃焼器のガス比例弁駆動装置
JPS59119423A (ja) コンデンサ開閉用サイリスタスイツチのゲ−ト制御方式
JP2002320379A (ja) 電源回路