JPH0291897A - 半導体装置 - Google Patents

半導体装置

Info

Publication number
JPH0291897A
JPH0291897A JP63242762A JP24276288A JPH0291897A JP H0291897 A JPH0291897 A JP H0291897A JP 63242762 A JP63242762 A JP 63242762A JP 24276288 A JP24276288 A JP 24276288A JP H0291897 A JPH0291897 A JP H0291897A
Authority
JP
Japan
Prior art keywords
circuits
data
ffn
write
terminals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63242762A
Other languages
English (en)
Inventor
Toshio Ishii
石井 利生
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP63242762A priority Critical patent/JPH0291897A/ja
Publication of JPH0291897A publication Critical patent/JPH0291897A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Shift Register Type Memory (AREA)
  • Read Only Memory (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は半導体装置に関し、特に電気的にプログラム可
能な機能をもつ半導体装置に関する。
〔従来の技術〕
従来、この種の半導体装置は、第3図に示すように、端
子T1〜TNがらの書込みデータ信号DT1〜DTNに
より制御されて書込み電流を発生する電流源回路11〜
INと、内部回路1と接続すると共に電流源回路■1〜
1Nとそれぞれ対応して接続し、これら各電流源回路1
1〜■、がらの書込み電流に応じて溶断して書込みする
ヒユーズF1〜FNとを備え、書込みデータ信号DT、
〜DTNに従って所定のヒユーズ(Fl〜FN)を溶断
して内部回路1の機能をプログラミングする構成となっ
ていた。
〔発明が解決しよ、うとする課題〕
上述した従来の半導体装置は、プログラマブル素子のヒ
ユーズF1〜FNの数と同数の書込みデータ信号DT1
〜DT、をそれぞれ端子T1〜TNから入力する構成と
なっているので、複雑なプログラミングをしようとする
と端子数が増加し、端子数を制限するとプログラマブル
な機能が制約されるという欠点がある。
本発明の目的は、端子数を増加させることなく必要とす
る複雑なプログラミングも可能となる半導体装置を提供
することにある。
〔課題を解決するための手段〕
本発明の半導体装置は、それぞれ互いに接続してシフト
レジスタとして動作し、シリアルに入力されるデータを
順次シフタして対応するデータを保持する複数のフリッ
プフロップと、これら各フリップフロップの出力信号の
伝達を書込み制御信号によりそれぞれ制御する複数のゲ
ート回路と、これら各ゲート回路の出力信号に応じてそ
れぞれ書込み信号を発生する書込み回路と、所定の機能
をもつ内部回路とそれぞれ接続し対応する前記各書込み
信号によりそれぞれ所定の書込みを行い前記内部回路の
機能をプログラミングする複数のプログラマブル素子と
を有している。
〔実施例〕 次に、本発明の実施例について図面を参照して説明する
第1図は本発明の第1の実施例を示す回路図である。
この実施例は、それぞれ互いに接続してシフトレジスタ
として動作し、端子TDからシリアルに入力されるデー
タDTを端子Tcから入力されるクロックパルスCKに
より順次シフトして対応するデータを保持する複数のフ
リップフロップFF、〜F F Nと、これら各フリッ
プフロップFF+〜FFNの出力信号の伝達を端子Tw
から入力される書込み制御信号SWによりそれぞれ制御
する複数のゲート回路01〜GNと、これら各ゲート回
路G1〜GNの出力信号に応じてそれぞれ書込み電流を
発生する複数の書込み回路、即ち′電流源回路11〜I
Nと、所定の機能をもつ内部回路1とそれぞれ接続する
と共に各電流源回路11〜INとそれぞれ対応して接続
し、これら各電流源回路11〜INの書込み電流に応じ
て溶断して書込みし、内部回路1の機能をプログラミン
グする複数のプログラマブル素子、即ちヒユーズF1〜
FNとを備えた構成となっている。
次に、この実施例の動作について説明する。
まず、書込み制御信号SWによりフリップフロップFF
、〜FFNの出力信号がゲート回路G。
〜GNの出力端へ伝達されないようにしておく。
次に、n個のデータDTをクロックパルスCKに同期し
て入力し、順次各フリップフロップFFt〜F F N
に、それぞれ対応するデータ(DT)を保持させる。
n個のデータDTが入力し終ったところで書込み制御信
号SWによりゲート回路G1〜GNを開き、各フリップ
フロップFF、〜FFNに保持されているデータに対応
した出力信号により各電流源回路11〜INを動作させ
る。
各電流源回路1.〜INは、対応するフリップフロップ
FF、〜FFNに保持されたデータに応じて書込み電流
を発生し、データDTに対応したヒユーズ(F1〜FN
 >を溶断し所定のプログラミングを行う。
プログラミング終了後は書込み制御信号SWにより各ゲ
ート回路G1〜GNを閉じ、以降のヒユーズ(F+〜F
N)の溶断を防止する。
このように、ヒユーズF1〜FNと同数のフリップフロ
ップFF、〜FFNを設けてシフトレジスタとして動作
させ、各フリップフロップFF。
〜FFNにプログラミングするデータを保持させること
により、小数個の端子(Tw 、 TD 、 Tc )
により多数のヒユーズ(F+〜FN)への書込みが可能
となる。
第2図は本発明の第2の実施例を示す回路図である。
この実施例はスキャンパス回路をもつ半導体装置に本発
明を適用したものである。
フリップフロップFF、〜FFNは、スキャンパス回路
に使用されているものを利用している。
スイッチ回路81〜SNはノーマルモードとシフトモー
ドとを切換えるためのもので、ヒユーズF1〜p Nへ
の書込みはモード切換信号SMによりシフトモードにし
て行う。この場合の書込み動作は第1の実施例と同様で
ある。
この第2の実施例は、スキャンパス回路にヒユーズF1
〜FNと同数以上のフリップフロップがあれば、新たに
フリップフロップを設ける必要がなく、また各端子も既
存のものを利用することができるという利点がある。
〔発明の効果〕
以上説明したように本発明は、プログラマブル素子と同
数のフリップフロップを設けてシフトレジスタとして動
作させ、プログラミングするデータをシリアルに入力し
てこれら各フリップフロップにそれぞれ保持させて対応
するプログラマブル素子にデータを書込む構成とするこ
とにより、小数個の端子により多数のプログラマブル素
子への書込みが可能となるので、複雑なプログラミング
であっても、必要とするプログラミングを端子数を増加
させることなく行うことができる効果がある。
第1図及び第2図はそれぞれ本発明の第1及び第2の実
施例を示す回路図、第3図は従来の半導体装置の一例を
示す回路図である。
1、IA・・・内部回路、F!〜FN・・・ヒユーズ、
FF、〜FFN・・・フリップフロップ、01〜GN・
・・ゲート回路、■l〜1.・・・電流源回路、81〜
SN・・・スイッチ回路、T1〜TN、Tc 、TDT
M、TV・・・端子。

Claims (1)

    【特許請求の範囲】
  1. それぞれ互いに接続してシフトレジスタとして動作し、
    シリアルに入力されるデータを順次シフトして対応する
    データを保持する複数のフリップフロップと、これら各
    フリップフロップの出力信号の伝達を書込み制御信号に
    よりそれぞれ制御する複数のゲート回路と、これら各ゲ
    ート回路の出力信号に応じてそれぞれ書込み信号を発生
    する書込み回路と、所定の機能をもつ内部回路とそれぞ
    れ接続し対応する前記各書込み信号によりそれぞれ所定
    の書込みを行い前記内部回路の機能をプログラミングす
    る複数のプログラマブル素子とを有することを特徴とす
    る半導体装置。
JP63242762A 1988-09-27 1988-09-27 半導体装置 Pending JPH0291897A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63242762A JPH0291897A (ja) 1988-09-27 1988-09-27 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63242762A JPH0291897A (ja) 1988-09-27 1988-09-27 半導体装置

Publications (1)

Publication Number Publication Date
JPH0291897A true JPH0291897A (ja) 1990-03-30

Family

ID=17093895

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63242762A Pending JPH0291897A (ja) 1988-09-27 1988-09-27 半導体装置

Country Status (1)

Country Link
JP (1) JPH0291897A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0897709A (ja) * 1994-09-21 1996-04-12 Nec Corp 論理回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0897709A (ja) * 1994-09-21 1996-04-12 Nec Corp 論理回路

Similar Documents

Publication Publication Date Title
JP2946658B2 (ja) フリップフロップ回路
JP3057814B2 (ja) 半導体集積回路
JPH071493B2 (ja) テスト補助回路
JPH0291897A (ja) 半導体装置
US4538923A (en) Test circuit for watch LSI
JPH06188695A (ja) 情報保持回路
SU1406595A1 (ru) Процессор программируемого контроллера
JPH05113469A (ja) 半導体装置
JP2514989B2 (ja) 順序回路
JP2970594B2 (ja) フリップフロップ回路および集積回路装置
JP3868415B2 (ja) 遅延発生回路
JPH10123213A (ja) 半導体集積回路
JPH0554154A (ja) 半導体装置及び電子機器
RU1781648C (ru) Устройство дл контрол печатных логических блоков
SU1259271A1 (ru) Формирователь тестов
JPH06148290A (ja) バウンダリスキャンレジスタ
US5592681A (en) Data processing with improved register bit structure
JPH05273314A (ja) 半導体論理集積回路
JPH0727013B2 (ja) 集積回路のスキャンパス回路
JPS61126821A (ja) ロジツクlsi回路
JPH07146338A (ja) 半導体集積回路の入出力端子セルおよび半導体集積回路装置
JPH06130135A (ja) スキャンパステスト方式の半導体集積回路
JP2000113665A (ja) 電子回路装置
JPH04330819A (ja) フリップフロップ装置
JPS63207167A (ja) 半導体集積回路