JPH0246595A - センスアンプ - Google Patents
センスアンプInfo
- Publication number
- JPH0246595A JPH0246595A JP63198217A JP19821788A JPH0246595A JP H0246595 A JPH0246595 A JP H0246595A JP 63198217 A JP63198217 A JP 63198217A JP 19821788 A JP19821788 A JP 19821788A JP H0246595 A JPH0246595 A JP H0246595A
- Authority
- JP
- Japan
- Prior art keywords
- sense amplifier
- output
- potential
- pull
- node
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000003321 amplification Effects 0.000 claims description 5
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 5
- 239000004065 semiconductor Substances 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 4
- 230000003068 static effect Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 1
Landscapes
- Static Random-Access Memory (AREA)
- Dram (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明はセンスアンプにおいて、特にカレントミラー型
のCMOSセンスアンプに関する。
のCMOSセンスアンプに関する。
従来の技術
従来のCMO8型スタテスタティックRAMダム・アク
セス・メモリ)や不揮発性ROM(リード・オンリ・メ
モリ)などに用いられるノルントミラー型負荷を有する
差動増幅型のCMOSセンスアンプは、例えば第3図に
示すように構成されている。第3図において、Qlおよ
びQ2は増幅用のNチャネルトランジスタであり、それ
ぞれのソースはVss電源ノード(接地端)に接続され
、それぞれのゲートには入力信号線1,2が接続されて
いる。Q3およびQ4は上記トランジスタQ1、Q2の
カレントミラー型負荷となるPチャネルトランジスタで
あり、それぞれのソースはVDD電源ノードに接続され
ており、それぞれのゲート相互が接続されており、一方
のトランジスタQ3のドレインは、そのゲートに接続さ
れると共に前記増幅用のトランジスタQ1のドレインに
接続されており、他方のトランジスタQ4のドレインは
前記増幅用のトランジスタQ2のドレインに接続されて
いる。そして、上記トランジスタQ3.Qlのドレイン
相互接続点N1とトランジスタQ4.Q2のドレイン相
互接続点N2とにそれぞれセンスアンプ出力信号線3.
4が接続されている。
セス・メモリ)や不揮発性ROM(リード・オンリ・メ
モリ)などに用いられるノルントミラー型負荷を有する
差動増幅型のCMOSセンスアンプは、例えば第3図に
示すように構成されている。第3図において、Qlおよ
びQ2は増幅用のNチャネルトランジスタであり、それ
ぞれのソースはVss電源ノード(接地端)に接続され
、それぞれのゲートには入力信号線1,2が接続されて
いる。Q3およびQ4は上記トランジスタQ1、Q2の
カレントミラー型負荷となるPチャネルトランジスタで
あり、それぞれのソースはVDD電源ノードに接続され
ており、それぞれのゲート相互が接続されており、一方
のトランジスタQ3のドレインは、そのゲートに接続さ
れると共に前記増幅用のトランジスタQ1のドレインに
接続されており、他方のトランジスタQ4のドレインは
前記増幅用のトランジスタQ2のドレインに接続されて
いる。そして、上記トランジスタQ3.Qlのドレイン
相互接続点N1とトランジスタQ4.Q2のドレイン相
互接続点N2とにそれぞれセンスアンプ出力信号線3.
4が接続されている。
上記第3図に示したセンスアンプは、センスアンプ入力
信号線1,2から微小な電圧差を有する入力信号IN、
INが入力しているときに、センスアンプイネーブル信
号SAEが与えられて活性化されると、上記入力を差動
増幅して出力信号線3.4に補助的なレベルを有する出
力信号OUT。
信号線1,2から微小な電圧差を有する入力信号IN、
INが入力しているときに、センスアンプイネーブル信
号SAEが与えられて活性化されると、上記入力を差動
増幅して出力信号線3.4に補助的なレベルを有する出
力信号OUT。
OUTを出力する。例えば入力信号INかINよりも低
電位であるとき、出力信号OUTが高電位VOH,出力
信号OUTが低電位VOLになる。この場合Pチャネル
トランジスタQ3のゲート・ドレイン相互が接続されて
いるので、その閾値電圧をVTHPとすると、上記高電
位VOHはVDDIVTHPIまで上昇する(約4V)
。これに対して、上記低電位VOLはPチャネルトラン
ジスタQ4とNチャネルトランジスタQ2とのコンンス
比のバラツキのためにVOLは通常のVOLの値(杓0
.5V)に対して約1〜2■程度高くなる。これをVO
L’とする。したがって出力レベル差(VOH−VOL
’)は2v程度になり、上記センスアンプの出力振幅は
比較的小さく、メモリの電源マージン等の動作マージン
が小さいという問題点がある。さらに、出力の低電位V
OL’を低下させるべ(、Nチャネルトランジスタのサ
イズを大きくしてその駆動力を」二げても、出力信号O
UTが低電位VOL ’になるときには、そのドレイン
電位によりPチャネルトランジスタQ3.Q4の駆動力
が向上するので、上記低電位VOL’を十分に低下させ
ることができない。
電位であるとき、出力信号OUTが高電位VOH,出力
信号OUTが低電位VOLになる。この場合Pチャネル
トランジスタQ3のゲート・ドレイン相互が接続されて
いるので、その閾値電圧をVTHPとすると、上記高電
位VOHはVDDIVTHPIまで上昇する(約4V)
。これに対して、上記低電位VOLはPチャネルトラン
ジスタQ4とNチャネルトランジスタQ2とのコンンス
比のバラツキのためにVOLは通常のVOLの値(杓0
.5V)に対して約1〜2■程度高くなる。これをVO
L’とする。したがって出力レベル差(VOH−VOL
’)は2v程度になり、上記センスアンプの出力振幅は
比較的小さく、メモリの電源マージン等の動作マージン
が小さいという問題点がある。さらに、出力の低電位V
OL’を低下させるべ(、Nチャネルトランジスタのサ
イズを大きくしてその駆動力を」二げても、出力信号O
UTが低電位VOL ’になるときには、そのドレイン
電位によりPチャネルトランジスタQ3.Q4の駆動力
が向上するので、上記低電位VOL’を十分に低下させ
ることができない。
本発明はかかる点において、上記低電位VOL’のバラ
ツキを押え、かつ接地端電圧に近づけることで、上記セ
ンスアンプの出力振幅を太き(し、メモリの動作マージ
ンの改善、センス動作の高速化を図り得るカレントミラ
ー型センスアンプを提供することを目的とする。
ツキを押え、かつ接地端電圧に近づけることで、上記セ
ンスアンプの出力振幅を太き(し、メモリの動作マージ
ンの改善、センス動作の高速化を図り得るカレントミラ
ー型センスアンプを提供することを目的とする。
課題を解決するための手段
本発明は、カレントミラー型センスアンプの一対の出力
ノードと、プルダウン用電源ノードとの間にそれぞれプ
ルダウン用トランジスタのドレイン・ソース間を接続し
、この2個のトランジスタの互いのゲート・ドレイン相
互を接続するようにしたことを特徴とするカレントミラ
ー型センスアンプである。
ノードと、プルダウン用電源ノードとの間にそれぞれプ
ルダウン用トランジスタのドレイン・ソース間を接続し
、この2個のトランジスタの互いのゲート・ドレイン相
互を接続するようにしたことを特徴とするカレントミラ
ー型センスアンプである。
作用
センスアンプの動作時において、例えばプルダウン用と
してNチャネルトランジスタを用いたならば、一対の出
力ノードのうち一方がプルダウン電源電位より高くなる
と、この一方の出力ノードの電位がゲートに導かれる一
方のプルダウン用トランジスタがオン状態になって他方
の出力ノードの電位がプルダウンされる。これにより上
記一対の出力ノードのうち低電位側のノードの電位は従
来例よりも低くなり、一対の出力ノード間の電位差(出
力振幅)は従来例よりも大きくなる。
してNチャネルトランジスタを用いたならば、一対の出
力ノードのうち一方がプルダウン電源電位より高くなる
と、この一方の出力ノードの電位がゲートに導かれる一
方のプルダウン用トランジスタがオン状態になって他方
の出力ノードの電位がプルダウンされる。これにより上
記一対の出力ノードのうち低電位側のノードの電位は従
来例よりも低くなり、一対の出力ノード間の電位差(出
力振幅)は従来例よりも大きくなる。
実施例
第1図に示すカレントミラー型CMOSセンスアンプは
、第3図に示す従来のセンスアンプに比べて、一対の出
力ノードN1.N2間に出力電位プルダウン回路を接続
した点が異なり、その他は同じであるので第3図中と同
一符号で示し、その説明を省略する。
、第3図に示す従来のセンスアンプに比べて、一対の出
力ノードN1.N2間に出力電位プルダウン回路を接続
した点が異なり、その他は同じであるので第3図中と同
一符号で示し、その説明を省略する。
上記出力電位プルダウン回路は、Vss電源ノードにソ
ースが接続され、ドレインおよびゲートが各対応して前
記出力ノードN1.N2に接続されたNチャネルMOS
トランジスタQ5と、同様にVss電源ノードにソース
が接続され、ドレインおよびゲートが前記出力N1.N
2に逆対応して接続されたNチャネルMOSトランジス
タQ6とから構成される。
ースが接続され、ドレインおよびゲートが各対応して前
記出力ノードN1.N2に接続されたNチャネルMOS
トランジスタQ5と、同様にVss電源ノードにソース
が接続され、ドレインおよびゲートが前記出力N1.N
2に逆対応して接続されたNチャネルMOSトランジス
タQ6とから構成される。
上記センスアンプによれば、入力信号をセンス増幅する
際、出力ノードN1.N2の一方(例えばN2)がVO
L’より高電位になったとき、出力電位プルダウン回路
におけるNヂャネルトランシスタQ5.Q6のうちその
ゲートに上記高電位が与えられる一方のトランジスタQ
5がオン状態になるので、このオン状態になるトランジ
スタQ5のドレイン側が接続されている他方側の出力ノ
ードN1の電位は、従来のようなVOL ’まで上昇す
ることなく、VSS電源ノードにより近い電位となり、
従来例より近い電位となる。
際、出力ノードN1.N2の一方(例えばN2)がVO
L’より高電位になったとき、出力電位プルダウン回路
におけるNヂャネルトランシスタQ5.Q6のうちその
ゲートに上記高電位が与えられる一方のトランジスタQ
5がオン状態になるので、このオン状態になるトランジ
スタQ5のドレイン側が接続されている他方側の出力ノ
ードN1の電位は、従来のようなVOL ’まで上昇す
ることなく、VSS電源ノードにより近い電位となり、
従来例より近い電位となる。
上記動作は、入力信号IN、INの電位の高低関係が逆
の場合でも同様に行なわれ、メモリセルからの“1“デ
ータあるいはO“データのいずれかの読み出しの場合で
も上記したように一方側の出力ノードに低電位VOLが
得られ、この高電位VOH8他方側の出力ノードの低電
位VOLとのレベル差(出力振幅)は従来例に比べて大
きくなる。したがって、上記センスアンプを採用したメ
モリは電源電圧の変動とか製造プロセス中の素子特性の
バラツキ等に対して動作マージンが改善される。
の場合でも同様に行なわれ、メモリセルからの“1“デ
ータあるいはO“データのいずれかの読み出しの場合で
も上記したように一方側の出力ノードに低電位VOLが
得られ、この高電位VOH8他方側の出力ノードの低電
位VOLとのレベル差(出力振幅)は従来例に比べて大
きくなる。したがって、上記センスアンプを採用したメ
モリは電源電圧の変動とか製造プロセス中の素子特性の
バラツキ等に対して動作マージンが改善される。
発明の詳細
な説明したように、本発明によれば、センスアンプの出
力振幅を大幅に太き(でき、メモリの動作マージンの改
善を実現できるので、多段接続と並行して、スタティッ
クRAM、不揮発性ROMに用いると効果が大きい。
力振幅を大幅に太き(でき、メモリの動作マージンの改
善を実現できるので、多段接続と並行して、スタティッ
クRAM、不揮発性ROMに用いると効果が大きい。
第1図は本発明のセンスアンプの一実施例を示す回路図
、第2図は多段接続のセンスアンプの一実施例を示す回
路、第3図は従来のセンスアンプを示す回路図、第4図
は実施例と従来のセンス動作を示す電圧波形図である。 1.2・・・・・・入力信号線、3,4・・・・・・出
力信号線。
、第2図は多段接続のセンスアンプの一実施例を示す回
路、第3図は従来のセンスアンプを示す回路図、第4図
は実施例と従来のセンス動作を示す電圧波形図である。 1.2・・・・・・入力信号線、3,4・・・・・・出
力信号線。
Claims (1)
- それぞれのゲートに第1及び第2の入力信号が入力する
増幅用の2個の第1導電型(Nチャネル)のMOSトラ
ンジスタと、これらのトランジスタとセンスアンプ電源
ノードとの間にカレントミラー型負荷回路として接続さ
れる2個の第2導電型(Pチャネル)のMOSトランジ
スタを備えた半導体メモリのカレントミラー型センスア
ンプにおいて、センスアンプの一対の出力ノードN1、
N2とプルダウン接地ノードとの間にそれぞれのドレイ
ン・ソース間が接続され、それぞれの各ゲートに逆対応
して上記一対の出力ノードN1、N2の各電位が導かれ
る出力電位プルダウン用の2個の第1導電型のMOSト
ランジスタを備えたことを特徴とするセンスアンプ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63198217A JPH0246595A (ja) | 1988-08-09 | 1988-08-09 | センスアンプ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63198217A JPH0246595A (ja) | 1988-08-09 | 1988-08-09 | センスアンプ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0246595A true JPH0246595A (ja) | 1990-02-15 |
Family
ID=16387446
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63198217A Pending JPH0246595A (ja) | 1988-08-09 | 1988-08-09 | センスアンプ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0246595A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06302192A (ja) * | 1990-12-12 | 1994-10-28 | Samsung Electron Co Ltd | 差動感知増幅回路 |
-
1988
- 1988-08-09 JP JP63198217A patent/JPH0246595A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06302192A (ja) * | 1990-12-12 | 1994-10-28 | Samsung Electron Co Ltd | 差動感知増幅回路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4697112A (en) | Current-mirror type sense amplifier | |
US6359473B1 (en) | Amplifier for use in semiconductor integrated circuits | |
JPH0453039B2 (ja) | ||
EP0196110B1 (en) | Sensing amplifier for random access memory | |
US4769564A (en) | Sense amplifier | |
JPH05198184A (ja) | Sramの電流センス・アンプ | |
US4860257A (en) | Level shifter for an input/output bus in a CMOS dynamic ram | |
US6327190B1 (en) | Complementary differential input buffer for a semiconductor memory device | |
JP2756797B2 (ja) | Fetセンス・アンプ | |
US4780686A (en) | Semiconductor differential amplifier | |
US5412607A (en) | Semiconductor memory device | |
JPS6196587A (ja) | センスアンプ回路 | |
US6597612B2 (en) | Sense amplifier circuit | |
JPH0246595A (ja) | センスアンプ | |
US5293515A (en) | Amplifier circuit having two inverters | |
JPH0567950A (ja) | コンパレータ | |
JP3968818B2 (ja) | アンプ | |
EP0417973B1 (en) | Amplifier circuit having two inverters | |
JP2514988B2 (ja) | センスアンプ回路 | |
JP3154502B2 (ja) | 信号増幅回路及びこれを用いた半導体メモリ装置 | |
JP2000090683A (ja) | センスアンプ回路 | |
JPH0531760Y2 (ja) | ||
JP3498451B2 (ja) | 半導体記憶装置 | |
KR100308127B1 (ko) | 비트 라인 프리차아지 회로 | |
JPH0273598A (ja) | 電流検出装置 |