JPH024505Y2 - - Google Patents
Info
- Publication number
- JPH024505Y2 JPH024505Y2 JP9471783U JP9471783U JPH024505Y2 JP H024505 Y2 JPH024505 Y2 JP H024505Y2 JP 9471783 U JP9471783 U JP 9471783U JP 9471783 U JP9471783 U JP 9471783U JP H024505 Y2 JPH024505 Y2 JP H024505Y2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- transistor
- agc
- input
- differential amplifier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 230000007423 decrease Effects 0.000 claims description 9
- 230000010355 oscillation Effects 0.000 description 21
- 239000003990 capacitor Substances 0.000 description 17
- 230000003321 amplification Effects 0.000 description 7
- 238000003199 nucleic acid amplification method Methods 0.000 description 7
- 238000002347 injection Methods 0.000 description 6
- 239000007924 injection Substances 0.000 description 6
- 238000010586 diagram Methods 0.000 description 5
- 238000001514 detection method Methods 0.000 description 3
- 239000000203 mixture Substances 0.000 description 3
- 230000000694 effects Effects 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
Landscapes
- Circuits Of Receivers In General (AREA)
- Control Of Amplification And Gain Control (AREA)
Description
【考案の詳細な説明】
(考案の対象)
本考案はAM受信機のAGC回路に関する。
(考案の目的)
本考案は混合回路への低周波信号の漏れが防止
され発振現象が生じにくい回路構成で、小型化が
容易に図れるAM受信機のAGC回路を提供する
ことを目的とする。
され発振現象が生じにくい回路構成で、小型化が
容易に図れるAM受信機のAGC回路を提供する
ことを目的とする。
(従来例の内容とその欠点)
一般にAM受信機は同調回路、高周波増幅回
路、混合回路、中間周波増幅回路、検波回路、低
周波増幅回路、AGC電圧発生回路等から構成さ
れていることが多い。上記回路のうち特に高周波
増幅回路、混合回路、中間周波増幅回路の利得を
検波回路の出力信号のレベルに応じて自動的に変
化させることのできるAGC電圧発生回路では、
検波回路の出力信号(低周波信号)が前記AGC
電圧発生回路を介して前段である高周波増幅回
路、混合回路、中間周波増幅回路に帰還され、発
振現象をおこすことがあつた。このため、従来の
AGC電圧発生回路は高周波増幅回路、混合回路、
中間周波増幅回路の3つの回路ごとに異なる時定
数を有するAGC電圧発生回路を用いる必要があ
つた。
路、混合回路、中間周波増幅回路、検波回路、低
周波増幅回路、AGC電圧発生回路等から構成さ
れていることが多い。上記回路のうち特に高周波
増幅回路、混合回路、中間周波増幅回路の利得を
検波回路の出力信号のレベルに応じて自動的に変
化させることのできるAGC電圧発生回路では、
検波回路の出力信号(低周波信号)が前記AGC
電圧発生回路を介して前段である高周波増幅回
路、混合回路、中間周波増幅回路に帰還され、発
振現象をおこすことがあつた。このため、従来の
AGC電圧発生回路は高周波増幅回路、混合回路、
中間周波増幅回路の3つの回路ごとに異なる時定
数を有するAGC電圧発生回路を用いる必要があ
つた。
第1図は従来のAM受信機のAGC回路を示す
回路図で、第1図において、1は可変コンデン
サ、2は同調コイル(バーアンテナ)、3,4は
高周波信号入力端子、5は基準電圧発生回路、6
は外部回路、7はAGC電圧発生回路、8は高周
波増幅回路用AGC端子、9は電源端子、10は
混合回路用AGC端子、11は混合回路出力端子、
12は局部発振回路、13は中間周波トランス
(IFT)、Q1〜Q14はトランジスタ、R1〜R6は抵抗
器、C1〜C4はコンデンサである。可変コンデン
サ1の一端は同調コイル2の一次側の一端に接続
され、可変コンデンサ1の他端は同調コイル2の
一次側の他端に接続されると共に接地されてい
る。同調コイル2の2次側の一端は高周波信号入
力端子3に接続され、他端は高周波信号入力端子
4に接続されている。高周波信号入力端子3はト
ランジスタQ1のコレクタ、トランジスタQ2のエ
ミツタ、トランジスタQ3のベースにそれぞれ接
続している。高周波信号入力端子4はトランジス
タQ1のエミツタ、トランジスタQ2のコレクタ、
トランジスタQ4のベースにそれぞれ接続すると
共に、デカツプリング用のコンデンサC1を介し
て接地されている。また、高周波信号入力端子4
は基準電圧の供給をうけるために基準電圧発生回
路5に接続され、基準電圧を供給するために外部
回路6に接続されている。
回路図で、第1図において、1は可変コンデン
サ、2は同調コイル(バーアンテナ)、3,4は
高周波信号入力端子、5は基準電圧発生回路、6
は外部回路、7はAGC電圧発生回路、8は高周
波増幅回路用AGC端子、9は電源端子、10は
混合回路用AGC端子、11は混合回路出力端子、
12は局部発振回路、13は中間周波トランス
(IFT)、Q1〜Q14はトランジスタ、R1〜R6は抵抗
器、C1〜C4はコンデンサである。可変コンデン
サ1の一端は同調コイル2の一次側の一端に接続
され、可変コンデンサ1の他端は同調コイル2の
一次側の他端に接続されると共に接地されてい
る。同調コイル2の2次側の一端は高周波信号入
力端子3に接続され、他端は高周波信号入力端子
4に接続されている。高周波信号入力端子3はト
ランジスタQ1のコレクタ、トランジスタQ2のエ
ミツタ、トランジスタQ3のベースにそれぞれ接
続している。高周波信号入力端子4はトランジス
タQ1のエミツタ、トランジスタQ2のコレクタ、
トランジスタQ4のベースにそれぞれ接続すると
共に、デカツプリング用のコンデンサC1を介し
て接地されている。また、高周波信号入力端子4
は基準電圧の供給をうけるために基準電圧発生回
路5に接続され、基準電圧を供給するために外部
回路6に接続されている。
AGC電圧発生回路7はトランジスタQ5のベー
スに接続すると共に、高周波増幅回路用(以下
RFと記す)AGC端子8に接続され、 RF AGC端子8はコンデンサC2を介して接地
している。トランジスタQ5のエミツタは抵抗器
R1を介して接地されており、コレクタはトラン
ジスタQ1のベース及びトランジスタQ2のベース
に接続されている。
スに接続すると共に、高周波増幅回路用(以下
RFと記す)AGC端子8に接続され、 RF AGC端子8はコンデンサC2を介して接地
している。トランジスタQ5のエミツタは抵抗器
R1を介して接地されており、コレクタはトラン
ジスタQ1のベース及びトランジスタQ2のベース
に接続されている。
また、AGC電圧発生回路7はトランジスタQ6
のベースに接続している。トランジスタQ6のコ
レクタは電源端子9に接続されており、エミツタ
は抵抗器R2を介した後、トランジスタQ7のベー
スに接続されると共に、混合回路用(以下MIX
と記す)AGC端子10にそれぞれ接続されてい
る。また、トランジスタQ7のベースとMIX
AGC端子10との接続部は抵抗器R3を介して接
地されている。MIX AGC端子10はコンデンサ
C3を介して接地されている。トランジスタQ7の
エミツタは接地されており、コレクタはトランジ
スタQ8のコレクタ、トランジスタQ8のベース、
トランジスタQ9のベースにそれぞれ接続されて
いる。トランジスタQ8のエミツタは抵抗器R4を
介して電源端子9に接続されている。トランジス
タQ9のエミツタは抵抗器R5を介して電源端子9
に接続されており、コレクタは抵抗器R6を介し
て接地されると共に、トランジスタQ3のエミツ
タ及びトランジスタQ4のエミツタに接続されて
いる。
のベースに接続している。トランジスタQ6のコ
レクタは電源端子9に接続されており、エミツタ
は抵抗器R2を介した後、トランジスタQ7のベー
スに接続されると共に、混合回路用(以下MIX
と記す)AGC端子10にそれぞれ接続されてい
る。また、トランジスタQ7のベースとMIX
AGC端子10との接続部は抵抗器R3を介して接
地されている。MIX AGC端子10はコンデンサ
C3を介して接地されている。トランジスタQ7の
エミツタは接地されており、コレクタはトランジ
スタQ8のコレクタ、トランジスタQ8のベース、
トランジスタQ9のベースにそれぞれ接続されて
いる。トランジスタQ8のエミツタは抵抗器R4を
介して電源端子9に接続されている。トランジス
タQ9のエミツタは抵抗器R5を介して電源端子9
に接続されており、コレクタは抵抗器R6を介し
て接地されると共に、トランジスタQ3のエミツ
タ及びトランジスタQ4のエミツタに接続されて
いる。
トランジスタQ3のコレクタはトランジスタQ10
のエミツタ及びトランジスタQ11のエミツタに接
続されている。トランジスタQ4コレクタはトラ
ンジスタQ12のエミツタ及びトランジスタQ13の
エミツタに接続されている。トランジスタQ10の
コレクタは電源端子9に接続され、ベースはトラ
ンジスタQ13のベースに接続されると共に、トラ
ンジスタQ14のエミツタに接続されている。トラ
ンジスタQ11のコレクタは混合回路出力端子11
に接続され、ベースはトランジスタQ12のベース
に接続されると共に、局部発振回路12に接続さ
れている。トランジスタQ12のコレクタは電源端
子9に接続されている。トランジスタQ13のコレ
クタは混合回路出力端子11に接続されている。
トランジスタQ14のベース及びコレクタは電源端
子9に接続されている。電源端子9は中間周波ト
ランス(IFT)13の一次側の中点に接続されて
おり、中間周波トランス(IFT)13の一次側の
一端はコンデンサC4を介して中間周波トランス
(IFT)13の一次側の他端に接続すると共に、
混合回路出力端子11に接続している。中間周波
トランス(IFT)13の二次側端子は次段の回路
(図示せず)に接続されている。
のエミツタ及びトランジスタQ11のエミツタに接
続されている。トランジスタQ4コレクタはトラ
ンジスタQ12のエミツタ及びトランジスタQ13の
エミツタに接続されている。トランジスタQ10の
コレクタは電源端子9に接続され、ベースはトラ
ンジスタQ13のベースに接続されると共に、トラ
ンジスタQ14のエミツタに接続されている。トラ
ンジスタQ11のコレクタは混合回路出力端子11
に接続され、ベースはトランジスタQ12のベース
に接続されると共に、局部発振回路12に接続さ
れている。トランジスタQ12のコレクタは電源端
子9に接続されている。トランジスタQ13のコレ
クタは混合回路出力端子11に接続されている。
トランジスタQ14のベース及びコレクタは電源端
子9に接続されている。電源端子9は中間周波ト
ランス(IFT)13の一次側の中点に接続されて
おり、中間周波トランス(IFT)13の一次側の
一端はコンデンサC4を介して中間周波トランス
(IFT)13の一次側の他端に接続すると共に、
混合回路出力端子11に接続している。中間周波
トランス(IFT)13の二次側端子は次段の回路
(図示せず)に接続されている。
上述した第1図に示した回路をIC化する場合、
基準電圧発生回路5、外部回路6も同一IC中に
集積化して製造されることがある。外部回路6は
この場合、FM受信の際等に用いられる回路で、
基準電圧発生回路5で発生した基準電圧により作
動するように構成されることが多い。従つてAM
受信の際には必要がないので、その説明を省略す
る。
基準電圧発生回路5、外部回路6も同一IC中に
集積化して製造されることがある。外部回路6は
この場合、FM受信の際等に用いられる回路で、
基準電圧発生回路5で発生した基準電圧により作
動するように構成されることが多い。従つてAM
受信の際には必要がないので、その説明を省略す
る。
また、第1図中に示した高周波信号入力端子
3,4、RF AGC端子8、MIX AGC端子10、
混合回路出力端子11は第1図に示した回路を
IC化した際、外付端子となるものである。
3,4、RF AGC端子8、MIX AGC端子10、
混合回路出力端子11は第1図に示した回路を
IC化した際、外付端子となるものである。
なお、上述した第1図に示した回路において、
AGC回路の時定数を定める要素は、一例として
MIX段AGCの場合、アタツク時定数(AGCがか
かり始める時定数)は約R2×C3であり、リカバ
リー時定数(AGCが解除される時定数)はR3×
C3である。なお、RF段、IF段も同様である。
AGC回路の時定数を定める要素は、一例として
MIX段AGCの場合、アタツク時定数(AGCがか
かり始める時定数)は約R2×C3であり、リカバ
リー時定数(AGCが解除される時定数)はR3×
C3である。なお、RF段、IF段も同様である。
以下に第1図に示した回路の動作の説明をす
る。上述したトランジスタQ3,Q4,Q10〜Q13を
中心に構成される混合回路は高周波信号入力端子
3,4側から見て掛算回路として働く入力差動型
フルバランス・カスコードミキサー回路となつて
いる。つまり入力信号がトランジスタQ3,Q4か
らなる入力差動増幅器に加えられ、トランジスタ
Q10〜Q13から構成される差動増幅回路(差動増
幅器)がダブルバランス型で、入力信号側から見
た場合、トランジスタQ3,Q4はエミツタ接地、
トランジスタQ10〜Q13はベース接地として構成
されカスコード接続となつている混合回路であ
る。
る。上述したトランジスタQ3,Q4,Q10〜Q13を
中心に構成される混合回路は高周波信号入力端子
3,4側から見て掛算回路として働く入力差動型
フルバランス・カスコードミキサー回路となつて
いる。つまり入力信号がトランジスタQ3,Q4か
らなる入力差動増幅器に加えられ、トランジスタ
Q10〜Q13から構成される差動増幅回路(差動増
幅器)がダブルバランス型で、入力信号側から見
た場合、トランジスタQ3,Q4はエミツタ接地、
トランジスタQ10〜Q13はベース接地として構成
されカスコード接続となつている混合回路であ
る。
同調コイル2からの入力信号は高周波信号入力
端子3,4から差動増幅回路を構成するトランジ
スタQ3,Q4のそれぞれのベースに入力される。
局部発振回路12からの局部発振注入電圧はトラ
ンジスタQ11,Q12のそれぞれのベースに入力さ
れる。この局部発振注入電圧はトランジスタQ10
〜Q13からなる差動回路の差動入力リニア領域を
大きく越えた電圧であるため、トランジスタQ10
〜Q13からなる差動増幅回路はスイツチング動作
をする。また、この差動増幅器の出力は、差動増
幅器に入力される局部発振注入電圧からみて逆相
のトランジスタQ11のコレクタと、トランジスタ
Q13のコレクタとが接続されている混合回路出力
端子11から出力され、混合回路出力端子11は
中間周波トランス13を負荷として接続してい
る。従つて、高周波信号入力端子3,4から入力
された高周波入力信号の周波数と局部発振回路1
2の局部発振周波数との和差信号が混合回路出力
端子11から出力され中間周波トランス13の同
調周波数を高周波入力信号の周波数と局部発振周
波数との差信号にとれば、中間周波トランス
(IFT)13から前記差信号が取りだされる。
端子3,4から差動増幅回路を構成するトランジ
スタQ3,Q4のそれぞれのベースに入力される。
局部発振回路12からの局部発振注入電圧はトラ
ンジスタQ11,Q12のそれぞれのベースに入力さ
れる。この局部発振注入電圧はトランジスタQ10
〜Q13からなる差動回路の差動入力リニア領域を
大きく越えた電圧であるため、トランジスタQ10
〜Q13からなる差動増幅回路はスイツチング動作
をする。また、この差動増幅器の出力は、差動増
幅器に入力される局部発振注入電圧からみて逆相
のトランジスタQ11のコレクタと、トランジスタ
Q13のコレクタとが接続されている混合回路出力
端子11から出力され、混合回路出力端子11は
中間周波トランス13を負荷として接続してい
る。従つて、高周波信号入力端子3,4から入力
された高周波入力信号の周波数と局部発振回路1
2の局部発振周波数との和差信号が混合回路出力
端子11から出力され中間周波トランス13の同
調周波数を高周波入力信号の周波数と局部発振周
波数との差信号にとれば、中間周波トランス
(IFT)13から前記差信号が取りだされる。
第1図において、受信信号のレベルが小さく、
AGC電圧発生回路7が作動しない際には、トラ
ンジスタQ3及びトランジスタQ4のベースには基
準電圧発生回路5より供給される電圧が印加され
ている。受信信号のレベルが増しAGC電圧発生
回路7が動作する際は、トランジスタQ5のベー
スにAGC電圧発生回路7から入力されたAGC電
圧によりトランジスタQ5が導通するので、トラ
ンジスタQ1及びトランジスタQ2が導通する。こ
の際、高周波信号入力端子3,4はトランジスタ
Q1及びトランジスタQ2の飽和抵抗を介して短絡
されるため、トランジスタQ5のベースにAGC電
圧発生回路7から入力されたAGC電圧はトラン
ジスタQ5を介して差動増幅回路を構成するトラ
ンジスタQ3のベースとQ4のベースとの間に介挿
されたトランジスタQ1,Q2のそれぞれのベース
に加えられ、同調コイル2からの入力信号を減衰
させる。つまり混合回路の耐入力レベル以上の入
力電圧に対してAGCがかかることになる。
AGC電圧発生回路7が作動しない際には、トラ
ンジスタQ3及びトランジスタQ4のベースには基
準電圧発生回路5より供給される電圧が印加され
ている。受信信号のレベルが増しAGC電圧発生
回路7が動作する際は、トランジスタQ5のベー
スにAGC電圧発生回路7から入力されたAGC電
圧によりトランジスタQ5が導通するので、トラ
ンジスタQ1及びトランジスタQ2が導通する。こ
の際、高周波信号入力端子3,4はトランジスタ
Q1及びトランジスタQ2の飽和抵抗を介して短絡
されるため、トランジスタQ5のベースにAGC電
圧発生回路7から入力されたAGC電圧はトラン
ジスタQ5を介して差動増幅回路を構成するトラ
ンジスタQ3のベースとQ4のベースとの間に介挿
されたトランジスタQ1,Q2のそれぞれのベース
に加えられ、同調コイル2からの入力信号を減衰
させる。つまり混合回路の耐入力レベル以上の入
力電圧に対してAGCがかかることになる。
上述したトランジスタQ1,Q2,Q5から構成さ
れるアツテネータ型AGC回路とはAGC電圧発生
回路7が作動してAGCがかかると、トランジス
タQ5を介してトランジスタQ1,Q2のベースに電
流が流れ、トランジスタQ3のベースとトランジ
スタQ4との間の抵抗値が減少することからトラ
ンジスタQ3のベースとトランジスタQ4のベース
との間の抵抗値をAGC電圧発生回路7の作動に
より制御するという意味である。
れるアツテネータ型AGC回路とはAGC電圧発生
回路7が作動してAGCがかかると、トランジス
タQ5を介してトランジスタQ1,Q2のベースに電
流が流れ、トランジスタQ3のベースとトランジ
スタQ4との間の抵抗値が減少することからトラ
ンジスタQ3のベースとトランジスタQ4のベース
との間の抵抗値をAGC電圧発生回路7の作動に
より制御するという意味である。
また、AGC電圧発生回路7が作動し、トラン
ジスタQ6のベースにAGC電圧発生回路7から入
力されたAGC電圧はトランジスタQ3,Q4のそれ
ぞれのエミツタに入力されるので、トランジスタ
Q3,Q4のエミツタ電圧が上昇し、混合回路全体
の電流が下がる。また、混合回路の利得は G=(I・Z)/2π・V) (G:混合回路の利得、 I:混合回路を流れる電流、 Z:中間周波トランスのインピーダンス、 V:サーマルボルテージ) 上式に示すように混合回路を流れる電流に比例
するので、上述したように混合回路を流れる電流
が減少することにより、混合回路の利得が減少す
る。
ジスタQ6のベースにAGC電圧発生回路7から入
力されたAGC電圧はトランジスタQ3,Q4のそれ
ぞれのエミツタに入力されるので、トランジスタ
Q3,Q4のエミツタ電圧が上昇し、混合回路全体
の電流が下がる。また、混合回路の利得は G=(I・Z)/2π・V) (G:混合回路の利得、 I:混合回路を流れる電流、 Z:中間周波トランスのインピーダンス、 V:サーマルボルテージ) 上式に示すように混合回路を流れる電流に比例
するので、上述したように混合回路を流れる電流
が減少することにより、混合回路の利得が減少す
る。
しかし、上述のようにしてAGC電圧発生回路
7が作動してAGCがかかつた際に、AGC回路7
からの低周波信号がトランジスタQ6〜Q9を介し
てトランジスタQ3,Q4のエミツタに加わるため
発振現象を起すという欠点があつた。
7が作動してAGCがかかつた際に、AGC回路7
からの低周波信号がトランジスタQ6〜Q9を介し
てトランジスタQ3,Q4のエミツタに加わるため
発振現象を起すという欠点があつた。
(問題点を解決するための手段)
本考案は上述の問題点を解消するために、高周
波信号が入力される入力差動増幅器と、この入力
差動増幅器にカスコード接続されたダブルバラン
ス型差動増幅器とからなる混合回路を有するAM
受信機のAGC回路であつて、前記入力差動増幅
器の入力端子間に介挿されたアツテネータ型
AGC回路と、中間周波増幅回路からの信号強度
に応じたAGC電圧を生成して前記アツテネータ
型AGC回路に供給するAGC電圧発生回路と、前
記入力差動増幅器の入力端子に基準電圧を供給す
る基準電圧発生回路と、前記入力差動増幅器の入
力端子と前記基準電圧発生回路間に介挿された分
圧用インピーダンス素子とからなり、前記AGC
電圧に応じて、前記アツテネータ型AGC回路の
抵抗値が変化して、前記入力差動増幅器に入力さ
れた前記高周波信号を減衰させると共に、前記入
力差動増幅器に供給される基準電圧が低下して、
前記混合回路の利得を減少させるように構成した
AM受信機のAGC回路を提供するものである。
波信号が入力される入力差動増幅器と、この入力
差動増幅器にカスコード接続されたダブルバラン
ス型差動増幅器とからなる混合回路を有するAM
受信機のAGC回路であつて、前記入力差動増幅
器の入力端子間に介挿されたアツテネータ型
AGC回路と、中間周波増幅回路からの信号強度
に応じたAGC電圧を生成して前記アツテネータ
型AGC回路に供給するAGC電圧発生回路と、前
記入力差動増幅器の入力端子に基準電圧を供給す
る基準電圧発生回路と、前記入力差動増幅器の入
力端子と前記基準電圧発生回路間に介挿された分
圧用インピーダンス素子とからなり、前記AGC
電圧に応じて、前記アツテネータ型AGC回路の
抵抗値が変化して、前記入力差動増幅器に入力さ
れた前記高周波信号を減衰させると共に、前記入
力差動増幅器に供給される基準電圧が低下して、
前記混合回路の利得を減少させるように構成した
AM受信機のAGC回路を提供するものである。
(考案の実施例)
第2図は本考案になるAM受信機のAGC回路
の一実施例を示す回路図で、第2図において、第
1図と同一の構成要素には同一の符号を付してそ
の説明を省略する。14はAGC端子、R7は抵抗
器(分圧用インピーダンス素子)である。可変コ
ンデンサ1の一端は同調コイル2の一次側の一端
に接続され、可変コンデンサ1の他端は同調コイ
ル2の一次側の他端に接続されると共に接地され
ている。同調コイル2の2次側の一端は高周波信
号入力端子3に接続され、他端は高周波信号入力
端子4に接続されている。高周波信号入力端子3
はトランジスタQ1のコレクタ、トランジスタQ2
のエミツタ、トランジスタQ3のベースにそれぞ
れ接続している。高周波信号入力端子4はトラン
ジスタQ1のエミツタ、トランジスタQ2のコレク
タ、トランジスタQ4のベースにそれぞれ接続す
ると共に、デカツプリング用のコンデンサC1を
介して接地されている。また、高周波信号入力端
子4は基準電圧の供給をうけるためにデカツプリ
ング用の抵抗器R7を介して基準電圧発生回路5
に接続され、また、基準電圧を供給するために外
部回路6に接続されている。
の一実施例を示す回路図で、第2図において、第
1図と同一の構成要素には同一の符号を付してそ
の説明を省略する。14はAGC端子、R7は抵抗
器(分圧用インピーダンス素子)である。可変コ
ンデンサ1の一端は同調コイル2の一次側の一端
に接続され、可変コンデンサ1の他端は同調コイ
ル2の一次側の他端に接続されると共に接地され
ている。同調コイル2の2次側の一端は高周波信
号入力端子3に接続され、他端は高周波信号入力
端子4に接続されている。高周波信号入力端子3
はトランジスタQ1のコレクタ、トランジスタQ2
のエミツタ、トランジスタQ3のベースにそれぞ
れ接続している。高周波信号入力端子4はトラン
ジスタQ1のエミツタ、トランジスタQ2のコレク
タ、トランジスタQ4のベースにそれぞれ接続す
ると共に、デカツプリング用のコンデンサC1を
介して接地されている。また、高周波信号入力端
子4は基準電圧の供給をうけるためにデカツプリ
ング用の抵抗器R7を介して基準電圧発生回路5
に接続され、また、基準電圧を供給するために外
部回路6に接続されている。
AGC電圧発生回路7は図示しない中間周波増
幅回路からの信号強度に応じたAGC電圧を生成
する。このAGC電圧発生回路7はトランジスタ
Q5のベースに接続すると共に、AGC端子14に
接続され、AGC端子14はコンデンサC2を介し
て接地している。トランジスタQ5のエミツタは
抵抗器R1を介して接地されており、コレクタは
トランジスタQ1のベース及びトランジスタQ2の
ベースに接続されている。上述したトランジスタ
Q1及びQ2はアツテネータ型AGC回路を構成する
要素である。
幅回路からの信号強度に応じたAGC電圧を生成
する。このAGC電圧発生回路7はトランジスタ
Q5のベースに接続すると共に、AGC端子14に
接続され、AGC端子14はコンデンサC2を介し
て接地している。トランジスタQ5のエミツタは
抵抗器R1を介して接地されており、コレクタは
トランジスタQ1のベース及びトランジスタQ2の
ベースに接続されている。上述したトランジスタ
Q1及びQ2はアツテネータ型AGC回路を構成する
要素である。
トランジスタQ3のエミツタ及びトランジスタ
Q4のエミツタは、抵抗器R6を介して接地されて
いる。トランジスタQ3のコレクタはトランジス
タQ10のエミツタ及びトランジスタQ11のエミツ
タに接続されている。トランジスタQ4コレクタ
はトランジスタQ12のエミツタ及びトランジスタ
Q13のエミツタに接続されている。トランジスタ
Q10のコレクタは電源端子9に接続され、ベース
はトランジスタQ13のベースに接続されると共
に、トランジスタQ14のエミツタに接続されてい
る。トランジスタQ11のコレクタは混合回路出力
端子11に接続され、ベースはトランジスタQ12
のベースに接続されると共に、局部発振回路12
に接続されている。トランジスタQ12のコレクタ
は電源端子9に接続されている。トランジスタ
Q13のコレクタは混合回路出力端子11に接続さ
れている。トランジスタQ14のベース及びコレク
タは電源端子9に接続されている。電源端子9は
中間周波トランス(IFT)13の一次側の中点に
接続されており、中間周波トランス(IFT)13
の一次側の一端はコンデンサC4を介して中間周
波トランス(IFT)13の一次側の他端に接続す
ると共に混合回路出力端子11に接続している。
中間周波トランス(IFT)13の二次側端子は次
段の回路(図示せず)に接続されている。
Q4のエミツタは、抵抗器R6を介して接地されて
いる。トランジスタQ3のコレクタはトランジス
タQ10のエミツタ及びトランジスタQ11のエミツ
タに接続されている。トランジスタQ4コレクタ
はトランジスタQ12のエミツタ及びトランジスタ
Q13のエミツタに接続されている。トランジスタ
Q10のコレクタは電源端子9に接続され、ベース
はトランジスタQ13のベースに接続されると共
に、トランジスタQ14のエミツタに接続されてい
る。トランジスタQ11のコレクタは混合回路出力
端子11に接続され、ベースはトランジスタQ12
のベースに接続されると共に、局部発振回路12
に接続されている。トランジスタQ12のコレクタ
は電源端子9に接続されている。トランジスタ
Q13のコレクタは混合回路出力端子11に接続さ
れている。トランジスタQ14のベース及びコレク
タは電源端子9に接続されている。電源端子9は
中間周波トランス(IFT)13の一次側の中点に
接続されており、中間周波トランス(IFT)13
の一次側の一端はコンデンサC4を介して中間周
波トランス(IFT)13の一次側の他端に接続す
ると共に混合回路出力端子11に接続している。
中間周波トランス(IFT)13の二次側端子は次
段の回路(図示せず)に接続されている。
以下に、第2図に示した回路の動作の説明をす
る。上述したトランジスタQ3,Q4,Q10〜Q13を
中心に構成される混合回路は高周波信号入力端子
3,4側から見て掛算回路として働く入力差動型
フルバランス・カスコードミキサー回路となつて
いる。つまり入力信号がトランジスタQ3,Q4か
らなる入力差動増幅器に加えられ、トランジスタ
Q10〜Q13から構成される差動増幅回路(差動増
幅器)がダブルバランス型で、入力信号側から見
た場合、トランジスタQ3,Q4はエミツタ接地、
トランジスタQ10〜Q13はベース接地として構成
されカスコード接続となつている混合回路であ
る。
る。上述したトランジスタQ3,Q4,Q10〜Q13を
中心に構成される混合回路は高周波信号入力端子
3,4側から見て掛算回路として働く入力差動型
フルバランス・カスコードミキサー回路となつて
いる。つまり入力信号がトランジスタQ3,Q4か
らなる入力差動増幅器に加えられ、トランジスタ
Q10〜Q13から構成される差動増幅回路(差動増
幅器)がダブルバランス型で、入力信号側から見
た場合、トランジスタQ3,Q4はエミツタ接地、
トランジスタQ10〜Q13はベース接地として構成
されカスコード接続となつている混合回路であ
る。
同調コイル2からの入力信号は高周波信号入力
端子3,4から入力差動増幅器を構成するトラン
ジスタQ3,Q4のそれぞれのベースに入力される。
局部発振回路12からの局部発振注入電圧はトラ
ンジスタQ11,Q12のそれぞれのベースに入力さ
れる。この局部発振注入電圧はトランジスタQ10
〜Q13からなる差動回路の差動入力リニア領域を
大きく越えた電圧であるため、トランジスタQ10
〜Q13からなる差動増幅回路はスイツチング動作
をする。また、この差動増幅器の出力は、差動増
幅器に入力される局部発振注入電圧からみて逆相
のトランジスタQ11のコレクタと、トランジスタ
Q13のコレクタとが接続されている混合回路出力
端子11から出力され、混合回路出力端子11は
中間周波トランス13を負荷として接続してい
る。従つて、高周波信号入力端子3,4から入力
された高周波入力信号の周波数と局部発振回路1
2の局部発振周波数との和差信号が混合回路出力
端子11から出力され中間周波トランス13の同
調周波数を高周波入力信号の周波数と局部発振周
波数との差信号にとれば、中間周波トランス
(IFT)13から前記差信号が取りだされる。
端子3,4から入力差動増幅器を構成するトラン
ジスタQ3,Q4のそれぞれのベースに入力される。
局部発振回路12からの局部発振注入電圧はトラ
ンジスタQ11,Q12のそれぞれのベースに入力さ
れる。この局部発振注入電圧はトランジスタQ10
〜Q13からなる差動回路の差動入力リニア領域を
大きく越えた電圧であるため、トランジスタQ10
〜Q13からなる差動増幅回路はスイツチング動作
をする。また、この差動増幅器の出力は、差動増
幅器に入力される局部発振注入電圧からみて逆相
のトランジスタQ11のコレクタと、トランジスタ
Q13のコレクタとが接続されている混合回路出力
端子11から出力され、混合回路出力端子11は
中間周波トランス13を負荷として接続してい
る。従つて、高周波信号入力端子3,4から入力
された高周波入力信号の周波数と局部発振回路1
2の局部発振周波数との和差信号が混合回路出力
端子11から出力され中間周波トランス13の同
調周波数を高周波入力信号の周波数と局部発振周
波数との差信号にとれば、中間周波トランス
(IFT)13から前記差信号が取りだされる。
第2図において、受信信号のレベルが小さく、
AGC電圧発生回路7が作動しない際には、トラ
ンジスタQ3及びトランジスタQ4のベースには基
準電圧発生回路5より供給される電圧が印加され
ている。
AGC電圧発生回路7が作動しない際には、トラ
ンジスタQ3及びトランジスタQ4のベースには基
準電圧発生回路5より供給される電圧が印加され
ている。
受信信号のレベルが増しAGC電圧発生回路7
が動作する際は、トランジスタQ5のベースに
AGC電圧発生回路回路7から入力されたAGC電
圧によりトランジスタQ5が導通するので、トラ
ンジスタQ1及びトランジスタQ2が導通する。こ
の際、高周波信号入力端子3,4はトランジスタ
Q1及びトランジスタQ2の飽和抵抗を介して短絡
されるため、トランジスタQ5のベースにAGC電
圧発生回路7から入力されたAGC電圧はトラン
ジスタQ5を介して差動増幅回路を構成するトラ
ンジスタQ3のベースとQ4のベースとの間に介挿
されたトランジスタQ1,Q2のそれぞれのベース
に加えられ、同調コイル2からの入力信号を減衰
させる。つまり混合回路の耐入力レベル以上の入
力電圧に対してAGCがかかることになる。
が動作する際は、トランジスタQ5のベースに
AGC電圧発生回路回路7から入力されたAGC電
圧によりトランジスタQ5が導通するので、トラ
ンジスタQ1及びトランジスタQ2が導通する。こ
の際、高周波信号入力端子3,4はトランジスタ
Q1及びトランジスタQ2の飽和抵抗を介して短絡
されるため、トランジスタQ5のベースにAGC電
圧発生回路7から入力されたAGC電圧はトラン
ジスタQ5を介して差動増幅回路を構成するトラ
ンジスタQ3のベースとQ4のベースとの間に介挿
されたトランジスタQ1,Q2のそれぞれのベース
に加えられ、同調コイル2からの入力信号を減衰
させる。つまり混合回路の耐入力レベル以上の入
力電圧に対してAGCがかかることになる。
上述したトランジスタQ1,Q2,Q5から構成さ
れるアツテネータ型AGC回路とはAGC電圧発生
回路7が作動してAGCがかかると、トランジス
タQ5を介してトランジスタQ1,Q2のベースに電
流が流れ、トランジスタQ3のベースとトランジ
スタQ4との間の抵抗値が減少することから、ト
ランジスタQ3のベースとトランジスタQ4のベー
スとの間の抵抗値をAGC電圧発生回路7の作動
により制御するという意味である。
れるアツテネータ型AGC回路とはAGC電圧発生
回路7が作動してAGCがかかると、トランジス
タQ5を介してトランジスタQ1,Q2のベースに電
流が流れ、トランジスタQ3のベースとトランジ
スタQ4との間の抵抗値が減少することから、ト
ランジスタQ3のベースとトランジスタQ4のベー
スとの間の抵抗値をAGC電圧発生回路7の作動
により制御するという意味である。
また、AGC電圧発生回路7が作動し、トラン
ジスタQ5のベースにAGC電圧が入力され、トラ
ンジスタQ5が導通し、トランジスタQ1,Q2が導
通すると抵抗器R7により電圧降下が発生し、ト
ランジスタQ3,Q4のベース電圧が減少すること
により、混合回路の電流が減少するため、混合回
路の利得は G=(I・Z)/2π・V) (G:混合回路の利得、 I:混合回路を流れる電流、 Z:中間周波トランスのインピーダンス、 V:サーマルボルテージ) となり、上式から明らかなように、混合回路の利
得は混合回路を流れる電流Iに比例することがわ
かる。従つて、混合回路を流れる電流Iが減少す
ることにより、混合回路の利得が減少する。
ジスタQ5のベースにAGC電圧が入力され、トラ
ンジスタQ5が導通し、トランジスタQ1,Q2が導
通すると抵抗器R7により電圧降下が発生し、ト
ランジスタQ3,Q4のベース電圧が減少すること
により、混合回路の電流が減少するため、混合回
路の利得は G=(I・Z)/2π・V) (G:混合回路の利得、 I:混合回路を流れる電流、 Z:中間周波トランスのインピーダンス、 V:サーマルボルテージ) となり、上式から明らかなように、混合回路の利
得は混合回路を流れる電流Iに比例することがわ
かる。従つて、混合回路を流れる電流Iが減少す
ることにより、混合回路の利得が減少する。
AGC回路7が作動する際、AGC電圧発生回路
7からの低周波信号の漏れがトランジスタQ5,
Q1,Q2を介してトランジスタQ3のベースと、ト
ランジスタQ4のベースとの間に加わるが、トラ
ンジスタQ3のベース及びトランジスタQ4のベー
スを同相でドライブするため、低周波信号の漏れ
が同相抑圧されるので、差動増幅回路を形成して
いるトランジスタQ3,Q4のコレクタ側には前記
低周波信号の漏れが出力として発生しない。
7からの低周波信号の漏れがトランジスタQ5,
Q1,Q2を介してトランジスタQ3のベースと、ト
ランジスタQ4のベースとの間に加わるが、トラ
ンジスタQ3のベース及びトランジスタQ4のベー
スを同相でドライブするため、低周波信号の漏れ
が同相抑圧されるので、差動増幅回路を形成して
いるトランジスタQ3,Q4のコレクタ側には前記
低周波信号の漏れが出力として発生しない。
上述した第2図に示した回路をIC化する場合、
基準電圧発生回路5、外部回路6も同一IC中に
集積化して製造されることがある。外部回路6は
この場合、FM受信の際等に用いられる回路で、
基準電圧発生回路6で発生した基準電圧により作
動するように構成されることが多い。従つてAM
受信の際には必要がないので、その説明を省略す
る。
基準電圧発生回路5、外部回路6も同一IC中に
集積化して製造されることがある。外部回路6は
この場合、FM受信の際等に用いられる回路で、
基準電圧発生回路6で発生した基準電圧により作
動するように構成されることが多い。従つてAM
受信の際には必要がないので、その説明を省略す
る。
また、第2図中に示した高周波信号入力端子
3,4、混合回路出力端子11、AGC端子14
は第2図に示した回路をIC化した際、外付端子
となるものである。
3,4、混合回路出力端子11、AGC端子14
は第2図に示した回路をIC化した際、外付端子
となるものである。
なお、上述した第2図に示した回路において、
AGC回路の時定数を定める要素は、 コンデンサC2にかかわるRF段のAGC時定数 中間周波増幅回路用の時定数を定める要素
(第2図中に図示せず) コンデンサC1及び抵抗器R7 以上の3つである。ただし、の回路素子はデ
カツプリング用の回路素子をかねている。従つ
て、第2図に示した回路をIC化する際に外付端
子が減少すると共に、回路構成要素が減少するの
で、小型化を図ることが可能である。
AGC回路の時定数を定める要素は、 コンデンサC2にかかわるRF段のAGC時定数 中間周波増幅回路用の時定数を定める要素
(第2図中に図示せず) コンデンサC1及び抵抗器R7 以上の3つである。ただし、の回路素子はデ
カツプリング用の回路素子をかねている。従つ
て、第2図に示した回路をIC化する際に外付端
子が減少すると共に、回路構成要素が減少するの
で、小型化を図ることが可能である。
(考案の効果)
本考案は上述の如き構成であるので、混合回路
への低周波信号の漏れが防止され発振現象が生じ
にくい回路構成で、小型化が容易に図れるという
利点を有する。
への低周波信号の漏れが防止され発振現象が生じ
にくい回路構成で、小型化が容易に図れるという
利点を有する。
第1図は従来のAM受信機のAGC回路を示す
回路図、第2図は本考案になるAM受信機の
AGC回路の一実施例を示す回路図である。 1……可変コンデンサ、2……同調コイル、
3,4……高周波信号入力端子、5……基準電圧
発生回路、6……外部回路、7……AGC電圧発
生回路、8……高周波増幅回路用AGC端子、9
……電源端子、10……混合回路用AGC端子、
11……混合回路出力端子、12……局部発振回
路、13……中間周波トランス(IFT)、14…
…AGC端子、Q1,Q2,Q5……アツテネータ型
AGC回路を構成するトランジスタ、Q3,Q4……
入力差動増幅器を構成するトランジスタ、Q10〜
Q13……ダブルバランス型差動増幅器を構成する
トランジスタ、R7……分圧用インピーダンス素
子……トランジスタ、R1〜R6……抵抗器、C1〜
C4……コンデンサ。
回路図、第2図は本考案になるAM受信機の
AGC回路の一実施例を示す回路図である。 1……可変コンデンサ、2……同調コイル、
3,4……高周波信号入力端子、5……基準電圧
発生回路、6……外部回路、7……AGC電圧発
生回路、8……高周波増幅回路用AGC端子、9
……電源端子、10……混合回路用AGC端子、
11……混合回路出力端子、12……局部発振回
路、13……中間周波トランス(IFT)、14…
…AGC端子、Q1,Q2,Q5……アツテネータ型
AGC回路を構成するトランジスタ、Q3,Q4……
入力差動増幅器を構成するトランジスタ、Q10〜
Q13……ダブルバランス型差動増幅器を構成する
トランジスタ、R7……分圧用インピーダンス素
子……トランジスタ、R1〜R6……抵抗器、C1〜
C4……コンデンサ。
Claims (1)
- 【実用新案登録請求の範囲】 高周波信号が入力される入力差動増幅器と、こ
の入力差動増幅器にカスコード接続されたダブル
バランス型差動増幅器とからなる混合回路を有す
るAM受信機のAGC回路であつて、 前記入力差動増幅器の入力端子間に介挿された
アツテネータ型AGC回路と、中間周波増幅回路
からの信号強度に応じたAGC電圧を生成して前
記アツテネータ型AGC回路に供給するAGC電圧
発生回路と、前記入力差動増幅器の入力端子に基
準電圧を供給する基準電圧発生回路と、前記入力
差動増幅器の入力端子と前記基準電圧発生回路間
に介挿された分圧用インピーダンス素子とからな
り、 前記AGC電圧に応じて、前記アツテネータ型
AGC回路の抵抗値が変化して、前記入力差動増
幅器に入力された前記高周波信号を減衰させると
共に、前記入力差動増幅器に供給される基準電圧
が低下して、前記混合回路の利得を減少させるよ
うに構成したことを特徴とするAM受信機の
AGC回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP9471783U JPS604015U (ja) | 1983-06-20 | 1983-06-20 | Am受信機のagc回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP9471783U JPS604015U (ja) | 1983-06-20 | 1983-06-20 | Am受信機のagc回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS604015U JPS604015U (ja) | 1985-01-12 |
| JPH024505Y2 true JPH024505Y2 (ja) | 1990-02-02 |
Family
ID=30226577
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP9471783U Granted JPS604015U (ja) | 1983-06-20 | 1983-06-20 | Am受信機のagc回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS604015U (ja) |
-
1983
- 1983-06-20 JP JP9471783U patent/JPS604015U/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPS604015U (ja) | 1985-01-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6308058B1 (en) | Image reject mixer | |
| EP0853376B1 (en) | Low voltage double balanced mixer | |
| US4080573A (en) | Balanced mixer using complementary devices | |
| US4937516A (en) | Balanced voltage-current converter and double-balanced mixer circuit comprising such a converter | |
| US4058771A (en) | Double-balanced frequency converter | |
| JPH10233625A5 (ja) | ||
| JPH10209760A5 (ja) | ||
| US5991612A (en) | Amplitude correction circuit | |
| JPH024505Y2 (ja) | ||
| CN1229541A (zh) | 无线电接收机 | |
| US4048569A (en) | Receiver automatic gain control system | |
| US3805162A (en) | Miniature, low voltage, low current receiver front end | |
| EP0232560B1 (en) | Uhf amplifier-mixer circuit | |
| US3491301A (en) | Integrated harmonic mixer circuit including an emitter coupler differential amplifier | |
| JPH03230605A (ja) | 差動形発振回路及び周波数変換回路 | |
| US6897734B2 (en) | Integral mixer and oscillator device | |
| US6191638B1 (en) | Mixer circuit including separated local (LO) terminal and intermediate frequency (IF) terminal | |
| JPH0238522Y2 (ja) | ||
| JPH0414902A (ja) | ミキサagc回路 | |
| JPH0241034A (ja) | Fm受信機 | |
| JPS6156904B2 (ja) | ||
| JPS6143323Y2 (ja) | ||
| JPH06177654A (ja) | 平衡変調回路 | |
| JP2548353B2 (ja) | 差動増幅回路 | |
| JP3334815B2 (ja) | 周波数変換回路 |