JPH0239127B2 - Shingogirikaesochi - Google Patents
ShingogirikaesochiInfo
- Publication number
- JPH0239127B2 JPH0239127B2 JP1098281A JP1098281A JPH0239127B2 JP H0239127 B2 JPH0239127 B2 JP H0239127B2 JP 1098281 A JP1098281 A JP 1098281A JP 1098281 A JP1098281 A JP 1098281A JP H0239127 B2 JPH0239127 B2 JP H0239127B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- signal
- delay
- switching
- relay
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 230000001934 delay Effects 0.000 claims description 4
- 230000003111 delayed effect Effects 0.000 claims description 4
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 4
- 230000010354 integration Effects 0.000 claims description 4
- 230000003247 decreasing effect Effects 0.000 claims description 2
- 230000005236 sound signal Effects 0.000 description 9
- 230000003321 amplification Effects 0.000 description 4
- 238000003199 nucleic acid amplification method Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 238000007599 discharging Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/30—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
- H03F1/305—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters in case of switching on or off of a power supply
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Electronic Switches (AREA)
- Control Of Amplification And Gain Control (AREA)
Description
【発明の詳細な説明】
この発明は、2つの信号を交互に切り替える信
号切り替え装置に関するものである。
号切り替え装置に関するものである。
従来この種の装置として、第1図に示すものが
あつた。図において、1は継電器で、端子2、端
子3にはそれぞれ第1、第2の音声信号a,bが
印加されている。端子4には切り替え指令論理信
号cが印加されており、駆動回路5を経て継電器
1を駆動する。6は信号増幅回路、7はスピーカ
である。
あつた。図において、1は継電器で、端子2、端
子3にはそれぞれ第1、第2の音声信号a,bが
印加されている。端子4には切り替え指令論理信
号cが印加されており、駆動回路5を経て継電器
1を駆動する。6は信号増幅回路、7はスピーカ
である。
次に動作について説明する。端子4に印加され
ている第2図aの切り替え指令論理信号cがHレ
ベルの時には、継電器1の切り替え接点はA側に
あり、Lレベルの時にはB側にあるものとする。
今第2図aの切り替え指令論理信号cがHレベル
からLレベルに切り替えられたとすると、継電器
1は駆動回路5により駆動されて、切り替え接点
はA側からB側に切り替わる。その結果、端子2
に印加されている第1の音声信号aのかわりに、
端子3に印加されている第2の音声信号bが信号
増幅回路6にて増幅され、スピーカ7に供給され
る。
ている第2図aの切り替え指令論理信号cがHレ
ベルの時には、継電器1の切り替え接点はA側に
あり、Lレベルの時にはB側にあるものとする。
今第2図aの切り替え指令論理信号cがHレベル
からLレベルに切り替えられたとすると、継電器
1は駆動回路5により駆動されて、切り替え接点
はA側からB側に切り替わる。その結果、端子2
に印加されている第1の音声信号aのかわりに、
端子3に印加されている第2の音声信号bが信号
増幅回路6にて増幅され、スピーカ7に供給され
る。
しかるに、この従来装置は上記説明から明らか
なように、信号切り替え時に継電器1の切り替え
接点で発生する雑音が、信号増幅回路6で増幅さ
れてスピーカ7に供給されることになり、またた
とえば第1の音声信号aのレベルが小さく、第2
の音声信号bのレベルが大きい場合に、第1の音
声信号aから第2の音声信号bに切り替えられる
と、突然大きな音がでたりするといつた欠点があ
つた。
なように、信号切り替え時に継電器1の切り替え
接点で発生する雑音が、信号増幅回路6で増幅さ
れてスピーカ7に供給されることになり、またた
とえば第1の音声信号aのレベルが小さく、第2
の音声信号bのレベルが大きい場合に、第1の音
声信号aから第2の音声信号bに切り替えられる
と、突然大きな音がでたりするといつた欠点があ
つた。
この発明は信号切り替え期間中に信号増幅回路
の利得を制御することにより、上記従来の欠点を
解消した信号切り替え装置を提供することを目的
としている。
の利得を制御することにより、上記従来の欠点を
解消した信号切り替え装置を提供することを目的
としている。
以下、この発明の一実施例を図について説明す
る。第3図において、第1図と同一符号は同一部
分を示し、8は端子4に印加される切り替え指令
論理信号cを遅延させる第1の遅延回路、9は上
記信号cと第1の遅延回路8の出力dとを2入力
とする排他的論理和回路、10は排他的論理和回
路9の出力信号eを遅延させる第2の遅延回路、
11は第1の緩衝増幅回路、12は抵抗Rとコン
デンサCとからなる積分回路、13は第2の緩衝
増幅回路である。ここで上記第1、第2の遅延回
路8,10の遅延時間τ1,τ2の差τ1−τ2は積分回
路12の時定数RCにほぼ等しくなつている。そ
して以上の9,10,11,12,13により利
得制御信号発生回路14を形成しており、その出
力である利得制御信号gは利得可変増幅回路15
の利得制御端子に接続されている。
る。第3図において、第1図と同一符号は同一部
分を示し、8は端子4に印加される切り替え指令
論理信号cを遅延させる第1の遅延回路、9は上
記信号cと第1の遅延回路8の出力dとを2入力
とする排他的論理和回路、10は排他的論理和回
路9の出力信号eを遅延させる第2の遅延回路、
11は第1の緩衝増幅回路、12は抵抗Rとコン
デンサCとからなる積分回路、13は第2の緩衝
増幅回路である。ここで上記第1、第2の遅延回
路8,10の遅延時間τ1,τ2の差τ1−τ2は積分回
路12の時定数RCにほぼ等しくなつている。そ
して以上の9,10,11,12,13により利
得制御信号発生回路14を形成しており、その出
力である利得制御信号gは利得可変増幅回路15
の利得制御端子に接続されている。
次にこの発明の動作について説明する。端子4
に印加されている第2図aの切り替え指令論理信
号cがHレベルの時には、継電器1の切り替え接
点はA側にあり、Lレベルの時にはB側にあるも
のとする。今第2図aの切り替え指令論理信号c
がHレベルからLレベルに切り替わつたとする。
切り替え指令論理信号cは第1の遅延回路8で時
間τ1だけ遅延されて第2図bの切り替え指令論理
信号dとなり継電器1を駆動する。その結果切り
替え接点はA側からB側に切り替わる。一方、排
他的論理和回路9では切り替え指令論理信号cと
これを時間τ1だけ遅延した信号dとから第2図c
の信号eが得られる。この信号eは第2の遅延回
路10で時間τ2だけ遅延されて第2図dの信号f
となり、第1の緩衝増幅回路11を経て抵抗Rと
コンデンサCとからなる積分回路12に供給され
る。積分回路12の出力信号は、第2の緩衝増幅
回路13に供給される。積分回路12は高入力イ
ンピーダンス、低出力インピーダンスの第1の緩
衝増幅回路11から信号をもらい、同じく高入力
インピーダンス、低出力インピーダンスの第2の
緩衝増幅回路13に信号を供給するので、積分回
路12はその充電、放電時定数TがほぼRCとな
り、第2の緩衝増幅回路13の出力信号は第2図
eの示すような利得制御信号gとなつて利得可変
増幅回路15の利得を制御する。利得可変増幅回
路15の利得は利得制御信号gの信号レベルが
E1の時にほぼ零になり、信号レベルがE2の時に
は通常の大きさになるように調整されている。一
方、積分回路12の時定数T=RCは上述のよう
にほぼ(τ1−τ2)に等しい値に設定されているの
で、継電器1の切り替え接点が切り替え指令論理
信号dによりA側からB側に切り替えられる時点
t1には、利得可変増幅器15の利得はほぼ零にな
つており、継電器1の接点切り替え時にノイズが
発生してもスピーカ7には現われない。また利得
制御信号gはレベルE1からレベルE2に徐々に変
化することによつて利得可変増幅回路15の利得
を徐々に変化させるので、端子2、端子3に印加
されている第1、第2の音声信号a,bには接点
切り替え時に大きな信号レベル差があつても従来
装置のような不都合は生じない。
に印加されている第2図aの切り替え指令論理信
号cがHレベルの時には、継電器1の切り替え接
点はA側にあり、Lレベルの時にはB側にあるも
のとする。今第2図aの切り替え指令論理信号c
がHレベルからLレベルに切り替わつたとする。
切り替え指令論理信号cは第1の遅延回路8で時
間τ1だけ遅延されて第2図bの切り替え指令論理
信号dとなり継電器1を駆動する。その結果切り
替え接点はA側からB側に切り替わる。一方、排
他的論理和回路9では切り替え指令論理信号cと
これを時間τ1だけ遅延した信号dとから第2図c
の信号eが得られる。この信号eは第2の遅延回
路10で時間τ2だけ遅延されて第2図dの信号f
となり、第1の緩衝増幅回路11を経て抵抗Rと
コンデンサCとからなる積分回路12に供給され
る。積分回路12の出力信号は、第2の緩衝増幅
回路13に供給される。積分回路12は高入力イ
ンピーダンス、低出力インピーダンスの第1の緩
衝増幅回路11から信号をもらい、同じく高入力
インピーダンス、低出力インピーダンスの第2の
緩衝増幅回路13に信号を供給するので、積分回
路12はその充電、放電時定数TがほぼRCとな
り、第2の緩衝増幅回路13の出力信号は第2図
eの示すような利得制御信号gとなつて利得可変
増幅回路15の利得を制御する。利得可変増幅回
路15の利得は利得制御信号gの信号レベルが
E1の時にほぼ零になり、信号レベルがE2の時に
は通常の大きさになるように調整されている。一
方、積分回路12の時定数T=RCは上述のよう
にほぼ(τ1−τ2)に等しい値に設定されているの
で、継電器1の切り替え接点が切り替え指令論理
信号dによりA側からB側に切り替えられる時点
t1には、利得可変増幅器15の利得はほぼ零にな
つており、継電器1の接点切り替え時にノイズが
発生してもスピーカ7には現われない。また利得
制御信号gはレベルE1からレベルE2に徐々に変
化することによつて利得可変増幅回路15の利得
を徐々に変化させるので、端子2、端子3に印加
されている第1、第2の音声信号a,bには接点
切り替え時に大きな信号レベル差があつても従来
装置のような不都合は生じない。
なお上記実施例では、端子2、端子3に音声信
号が印加されている場合について例示したが、映
像信号が印加されている場合でも同様の効果が得
られることは明らかである。
号が印加されている場合について例示したが、映
像信号が印加されている場合でも同様の効果が得
られることは明らかである。
以上説明したように、この発明によれば、信号
切り替え前後においては、増幅器の利得を徐々に
減少させた後増大させ、かつ信号切り替え時点で
は利得が零になるようにしたので、信号切り替え
時においてもノイズは現われず、また切り替える
信号間にレベル差があつても突然大きな音が出た
りすることがなくなる効果がある。
切り替え前後においては、増幅器の利得を徐々に
減少させた後増大させ、かつ信号切り替え時点で
は利得が零になるようにしたので、信号切り替え
時においてもノイズは現われず、また切り替える
信号間にレベル差があつても突然大きな音が出た
りすることがなくなる効果がある。
第1図は従来の信号切り替え装置の回路図、第
2図は従来装置およびこの発明の一実施例の動作
説明のための波形図、第3図はこの発明の一実施
例の回路図である。 1…継電器、5…駆動回路、8…第1の遅延回
路、9…排他的論理和回路、10…第2の遅延回
路、11…第1の緩衝増幅回路、12…積分回
路、13…第2の緩衝増幅回路、14…利得制御
信号発生回路、15…利得可変増幅回路。なお図
中、同一符号は同一又は相当部分を示す。
2図は従来装置およびこの発明の一実施例の動作
説明のための波形図、第3図はこの発明の一実施
例の回路図である。 1…継電器、5…駆動回路、8…第1の遅延回
路、9…排他的論理和回路、10…第2の遅延回
路、11…第1の緩衝増幅回路、12…積分回
路、13…第2の緩衝増幅回路、14…利得制御
信号発生回路、15…利得可変増幅回路。なお図
中、同一符号は同一又は相当部分を示す。
Claims (1)
- 【特許請求の範囲】 1 常時2つの異なる信号が印加され、そのうち
の一方の信号を選択的に出力する継電器と、 該継電器の出力を増幅する利得可変増幅回路
と、 上記継電器を切り替える切り替え指令論理信号
を遅延させる第1の遅延回路と、 該第1の遅延回路からの出力信号により上記継
電器を駆動する駆動回路と、 上記第1の遅延回路からの遅延させた切り替え
指令論理信号と遅延前の切り替え指令論理信号の
排他的論理和を行う排他的論理和回路と、該排他
的論理和回路からの信号を遅延させる第2の遅延
回路と、該第2の遅延回路の出力を増幅する第1
の緩衝増幅回路と、該第1の緩衝増幅回路の出力
を積分する積分回路と、該積分回路の出力を増幅
する第2の緩衝増幅回路とからなる利得制御信号
発生回路とを備え、 該利得制御信号発生回路の出力信号により、上
記継電器の信号切り替え前後にわたり上記利得可
変増幅回路の利得を徐々に減少させ、その後増大
させるようにしたことを特徴とする信号切り替え
装置。 2 上記第1の遅延回路と上記第2の遅延回路の
遅延時間の差が上記積分回路の時定数にほぼ等し
いことを特徴とする特許請求の範囲第1項記載の
信号切り替え装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1098281A JPH0239127B2 (ja) | 1981-01-26 | 1981-01-26 | Shingogirikaesochi |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1098281A JPH0239127B2 (ja) | 1981-01-26 | 1981-01-26 | Shingogirikaesochi |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS57124934A JPS57124934A (en) | 1982-08-04 |
JPH0239127B2 true JPH0239127B2 (ja) | 1990-09-04 |
Family
ID=11765352
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1098281A Expired - Lifetime JPH0239127B2 (ja) | 1981-01-26 | 1981-01-26 | Shingogirikaesochi |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0239127B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57150207A (en) * | 1981-03-11 | 1982-09-17 | Sharp Corp | Electric signal level controlling circuit |
JP2656251B2 (ja) * | 1987-03-27 | 1997-09-24 | 株式会社東芝 | 信号レベル調整回路及び信号レベル調整方法 |
-
1981
- 1981-01-26 JP JP1098281A patent/JPH0239127B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPS57124934A (en) | 1982-08-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0239127B2 (ja) | Shingogirikaesochi | |
JP3112522B2 (ja) | オーディオ信号増幅回路 | |
JP3074231B2 (ja) | オーディオ機器のagc回路 | |
JP3359046B2 (ja) | 音声出力装置 | |
JPS60101816U (ja) | 音響出力増幅装置 | |
CS130292A3 (en) | Signal lever control circuit | |
JPS6041887B2 (ja) | スイツチング回路 | |
JPS6351603B2 (ja) | ||
JPS6029225Y2 (ja) | 増幅器における入力切換回路 | |
JPH0324711U (ja) | ||
JP2512960Y2 (ja) | 雑音除去回路 | |
JPS6211086Y2 (ja) | ||
JPH0343804B2 (ja) | ||
JPS5939932B2 (ja) | 相補特性切換回路 | |
KR900006019Y1 (ko) | 써라운드 모드 절환에 따른 외부 스피커 절환회로 | |
JPH0713348Y2 (ja) | スピ−カ保護回路 | |
JPS62169599A (ja) | ミユ−テイング回路 | |
JPS5918723Y2 (ja) | 雑音低減装置における信号レベル表示装置 | |
JPS5837141Y2 (ja) | 自動利得制御回路 | |
JP4233926B2 (ja) | 音響信号圧縮装置 | |
KR930001942Y1 (ko) | 서라운드 시스템의 스피커 자동전환 장치 | |
JPS5995714A (ja) | 録音用agc回路 | |
JPS61158006A (ja) | レコ−ダ補助装置 | |
JPH03188800A (ja) | 音場補正装置 | |
JPS63108271U (ja) |