JPH0234873Y2 - - Google Patents
Info
- Publication number
- JPH0234873Y2 JPH0234873Y2 JP1987191412U JP19141287U JPH0234873Y2 JP H0234873 Y2 JPH0234873 Y2 JP H0234873Y2 JP 1987191412 U JP1987191412 U JP 1987191412U JP 19141287 U JP19141287 U JP 19141287U JP H0234873 Y2 JPH0234873 Y2 JP H0234873Y2
- Authority
- JP
- Japan
- Prior art keywords
- shield case
- circuit section
- internal
- section
- external
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000006243 chemical reaction Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 238000000034 method Methods 0.000 description 2
- 230000002411 adverse Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
Landscapes
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
Description
【考案の詳細な説明】
〔産業上の利用分野〕
本考案はデイジタル回路部、アナログ回路部及
び周波数シンセサイザ部等の回路を同一のシール
ドケース内に内装する電子機器の筐体構造に関す
る。
び周波数シンセサイザ部等の回路を同一のシール
ドケース内に内装する電子機器の筐体構造に関す
る。
従来、衛星通信等に使用される電子機器、例え
ば変調器は、第6図に示すように、ベースバンド
信号の処理を行うデイジタル回路部1、位相変調
や出力周波数変換等を行うアナログ回路部2及び
周波数シンセサイザ部3で構成されている。
ば変調器は、第6図に示すように、ベースバンド
信号の処理を行うデイジタル回路部1、位相変調
や出力周波数変換等を行うアナログ回路部2及び
周波数シンセサイザ部3で構成されている。
そして、通常では変調器を構成する各部は、第
7図に示すように、同一プリント基板4上に構成
された上で、シールドケース表カバー6及びシー
ルドケース裏カバー7とで構成される外部シール
ドケース5内に内装されている。更に、各回路部
間での干渉を防止するために、一部の回路或いは
全部の回路を内部シールドケース8で覆う構成が
取られている。
7図に示すように、同一プリント基板4上に構成
された上で、シールドケース表カバー6及びシー
ルドケース裏カバー7とで構成される外部シール
ドケース5内に内装されている。更に、各回路部
間での干渉を防止するために、一部の回路或いは
全部の回路を内部シールドケース8で覆う構成が
取られている。
即ち、デイジタル回路部1におけるデータ及び
クロツク等のデイジタル信号は、 X()=1/πsinπT/2 (T=1,3,5,…2o-1) なる高調波を発生し、アナログ回路部2からの出
力IF周波数帯へ飛び込みを起こし、不要波とな
る。
クロツク等のデイジタル信号は、 X()=1/πsinπT/2 (T=1,3,5,…2o-1) なる高調波を発生し、アナログ回路部2からの出
力IF周波数帯へ飛び込みを起こし、不要波とな
る。
また、位相変調用に使用している局部発振器の
高調波L0及び周波数シンセサイザ部3の高調波
Sがアナログ回路部2の周波数変換部へ飛び込む
と、 nL0=mS (n=1,2,3…,m=1,2,3,…) なる不要波を発生する。
高調波L0及び周波数シンセサイザ部3の高調波
Sがアナログ回路部2の周波数変換部へ飛び込む
と、 nL0=mS (n=1,2,3…,m=1,2,3,…) なる不要波を発生する。
これらの不要波の発生を防ぐため、前記各デイ
ジタル回路部1、アナログ回路部2、周波数シン
セサイザ部3を夫々内部シールドケース8で分離
することによつて前記高調波の飛び込み等を防止
している。また、外部からの不要波の飛び込みを
防止するため、外部シールドケースを実装してい
る。
ジタル回路部1、アナログ回路部2、周波数シン
セサイザ部3を夫々内部シールドケース8で分離
することによつて前記高調波の飛び込み等を防止
している。また、外部からの不要波の飛び込みを
防止するため、外部シールドケースを実装してい
る。
上述した従来の構成では、第7図に示すよう
に、プリント基板4と外部シールドケース5間及
び内部シールドケース8間の隙間を通して図示破
線のように不要波の大きな伝搬ループができる。
に、プリント基板4と外部シールドケース5間及
び内部シールドケース8間の隙間を通して図示破
線のように不要波の大きな伝搬ループができる。
このような機構的な要因のため、搭載部品や内
部シールドケースがアンテナとなり、アナログ回
路部に局部発振器のL0及び周波数変換用シンセ
サイザSの高次モードの飛び込みが発生し、不要
波となる。また、高次モードの信号が互いに周波
数変化器により周波数変換され、魅数の組み合わ
せの不要波を発生する。
部シールドケースがアンテナとなり、アナログ回
路部に局部発振器のL0及び周波数変換用シンセ
サイザSの高次モードの飛び込みが発生し、不要
波となる。また、高次モードの信号が互いに周波
数変化器により周波数変換され、魅数の組み合わ
せの不要波を発生する。
本考案は不要波の発生及び不要波による影響を
防止した電子機器の筐体構造を提供することを目
的としている。
防止した電子機器の筐体構造を提供することを目
的としている。
本考案の電子機器の筐体構造は、複数の回路部
を一の外部シールドケース内に内装するととも
に、各回路部を内部シールドケースで分離し、か
つこの内部シールドケースを外部シールドケース
に接触させて両シールドケース間の隙間を封止
し、不要波による各回路部への影響を防止した構
成としている。
を一の外部シールドケース内に内装するととも
に、各回路部を内部シールドケースで分離し、か
つこの内部シールドケースを外部シールドケース
に接触させて両シールドケース間の隙間を封止
し、不要波による各回路部への影響を防止した構
成としている。
次に、本考案を図面を参照して説明する。
第1図は本考案の一実施例の断面図であり、変
調器を構成するデイジタル回路部1、アナログ回
路部2及び周波数シンセサイザ部3は夫々プリン
ト基板4上に形成され、外部シールドケースの表
カバー6及び裏カバー7からなる外部シールドケ
ース5内に内装されている。そして、ここでは中
間に配列位置されたアナログ回路部2を内部シー
ルドケース8で覆つて、デイジタル回路部1、周
波数シンセサイザ部3からシールドするととも
に、この内部シールドケース8を前記外部シール
ドケース表カバー6に密接させている。また、こ
の内部シールドケース8の裏面側はねじ9によつ
て外部シールドケースの裏カバー7に接触させて
いる。
調器を構成するデイジタル回路部1、アナログ回
路部2及び周波数シンセサイザ部3は夫々プリン
ト基板4上に形成され、外部シールドケースの表
カバー6及び裏カバー7からなる外部シールドケ
ース5内に内装されている。そして、ここでは中
間に配列位置されたアナログ回路部2を内部シー
ルドケース8で覆つて、デイジタル回路部1、周
波数シンセサイザ部3からシールドするととも
に、この内部シールドケース8を前記外部シール
ドケース表カバー6に密接させている。また、こ
の内部シールドケース8の裏面側はねじ9によつ
て外部シールドケースの裏カバー7に接触させて
いる。
この構成によれば、外部シールドケース5によ
つて外部からの不要波の飛び込みを防止できるの
はもとより、外部シールドケース5と内部シール
ドケース8との間には隙間が生じることがないの
で、外部シールドケース5と内部シールドケース
8間の隙間の伝播によつて生ずる高次モードの不
要波を防止でき、安定した変調器を構成できる。
つて外部からの不要波の飛び込みを防止できるの
はもとより、外部シールドケース5と内部シール
ドケース8との間には隙間が生じることがないの
で、外部シールドケース5と内部シールドケース
8間の隙間の伝播によつて生ずる高次モードの不
要波を防止でき、安定した変調器を構成できる。
ここで、外部シールドケース5と内部シールド
ケース8を密着させる構造として、第2図乃至第
4図の構成が採用できる。
ケース8を密着させる構造として、第2図乃至第
4図の構成が採用できる。
第2図の構造は、内部シールドケース8を表カ
バー6の内面に接触させるとともに、ねじ10に
よつて一体的に締結している。
バー6の内面に接触させるとともに、ねじ10に
よつて一体的に締結している。
第3図の構造は、プリント基板4の裏面側にも
内部シールドケース8Aを設け、ねじ11によつ
て内部シールドケース8とともにプリント基板4
に取着している。
内部シールドケース8Aを設け、ねじ11によつ
て内部シールドケース8とともにプリント基板4
に取着している。
第4図の構造は、内部シールドケース8を直接
外部シールドケース5に接触させる代わりに、シ
ム12を利用して外部シールドケース5と内部シ
ールドケース8との間の隙間を封止している。
外部シールドケース5に接触させる代わりに、シ
ム12を利用して外部シールドケース5と内部シ
ールドケース8との間の隙間を封止している。
なお、前記各実施例はいずれもプリント基板4
に電気部品を実装して各回路部を構成し、主要な
部分を内部シールドケースで囲み、更に内部シー
ルドケースを内部シールドケースに接触させて覆
う構成であるが、第5図に示すように、プリント
基板を用いない構成においても、各回路部を夫々
内部シールドケース8′で覆い、かつこの内部シ
ールドケース8′に接触するように外部シールド
ケース5で覆うように構成しても、同様の効果を
得ることができる。
に電気部品を実装して各回路部を構成し、主要な
部分を内部シールドケースで囲み、更に内部シー
ルドケースを内部シールドケースに接触させて覆
う構成であるが、第5図に示すように、プリント
基板を用いない構成においても、各回路部を夫々
内部シールドケース8′で覆い、かつこの内部シ
ールドケース8′に接触するように外部シールド
ケース5で覆うように構成しても、同様の効果を
得ることができる。
また、変調器に限らずデイジタル回路、アナロ
グ回路の共存する場合や高次モードの発生が特性
に悪影響を及ぼす場合)にも有効であることは言
うまでもない。
グ回路の共存する場合や高次モードの発生が特性
に悪影響を及ぼす場合)にも有効であることは言
うまでもない。
以上説明したように本考案は、複数の回路部を
外部シールドケースと内部シールドケースで二重
シールドし、かつ内部シールドケースを外部シー
ルドケースに接触させて両シールドケース間の隙
間を封止しているので、外部からの不要波の伝搬
を防止するとともに、シールドケース間の隙間の
伝播により生じる高次モードの不要波の発生を防
止できる効果がある。
外部シールドケースと内部シールドケースで二重
シールドし、かつ内部シールドケースを外部シー
ルドケースに接触させて両シールドケース間の隙
間を封止しているので、外部からの不要波の伝搬
を防止するとともに、シールドケース間の隙間の
伝播により生じる高次モードの不要波の発生を防
止できる効果がある。
第1図は本考案を変調器に適用した実施例の模
式的な断面図、第2図乃至第5図は夫々本考案の
異なる他の実施例の模式的な断面図、第6図は従
来の変調器の概念構成図、第7図は従来の変調器
の模式的な断面図である。 1……デイジタル回路部、2……アナログ回路
部、3……周波数シンセサイザ部、4……プリン
ト基板、5……外部シールドケース、6……表カ
バー、7……裏カバー、8,8A,8′……内部
シールドケース、9,10,11……ねじ、12
……シム。
式的な断面図、第2図乃至第5図は夫々本考案の
異なる他の実施例の模式的な断面図、第6図は従
来の変調器の概念構成図、第7図は従来の変調器
の模式的な断面図である。 1……デイジタル回路部、2……アナログ回路
部、3……周波数シンセサイザ部、4……プリン
ト基板、5……外部シールドケース、6……表カ
バー、7……裏カバー、8,8A,8′……内部
シールドケース、9,10,11……ねじ、12
……シム。
Claims (1)
- 複数の回路部を一の外部シールドケース内に内
装するとともに、前記回路部を内部シールドケー
スで分離し、かつこの内部シールドケースを外部
シールドケースに接触させて両シールドケース間
の隙間を封止したことを特徴とする電子機器の筐
体構造。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1987191412U JPH0234873Y2 (ja) | 1987-12-18 | 1987-12-18 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1987191412U JPH0234873Y2 (ja) | 1987-12-18 | 1987-12-18 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0195792U JPH0195792U (ja) | 1989-06-26 |
JPH0234873Y2 true JPH0234873Y2 (ja) | 1990-09-19 |
Family
ID=31482327
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1987191412U Expired JPH0234873Y2 (ja) | 1987-12-18 | 1987-12-18 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0234873Y2 (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5691498A (en) * | 1979-12-25 | 1981-07-24 | Mitsumi Electric Co Ltd | Substrate circuit device |
JPS6130289B2 (ja) * | 1981-08-29 | 1986-07-12 | Oki Electric Ind Co Ltd |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5832289Y2 (ja) * | 1977-02-16 | 1983-07-18 | アルプス電気株式会社 | チユ−ナ |
JPS6130289U (ja) * | 1984-07-26 | 1986-02-24 | 関西日本電気株式会社 | 高周波電気機器 |
-
1987
- 1987-12-18 JP JP1987191412U patent/JPH0234873Y2/ja not_active Expired
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5691498A (en) * | 1979-12-25 | 1981-07-24 | Mitsumi Electric Co Ltd | Substrate circuit device |
JPS6130289B2 (ja) * | 1981-08-29 | 1986-07-12 | Oki Electric Ind Co Ltd |
Also Published As
Publication number | Publication date |
---|---|
JPH0195792U (ja) | 1989-06-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5909472A (en) | Digital circuit clocking using a dual side band suppressed carrier clock modulated signal | |
JPH0234873Y2 (ja) | ||
JPS62142422A (ja) | フイルタ装置 | |
JPH04372205A (ja) | 回路基板装置 | |
JP2514979B2 (ja) | 電子機器のシ−ルド構造 | |
JP2000114764A (ja) | 電子機器 | |
JPH0412706Y2 (ja) | ||
JPS5852720Y2 (ja) | 小形通信機器筐体のシ−ルド構造 | |
WO1992004780A1 (fr) | Adaptateur de bande de tres petite taille pour la telecommunication par satellite | |
JP2003179509A (ja) | 受信装置 | |
JP5724379B2 (ja) | 無線通信装置及びコネクタ取付構造 | |
JPH11307984A (ja) | 高周波モジュール | |
JPH0362595A (ja) | 電子装置のシールド構造 | |
JPH088573A (ja) | シールドケース構造 | |
CA2054403A1 (en) | Mounting arrangement for a high frequency oscillator | |
JPH0541596Y2 (ja) | ||
JP2548077Y2 (ja) | マイクロ波回路 | |
JPS6231199A (ja) | シ−ルドケ−ス | |
JPH0631756Y2 (ja) | 高周波機器 | |
JPH0143912Y2 (ja) | ||
JPH0319257Y2 (ja) | ||
JPS6218098A (ja) | シ−ルド装置 | |
JPS61264923A (ja) | チユ−ナ | |
JPH01130593A (ja) | マイクロ波集積回路 | |
JPH021913Y2 (ja) |