JPH02260840A - Cmi伝送におけるcrv信号重畳方式 - Google Patents

Cmi伝送におけるcrv信号重畳方式

Info

Publication number
JPH02260840A
JPH02260840A JP1078548A JP7854889A JPH02260840A JP H02260840 A JPH02260840 A JP H02260840A JP 1078548 A JP1078548 A JP 1078548A JP 7854889 A JP7854889 A JP 7854889A JP H02260840 A JPH02260840 A JP H02260840A
Authority
JP
Japan
Prior art keywords
pattern
crv
frame
signal
cmi
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1078548A
Other languages
English (en)
Inventor
Sunao Ronte
素直 論手
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Anritsu Corp
Original Assignee
Anritsu Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Anritsu Corp filed Critical Anritsu Corp
Priority to JP1078548A priority Critical patent/JPH02260840A/ja
Publication of JPH02260840A publication Critical patent/JPH02260840A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Dc Digital Transmission (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、CM I (Code Marked I
nversion)符号を用いる伝送方式において、C
RV (CodeRule Violation)信号
を重畳する方式に関するものである。
〔従来の技術〕
はじめに、CMI符号を用いる伝送方式について説明す
る。
CMI符号では、通常2値符号の1ビットに対して2ビ
ットが割り当てられている。この2ビットをブロックと
称する。このCMI符号には2種類あり、一方は通常2
値符号“0“に対し、“01“が割り当てられ、また、
通常2値符号″1”に対し、“oo”、”tt″を交互
に割り当てる符号形式のものであり、他方は2値符号“
O”に対し“10”が割り当てられ、通常2値符号“1
″に対し、”oo”、  11″を交互に割り当てる符
号形式のものである。
CMIブロック同期回路は、上述の2種類のCMl符号
化により符号化した信号のブロック同期を確立するもの
で、2種類のCMI符号信号のいずれが入力されても、
自動的にその入力されたCMI符号信号に合った同期信
号を出力するものである。なお、本明細書においては、
上記2種類のCMI符号のうち、“0”に対し、“01
”を割り当てる方を正常CMI符号と称し、“0”に対
し“10°°を割り当てる方を異常CMI符号という。
第3図は従来のこの種のCMIブロック同期回路の一例
を示すものである(特開昭61−171247号公報参
照)。この図において、1はブロック周期f0のCMI
信号の入力端子、2は2fo周期の2foクロック信号
の入力端子、3は正常立下り位置検出回路、4は異常立
下り位置検出回路、5は前記正常立下り位置検出回路3
および異常立下り位置検出回路4の出力を受けて、正常
か異常かを判断する正常/異常立下り検出回路、6はO
Rゲート、7は同期保護回路、8はf0クロック発生器
で、前記入力端子2からの2f0クロック信号から周期
f。のf0ブロック同期信号と、これとπだけ位相のず
れたfoブロック同期信号のいずれかが同期保護回路7
の出力により制御されて発生する。9は同期はずれ信号
の出力端子、10は同期信号の出力端子を示す。
次に動作について説明する。
入力端子1にCMI符号化信号が入力し、正常立下り位
置検出回路3.異常立下り位置検出回路4に印加される
。正常立下り位置検出回路3はCMl符号化信号のブロ
ックとブロックの境界の立下り位置を検出し、正常立下
り位置検出パルスをその立下り時点で発生し、異常立下
り位置検出回路4はCMI符号化信号のブロック内(ブ
ロックの中間)の立下り位置を検出し、その立下り時点
で異常立下り位置検出パルスを発生する。それぞれの検
出パルスと正常/異常立下り検出回路5とORゲート6
へ出力される。正常/異常立下り検出回路5ではCMI
符号化信号の立下りが検出される毎に、その立下り位置
が正常立下り位置か異常立下り位置かを判定し、同期保
護回路7に正常/異常立下りの判定出力を送る。同期保
護回路7では同期の前方保護および後方保護を行い、同
期はずれ時に同期はずれ信号を発生し、これを出力端子
9およびf0クロック発生器8に送出する。
ここで同期とは、正常立下り位置が検出されるCMI符
号化信号のブロック同期をいい、同期の検出とは正常立
下り位置の検出をいい、また、非同期の検出とは異常立
下り位置の検出を云う。
同期保護回路7は後方保護として同期を検出した出力が
n回連続するとき、−内蔵するS−Rフリップフロップ
をセットしてブロック同期確立状態とし、前方保護とし
て非同期がm回連続する場合、前記S−Rフリップフロ
ップをリセットし、同期はずれ状態とするように構成さ
れている。このような同期保護回路7は一般的なフレー
ム同期回路の保護回路によく用いられている。S−Rフ
リップフロップの出力は出力端子9に送出される。
同期保護回路7では同期はずれが検出された場合、同期
はずれ信号をf0クロック発生器8の2f0クロツクイ
ンヒビット端子8aに送る。これによりf0クロック発
生器8は2f0クロック信号を1ビット禁止した後、1
/2分周を行う。すなわち、ブロックのとり方を1ビッ
ト、ずらし入力したCMI符号化信号に対するブロック
同期をとる。このようにしてf。クロック発生器8から
ブロック同期がとられたf0ブロック同期信号が出力端
子10から出力される。
上記のCMI符号を用いる伝送方式において、CMI符
号に補助データ信号を重畳する場合には一定の間隔で符
号則違反(CRV)を生じさせている。そして、補助デ
ータ信号の多重度を増加するため、CRV符号を使って
サブフレームを構成して、このサブフレームに音声、デ
ータ等のデータを伝送している。
第4図は従来のCRV符号測定装置の一例を示すブロッ
ク図である。この図で、11はCRV符号発生回路、1
2はCMI符号変調器で、第3図で説明したCMI符号
を発生し、CRV符号発生回路11からのCRV符号を
受けて符号則違反を生じさせデータの伝送に用いる。以
上は送信側■であり、CMI符号変調器12からの出力
は伝送路IIを通って受信側夏IIのCMI符号復号器
13で復調させ、フレーム同期回路14によってあらか
じめ定められたフレームパルス信号P、を発生して正常
なCRV符号P CRVとの照合を照合回路15で行っ
て、フレームパルスの位置以外のCRV符号を誤りパル
スとみなして誤りパルス計数回路16により誤りを検出
している。
〔発明が解決しようとする課題〕
上記の従来のCRV符号測定装置においては、CMI符
号変調器12.CMI符号復号器13゜フレーム同期回
路14を含めてCRV重畳信号が正常に動作しているか
どうかを判定することは、補助データ信号伝送の信頼性
を考える上で重要である。
ところで、CRV信号が正常に伝送されているか否かは
復号時のCRV信号、すなわち補助データ信号を観測す
ることにより判断できるが、CR■信号の挿入間隔はフ
レームで一定であるためフレーム間の中に重畳されてい
るCRV信号が正常かどうかは測定できない。
一方、フレーム内のCRV信号挿入位置を任意に変えた
時は、復号側で変えた位置を正確に知る手段を必要とし
、CMI符号変調器12とCMI符号復号器13とが離
隔した場所にある場合は困難をきわめるという問題点が
あった。
この発明は、上記の問題点を解決するためになされたも
ので、CRV指定位置をランダムに変えた場合でも受信
側においてCRV位置を簡単に検出できるCMI伝送に
おけるCRV信号重畳方式を提供することを目的とする
(課題を解決するための手段〕 この発明にかかるCMI伝送に招けるCRV信号重畳方
式は、送信側においてフレームクロックと同期してPN
パターンを発生させ、このPNパターンにフレームと同
期したクロックに同期させてフレームからの位置をPN
パターンの値に応じて1ビットだけCRV挿入位置を指
定した後、CMI符号変調を行つて受信側に伝送路を介
して送出し、受信側においては受信されたCMI符号信
号からCRV信号を復号し、このCRV信号によりフレ
ーム同期をとりフレームに同期したパルス時点より復調
したCRVデータを記憶し、1フレーム分記憶された時
点でもとのPNパターンを復調し、この復調したPNパ
ターンの不一致。
致を判定し、不一致状態のときはPNパターン情報の値
をそのままレジスタに入力し続け、一致の場合はPNパ
ターン発生器を自走させるようにしたものである。
(作用) この発明においては、送信側からPNパターンを発生さ
せ、これを用いてCRV挿入位置を指定して受信側に送
出し、受信側ではPNパターンを復調しPNパターン発
生器で人力されるPNパターンの一致、不一致を判定し
て異常CRVの挿入位置を検出する。
(実施例) 第1図はこの発明の一実施例を示すブロック図である。
この図において、■は送信側、IIは受信側、IIIは
伝送路である。
送信側■は、フレームクロック信号Fct、xを発生す
るフレーム発生回路21とフレームクロック信号F C
LKを受けてP N (Pseudoic rando
m Numbe「:類似ランダム)パターンを発生する
。PNパターン発生回路22とフレーム間隔に1個のC
RV符号をのせるためのCRV符号発生器23と、フレ
ームクロック信号FCLKとCRV符号P CRVとの
ORをとるORゲート24とCMI符号変調器25とか
らなる。
受信側IIは、CMI符号復号器31と、このCMI符
号復号器31からのCRV符号R6RVとフレームクロ
ック信号F CLKを受領し同期をとるフレーム同期回
路32、このフレーム同期回路32からのフレームクロ
ック信号F CLKを受けて動作するPNパターン発生
器36と、フレームに同期したパルス時点より復号CR
Vデータを記憶する記憶回路33、この記憶回路33に
1フレーム分のCRVデータが蓄えられた時点でもとの
2進のPNパターン情報に変換する復号器34と、アン
ドゲート35.2ビット以上検知回路37、照合回路3
8、ORゲート39、誤りパルス計数回路40とからな
る。
次に動作について、まず送信側Iから説明する。
PNパターン発生回路22は1フレーム長より長いか、
または等しい符号長の段数を選択する。
例えばN段のものを使用すればNビット長の符号列が1
クロツク(フレーム)毎に作成できる。そして、次の1
クロツクを受領することにより新しいNビット長の符号
列が生成される。このNビット値をCRV符号発生器2
3においては1フレーム間のどこかの位置に挿入するた
めに、1フレーム間隔内にあらかじめ番号付けをしてお
き、上記Nビット値を復号し番号に変換する。この番号
の位置に1ビットCRV信号を重畳するためパルス信号
を生成する。このようにして、PNパターンのランダム
性に応じた番号付けが可能になり、1フレーム内の任意
の位置にCRV信号を挿入することができる。
次にフレーム長とPNパターン段数との関係について説
明すると、!フレーム長の長さが決まると、この長さを
nクロック分とするとPNパターンの段数がNの場合は
n≦2N−1であればフレーム内の任意の位置を指定で
きる。また、n〉2N−1のときは番号付けをnoにす
る(no≦n)ことにより、番号付けがもれなく可能と
なる。
一方受信側11においては、CMI符号変調器25、伝
送路IIIを介して受信伝送されたCMI符号信号を、
CMI符号復号器31を介してCRV信号に復号する。
このCRV信号はフレーム同期回路32に入りフレーム
同期がとられる。フレーム同期に対して送信側Iで挿入
されたPNパターンの情報ビットはランダムであるため
、フレーム同期動作には支障は来さない。
フレーム同期が完了した時よりフレームに同期したパル
ス時点から復調されたCRVデータの挿入位置が記憶回
路33に蓄えられ、1フレーム分蓄えられた時点で復号
器34を介してもとのPNパターン情報に変換される。
このPNパターン情報は、照合回路3日の一方の入力端
に人力される。一方、照合回路38は復号器34からの
PNパターン情報とPNパターン発生器36からのPN
パターン情報とを比較し、出力の不一致状態をあらかじ
め決められたフレーム数カウントしたとぎ不一致と判定
し、アンドゲート35を開いて復号器34からのPNパ
ターン情報の値をそのままPNパターン発生器36のレ
ジスタに人力し続ける。PNパターン発生器36の出力
は照合回路3Bの一方の入力として印加される。照合回
路38にPNパターンが人力された時点から、決められ
たビット数、照合回路38に不一致出力がない場合はゲ
ート回路35は動作せず、PNパターン発生器36は直
前の状態から自走する。不一致の時は、またCRV信号
を前述したようにPNパターン発生器36のレジスタに
入力し続ける。
このようにして、受信側IIのCRV信号とフレームク
ロック信号F CLKに基づいて基準PNパターンを発
生することができるため、従来のように正常基準パター
ンを知る別の手段を必要としない。
また、上記において記憶回路33からの出力値が2ビッ
ト以上存在する場合は明らかに誤りである(CRV信号
は1フレームに1個しか存在しない)。したがって、2
ビット以上検知回路37とORゲート39を介して誤り
パルス計数回路40に照合回路38の出力をインヒビッ
トする。
第2図はこの発明の他の実施例を示すブロック図で、C
MI伝送におけるデータ伝送を示すもので、第1図と同
じものは同じ符号を用いており、PNパターン発生回路
22.36等を用いず、クロック抽出回路31AをCM
I符号復号器31と並列に設けている。この実施例では
CRV符号発生器23に入力されるデータをフレーム発
生回路21のクロックを受領した後、このフレーム間隔
ごとに分割して、Nビット長のデータとする。
上記第1図の実施例と同様にフレーム上のどこかの位置
に1ビット挿入するために、1フレーム間隔内にあらか
じめ番号付けをしておき、上記分割されたNビット長の
データを復号して番号に変換する。この番号の位置に1
ビットCRV信号を重畳するためパルス信号を生成する
このようにして、Nビット長のデータがCRV1ビット
の情報に変換される。この位置情報に変換されたCRV
ビットを伝送してデータ伝送を行うものである。
伝送されたCMI符号信号は、クロック抽出回路31A
で伝送符号速度のクロックを抽出してクロックを出力す
る。CMI符号復号器31はこのクロックを受領した後
、CRV信号を復調してCRV符号RCRVおよび同期
のあフたフレームクロック信号F eLKを出力する。
フレーム同期回路32はCRV信号のうちのフレームパ
ターンに同期するためのもので、このフレームパターン
以外のCRV信号の位置情報を出力する。
この位置情報を受領して復号器34はデータ長Nビット
の信号に変換して出力する。
上記の説明において、フレーム同期用のCRVとデータ
信号用CRVとが接近する場合は、伝送路のBSIの観
点から好ましくない、この場合は1フレーム内をサブフ
レームに分割する。分割されたサブフレームごとにデー
タ長Nを分割して対応させることにより位置変調のステ
ップ幅を小さくでき、このような問題を解決できる。
〔発明の効果〕
この発明は以上説明したように、送信側においてフレー
ムクロックと同期してPNパターンを発生させ、このP
Nパターンにフレームと同期したクロックに同期させて
フレームからの位置をPNパターンの値に応じて1ビッ
トだけCRV挿入位置を指定した後、フレーム用CRV
信号を含めてCMI変調を行って受信側に伝送路を介し
て送出し、受信側においては受信されたCMI符号信号
からCRV信号を復号し、このCRV信号によりフレー
ム用CRV信号からフレーム同期をとった後、フレーム
に同期したパルス時点より復調した信号用CRVデータ
を記憶し、1フレーム分記憶された時点でもとのPNパ
ターンに復調し、この復調したPNパターンの不一致、
一致を判定し、不一致状態のときはPNパターン情報の
値をそのままレジスタに入力し続け、一致の場合はPN
パターン発生器を自走させるようにしたので、1フレー
ム内のCRV信号のビット指定位置をPNパターンの内
容で任意に変えられるため、フレーム内でのCRV信号
が正常に動作しているかどうかを正確に試験することが
できる。
また、受信信号はPNパターンの性質により送信PNパ
ターンと同期がとれて生成できる。このPNパターン列
をCRV伝送に応用したことにより隔離した送受信間の
CRV伝送を容易に観測試験できるとともに、CMI主
信号、補助信号伝送時と同時に試験ビットを付加できる
ためにオンラインでの試験が可能となる利点がある。
また、Nビット長のデータが1ビットのCRV信号に変
換されるため、高能率なデータ伝送を行うことが可能と
なる。
【図面の簡単な説明】
第1図はこの発明の一実施例を示すブロック図、第2図
はこの発明の他の実施例を示すブロック図、第3図はC
MI符号を用いた伝送方式を説明するための従来のCM
Iブロック同期回路のブロック図、第4図は従来のCR
V符号測定装置の一例を示すブロック図である。 図中、21はフレーム発生回路、22はPNパターン発
生回路、23はCRV’符号発生器、24はORゲート
、25はCMI符号変調器、31はCMI符号復号器、
32はフレーム同期回路、33は記憶回路、34は復号
器、35はアンドゲート、36はPNパターン発生器、
37は2ビット以上検知回路、38は照合回路、39は
ORゲート、40は誤りパルス計数回路、Iは送信側、
IIは受信側、Illは伝送路である。

Claims (1)

    【特許請求の範囲】
  1.  CMI符号信号を用いる伝送方式において、送信側に
    おいてフレームクロックと同期してPNパターンを発生
    させ、このPNパターンにフレームと同期したクロック
    に同期させてフレームからの位置を前記PNパターンの
    値に応じて1ビットだけCRV挿入位置を指定した後、
    CMI符号変調を行って受信側に伝送路を介して送出し
    、受信側においては、受信されたCMI符号信号からC
    RV信号を復号し、このCRV信号によりフレーム同期
    をとりフレームに同期したパルス時点より復調したCR
    Vデータを記憶し、1フレーム分記憶された時点でもと
    のPNパターンを復調し、この復調したPNパターンの
    不一致、一致を判定し、不一致状態のときはPNパター
    ン情報の値をそのままレジスタに入力し続け、一致の場
    合はPNパターン発生器を自走させることを特徴とする
    CMI伝送におけるCRV信号重畳方式。
JP1078548A 1989-03-31 1989-03-31 Cmi伝送におけるcrv信号重畳方式 Pending JPH02260840A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1078548A JPH02260840A (ja) 1989-03-31 1989-03-31 Cmi伝送におけるcrv信号重畳方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1078548A JPH02260840A (ja) 1989-03-31 1989-03-31 Cmi伝送におけるcrv信号重畳方式

Publications (1)

Publication Number Publication Date
JPH02260840A true JPH02260840A (ja) 1990-10-23

Family

ID=13664972

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1078548A Pending JPH02260840A (ja) 1989-03-31 1989-03-31 Cmi伝送におけるcrv信号重畳方式

Country Status (1)

Country Link
JP (1) JPH02260840A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6628213B2 (en) 2001-12-20 2003-09-30 Hitachi, Ltd. CMI-code coding method, CMI-code decoding method, CMI coding circuit, and CMI decoding circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6628213B2 (en) 2001-12-20 2003-09-30 Hitachi, Ltd. CMI-code coding method, CMI-code decoding method, CMI coding circuit, and CMI decoding circuit

Similar Documents

Publication Publication Date Title
US5727018A (en) Process for obtaining a signal indicating a synchronization error between a pseudo-random signal sequence from a transmitter and a reference pseudo-random signal sequence from a receiver
JPS61296835A (ja) デ−タ符号化/復号化装置
US3760354A (en) Error rate detection system
EP0735709B1 (en) Synchronizing circuit for use in a digital audio signal compressing/expanding system
US4578816A (en) Method of synchronization of transmitter-receiver stations of a frequency-jumping network and a station for the practical application of said method
JPH0983608A (ja) 時刻同期装置
JPH02260840A (ja) Cmi伝送におけるcrv信号重畳方式
US5072448A (en) Quasi-random digital sequence detector
JP3265423B2 (ja) 伝送遅延時間測定装置
JP2512004B2 (ja) 符号誤り率測定装置
JP2693239B2 (ja) 同期ずれ信号の自己修正方式
JPS6025934B2 (ja) 同期制御方式
JP2751673B2 (ja) デジタル通信システム用ビット誤り率測定装置
JP2576539B2 (ja) 入出力信号監視回路
SU1003127A1 (ru) Устройство дл приема телесигналов
SU1040617A1 (ru) Устройство дл измерени коэффициента ошибок в цифровых трактах передачи информации
JP2000036759A (ja) 音声符号・復号化装置
JPS5894253A (ja) 符号誤り検出方式
JPS592219B2 (ja) 秘匿通信装置
JPS625734A (ja) バイポ−ラエラ−を含むバイポ−ラ信号発生方法及びその装置
JPH08125649A (ja) フレーム同期検出方式
JPS59204334A (ja) スクランブル操作されるデイジタル伝送装置に適用されるパリテイ監視方式
JPH05260038A (ja) ブロック同期選択制御回路
JPS598976B2 (ja) ドウキカクリツホウシキ
JPH0279631A (ja) フレーム同期回路