JPH02250579A - 映像信号処理装置 - Google Patents
映像信号処理装置Info
- Publication number
- JPH02250579A JPH02250579A JP1073274A JP7327489A JPH02250579A JP H02250579 A JPH02250579 A JP H02250579A JP 1073274 A JP1073274 A JP 1073274A JP 7327489 A JP7327489 A JP 7327489A JP H02250579 A JPH02250579 A JP H02250579A
- Authority
- JP
- Japan
- Prior art keywords
- video signal
- screen
- signal
- read
- video
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000006835 compression Effects 0.000 abstract description 6
- 238000007906 compression Methods 0.000 abstract description 6
- 238000010586 diagram Methods 0.000 description 4
- 238000000034 method Methods 0.000 description 3
- 238000000926 separation method Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000009825 accumulation Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000001308 synthesis method Methods 0.000 description 1
Landscapes
- Television Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野〕
本発明は、例えば)IDTV (旧gh Defini
tion TV)用のモニタに供給する映像信号を生成
するのに使用して好適な映像信号処理装置に関する。
tion TV)用のモニタに供給する映像信号を生成
するのに使用して好適な映像信号処理装置に関する。
本発明は、例えばHDTV用のモニタに供給する映像信
号を生成するのに使用して好適な映像信号処理装置にお
いて、走査線数3本の第1のテレビジョン方式の映像信
号の供給源と、走査線数m本(man)の第2のテレビ
ジョン方式用のモニタと、その第1のテレビジョン方式
の映像信号の同期信号に基づいて書込みクロックを形成
する書込みクロック形成回路と、その第2のテレビジョ
ン方式の映像信号の同期信号に基づいて読出しクロック
を形成する読出しクロック形成回路と、その書込みクロ
ックによってその第1のテレビジョン方式の映像信号が
書込まれると共にこの書込まれた映像信号がその読出し
クロックによって読出されるメモリとを備え、このメモ
リから読出された映像信号をそのモニタに供給すること
により、その第1のテレビジョン方式の映像をその第2
のテレビジョン方式用のモニタの一部分に表示するよう
にしたことにより、映像信号の圧縮や伸張などの複雑な
処理を行うことなく、豊富に蓄積されているNTSC方
式等の映像信号に対応する画面を新たに開発されつつあ
るHDTV方弐等のより高精細な画面の一部に嵌め込ん
で利用゛することができるようにしたものである。
号を生成するのに使用して好適な映像信号処理装置にお
いて、走査線数3本の第1のテレビジョン方式の映像信
号の供給源と、走査線数m本(man)の第2のテレビ
ジョン方式用のモニタと、その第1のテレビジョン方式
の映像信号の同期信号に基づいて書込みクロックを形成
する書込みクロック形成回路と、その第2のテレビジョ
ン方式の映像信号の同期信号に基づいて読出しクロック
を形成する読出しクロック形成回路と、その書込みクロ
ックによってその第1のテレビジョン方式の映像信号が
書込まれると共にこの書込まれた映像信号がその読出し
クロックによって読出されるメモリとを備え、このメモ
リから読出された映像信号をそのモニタに供給すること
により、その第1のテレビジョン方式の映像をその第2
のテレビジョン方式用のモニタの一部分に表示するよう
にしたことにより、映像信号の圧縮や伸張などの複雑な
処理を行うことなく、豊富に蓄積されているNTSC方
式等の映像信号に対応する画面を新たに開発されつつあ
るHDTV方弐等のより高精細な画面の一部に嵌め込ん
で利用゛することができるようにしたものである。
カラー映像信号は従来、NTSC方式、PAL方式又は
SUCAM方式の標準テレビジョン方式に統一され、こ
れら標準テレビジョン方式に基づいた映像信号の膨大な
資源がVTRのテープや光ディスクとして蓄積されてい
る。
SUCAM方式の標準テレビジョン方式に統一され、こ
れら標準テレビジョン方式に基づいた映像信号の膨大な
資源がVTRのテープや光ディスクとして蓄積されてい
る。
一方、最近はより分解能を高めた高画質な映像に対する
視聴者の要望に応えるべく、HDTV (HighDe
finition TV)方式やS HR(Super
HighResolution)方式等のより高精細
な映像を形成するためのテレビジョン方式が提案されて
いる。
視聴者の要望に応えるべく、HDTV (HighDe
finition TV)方式やS HR(Super
HighResolution)方式等のより高精細
な映像を形成するためのテレビジョン方式が提案されて
いる。
しかしながら、これら新しく提案されているテレビジョ
ン方式に基づいた映像資源の蓄積はほとんど無きに等し
く、それらのテレビジョン方式で各種の番組を制作する
ためには、NTSC方式等の標準テレビジョン方式に基
づいた映像信号の資源を活用することが必要となる。
ン方式に基づいた映像資源の蓄積はほとんど無きに等し
く、それらのテレビジョン方式で各種の番組を制作する
ためには、NTSC方式等の標準テレビジョン方式に基
づいた映像信号の資源を活用することが必要となる。
この場合、例えばNTSC方式(走査線数525本/フ
レーム)の映像信号の画面をHDTV方式(走査線数1
125本/フレーム)の映像信号の画面に嵌め込むとす
ると、従来は所謂アップコンバータによって垂直方向に
補間処理(伸張処理)を施すことによって走査線数を5
25本から1125本に変換する必要があり、複雑で高
価な装置が必要であると共に、その伸張処理された映像
の分解能は本来のIIDTv方式の映像に比べて劣って
いるという不都合があった。
レーム)の映像信号の画面をHDTV方式(走査線数1
125本/フレーム)の映像信号の画面に嵌め込むとす
ると、従来は所謂アップコンバータによって垂直方向に
補間処理(伸張処理)を施すことによって走査線数を5
25本から1125本に変換する必要があり、複雑で高
価な装置が必要であると共に、その伸張処理された映像
の分解能は本来のIIDTv方式の映像に比べて劣って
いるという不都合があった。
従って、従来はNTSC方式の映像信号による画面をf
lDTV方弐の映像信号による画面に嵌め込むなどして
、そのNTSC方弐の映像資源を有効に活用することが
できなかった。
lDTV方弐の映像信号による画面に嵌め込むなどして
、そのNTSC方弐の映像資源を有効に活用することが
できなかった。
本発明は斯かる点に鑑み、映像信号の圧縮や伸張などの
複雑な処理を行うことなく、豊富に蓄積されているNT
SC方式等の映像信号に基づいてHDTV方弐などのよ
り高精細な画面に対応する映像信号を生成できるように
することを目的とする。
複雑な処理を行うことなく、豊富に蓄積されているNT
SC方式等の映像信号に基づいてHDTV方弐などのよ
り高精細な画面に対応する映像信号を生成できるように
することを目的とする。
本発明による映像信号処理装置は例えば第1図に示す如
く、走査線数n本の第1のテレビジョン方式の映像信号
の供給源(2A)と、走査線数n本(m>n)の第2の
テレビジョン方式用のモニタ(16)と、その第1のテ
レビジョン方式の映像信号の同期信号に基づいて書込み
クロックを形成する書込みクロック形成回路(7)と、
その第2のテレビジョン方式の映像信号の同期信号に基
づいて読出しクロックを形成する読出しクロック形成回
路(19)と、その書込みクロックによってその第1の
テレビジョン方式の映像信号が書込まれると共にこの書
込まれた映像信号がその読出しクロックによって読出さ
れるメモリ(4A)とを備え、このメモリ(4八)から
読出された映像信号をそのモニタ(16)に供給するこ
とにより、その第1のテレビジョン方式の映像をその第
2のテレビジョン方式用のモニタ(16)の一部分に表
示するようにしたものである。
く、走査線数n本の第1のテレビジョン方式の映像信号
の供給源(2A)と、走査線数n本(m>n)の第2の
テレビジョン方式用のモニタ(16)と、その第1のテ
レビジョン方式の映像信号の同期信号に基づいて書込み
クロックを形成する書込みクロック形成回路(7)と、
その第2のテレビジョン方式の映像信号の同期信号に基
づいて読出しクロックを形成する読出しクロック形成回
路(19)と、その書込みクロックによってその第1の
テレビジョン方式の映像信号が書込まれると共にこの書
込まれた映像信号がその読出しクロックによって読出さ
れるメモリ(4A)とを備え、このメモリ(4八)から
読出された映像信号をそのモニタ(16)に供給するこ
とにより、その第1のテレビジョン方式の映像をその第
2のテレビジョン方式用のモニタ(16)の一部分に表
示するようにしたものである。
斯かる本発明によれば、その第1のテレビジョン方式の
映像信号の同期信号に基づいた書込みクロックによって
その第1のテレビジョン方式の映像信号をメモリ(4A
)に書込んだ後に、このメモリ(4八)からその第2の
テレビジョン方式の映像信号の同期信号に基づいた読出
しクロックによって映像信号を読み出すことにより、圧
縮や伸張の処理を行うことなく、その走査線数n本の第
1のテレビジョン方式の映像信号からその走査線数n本
のより高精細な第2のテレビジョン方式の映像信号が生
成される。
映像信号の同期信号に基づいた書込みクロックによって
その第1のテレビジョン方式の映像信号をメモリ(4A
)に書込んだ後に、このメモリ(4八)からその第2の
テレビジョン方式の映像信号の同期信号に基づいた読出
しクロックによって映像信号を読み出すことにより、圧
縮や伸張の処理を行うことなく、その走査線数n本の第
1のテレビジョン方式の映像信号からその走査線数n本
のより高精細な第2のテレビジョン方式の映像信号が生
成される。
従って、そのメモリ(4A)より読み出された映像信号
をモニタ(16)に供給することにより、その第1のテ
レビジョン方式の映像信号の画面がそのより高精細な第
2のテレビジョン方式用のモニタ(16)の画面の一部
に嵌め込まれた形で表示される。
をモニタ(16)に供給することにより、その第1のテ
レビジョン方式の映像信号の画面がそのより高精細な第
2のテレビジョン方式用のモニタ(16)の画面の一部
に嵌め込まれた形で表示される。
以下、本発明による映像信号処理装置の一実施例につき
第1図及び第2図を参照して説明しよう。
第1図及び第2図を参照して説明しよう。
本例はHDTV方式用のモニタの画面内にNTSC方式
の映像信号に対応する画面を多重合成する装置に本発明
を適用したものである。
の映像信号に対応する画面を多重合成する装置に本発明
を適用したものである。
第1図において、(IA)〜(ID)は夫々放送局等に
おいて慣用されているキー信号発生装置、(2A)〜(
2D)は夫々VTR,パターン信号発生装置等より成る
NTSC方式の動画の信号供給源を示し、キー信号発生
装置(IA)〜(ID)は夫々図示のパターンに対応す
るアナログのキー信号をA/D変換器(3A)〜(30
)に供給し、NTSC方式の信号供給源(2A)〜(2
0)は夫々同期して図示のパターンに対応するNTSC
方弐の映像信号をA/D変換器(3A)〜(3D)に供
給する。各A/D変換器(3A)〜(3D)は入力した
キー信号を2値のデジタル信号に変換してRA M (
5A)〜(5D)に供給すると共に、入力したNTSC
方式の映像信号をY、R−Y、B−Y分離(所謂4:2
:2規格)又はRGB分離等した後にデジタル信号に変
換してNTSC方式のフレームメモリよりなる映像信号
用RAM (VRAM) (4A) 〜(4D)ニ供給
する。これらVRAM(4A)〜(4D)は夫々デュア
ルポート型とされており、入力側及び出力側の双方から
独立にアドレスを指定して同時に書込み及び読出しがで
きる如くなされている。
おいて慣用されているキー信号発生装置、(2A)〜(
2D)は夫々VTR,パターン信号発生装置等より成る
NTSC方式の動画の信号供給源を示し、キー信号発生
装置(IA)〜(ID)は夫々図示のパターンに対応す
るアナログのキー信号をA/D変換器(3A)〜(30
)に供給し、NTSC方式の信号供給源(2A)〜(2
0)は夫々同期して図示のパターンに対応するNTSC
方弐の映像信号をA/D変換器(3A)〜(3D)に供
給する。各A/D変換器(3A)〜(3D)は入力した
キー信号を2値のデジタル信号に変換してRA M (
5A)〜(5D)に供給すると共に、入力したNTSC
方式の映像信号をY、R−Y、B−Y分離(所謂4:2
:2規格)又はRGB分離等した後にデジタル信号に変
換してNTSC方式のフレームメモリよりなる映像信号
用RAM (VRAM) (4A) 〜(4D)ニ供給
する。これらVRAM(4A)〜(4D)は夫々デュア
ルポート型とされており、入力側及び出力側の双方から
独立にアドレスを指定して同時に書込み及び読出しがで
きる如くなされている。
(6)は入力端子を示し、この入力端子(6)に信号供
給源(2A)〜(20)に共通なNTSC方弐の同期信
号を供給し、この同期信号を更にP L L (Pha
se LockedLooρ)回路(7)に供給し、こ
のPLL回路(7)においてその同期信号中の水平同期
信号を所定数に分周して周波数fwの書込みパルスWP
を生成する。
給源(2A)〜(20)に共通なNTSC方弐の同期信
号を供給し、この同期信号を更にP L L (Pha
se LockedLooρ)回路(7)に供給し、こ
のPLL回路(7)においてその同期信号中の水平同期
信号を所定数に分周して周波数fwの書込みパルスWP
を生成する。
本例では周波数f−は13.5MHz程度に設定する。
この書込みパルスWPをアドレスカウンタ(8)の係数
パルス入力端子並びにVRAM (4A)〜(4D)及
びRAM (5A)〜(5D)の夫々の書込みパルス入
力端子Wに供給する。また、アドレスカウンタ(8)は
図示省略するもNTSC方式の同期信号の内の垂直同期
信号によってリセットされた後に、書込みパルスWPを
積算計数してNTSC方式の画面に対応するxyアドレ
スを生成し、このxyアドレスを夫々VRAM (4A
)〜(40)及びRAM(5八)〜(50)の書込みア
ドレス入力端子ADWに供給する。
パルス入力端子並びにVRAM (4A)〜(4D)及
びRAM (5A)〜(5D)の夫々の書込みパルス入
力端子Wに供給する。また、アドレスカウンタ(8)は
図示省略するもNTSC方式の同期信号の内の垂直同期
信号によってリセットされた後に、書込みパルスWPを
積算計数してNTSC方式の画面に対応するxyアドレ
スを生成し、このxyアドレスを夫々VRAM (4A
)〜(40)及びRAM(5八)〜(50)の書込みア
ドレス入力端子ADWに供給する。
それらνI?AM(4A)〜(4D)より夫々読出した
デジタルの映像信号VSA−VSDをデータセレクタ(
9)の第1〜第4の入力ボートに供給する。また、(1
0)はVTRやパターン信号発生装置等より成るIID
TV方式の動画の信号供給源を示し、この信号供給源(
lO)より生成される第1図に示した画像に対応するH
DTV方式の映像信号をA/D変換器(11)に供給し
、このA/D変換器(11)はその映像信号をY。
デジタルの映像信号VSA−VSDをデータセレクタ(
9)の第1〜第4の入力ボートに供給する。また、(1
0)はVTRやパターン信号発生装置等より成るIID
TV方式の動画の信号供給源を示し、この信号供給源(
lO)より生成される第1図に示した画像に対応するH
DTV方式の映像信号をA/D変換器(11)に供給し
、このA/D変換器(11)はその映像信号をY。
R−Y、B−Y分離又はRGB分離等した後にデジタル
変換して、)IDTV方式のフレームメモリより成る映
像信号用RAM (VRAM) (12)に供給する。
変換して、)IDTV方式のフレームメモリより成る映
像信号用RAM (VRAM) (12)に供給する。
二の供給されたデジタルの映像信号は図示省略されたア
ドレスカウンタより生成されたHDTV方式の画面に対
応するXYアドレスに従って、HDTV方弐の同期信号
を分周して成る周波数74.25MHzの書込みパルス
に同期してそのVRAM(12)に書込まれる。
ドレスカウンタより生成されたHDTV方式の画面に対
応するXYアドレスに従って、HDTV方弐の同期信号
を分周して成る周波数74.25MHzの書込みパルス
に同期してそのVRAM(12)に書込まれる。
そして、このりI?AM(12)より読出されたIID
TV方式のデジタルの映像信号VSEをデータセレクタ
(9)の第5の入力ボートに供給する。
TV方式のデジタルの映像信号VSEをデータセレクタ
(9)の第5の入力ボートに供給する。
また、RAM(5^)〜(5D)より夫々読出した2値
信号より成るキー信号KA−KD(便宜上、暗部でハイ
レベル「l」、明部でローレベル「0」とする)をクロ
スバ−スイッチ(13)に供給し、このクロスバ−スイ
ッチ(13)はキー信号KA−KDを所定の順序に入れ
替えてプライオリティエンコーダ(14)に供給する。
信号より成るキー信号KA−KD(便宜上、暗部でハイ
レベル「l」、明部でローレベル「0」とする)をクロ
スバ−スイッチ(13)に供給し、このクロスバ−スイ
ッチ(13)はキー信号KA−KDを所定の順序に入れ
替えてプライオリティエンコーダ(14)に供給する。
例えばそのクロスバ−スイッチ(13)が入力されたキ
ー信号KA−KDをそのまま出力する場合には、プライ
オリティエンコーダ(14)の出力端子す。b、b2よ
り出力されるデータは第1表に示す如くなる。
ー信号KA−KDをそのまま出力する場合には、プライ
オリティエンコーダ(14)の出力端子す。b、b2よ
り出力されるデータは第1表に示す如くなる。
第1表
プライオリティエンコーダの動作
尚、第1表において「*」は値がハイレベルrlJ又は
ローレベル「0」の何れでもよいことを意味する。そし
て、プライオリティエンコーダ(14)の出力端子bo
b+ btよりデータセレクタ(9)に供給されるデ
ータに対応して、そのデータセレクタ(9)に入力され
るNTSC方式の映憚信号VSA〜VAD及びHDTV
方式の映像信号VSEの内の一つを選択してD/A変換
器(15)に供給する。プライオリティエンコーダ(1
4)の出力端子す、b’t btより供給されるデータ
に対応してそのデータセレクタ(9)にて選択される映
像信号を第1表の右欄に示す。第1表よりクロスバ−ス
イッチ(13)がキー信号KA〜KDをそのまま通過さ
せる場合には、NTSC方式の信号供給源(2A)〜(
2D)の内で最も優先度の高いものは信号供給源(2D
)であり、以下(2B)。
ローレベル「0」の何れでもよいことを意味する。そし
て、プライオリティエンコーダ(14)の出力端子bo
b+ btよりデータセレクタ(9)に供給されるデ
ータに対応して、そのデータセレクタ(9)に入力され
るNTSC方式の映憚信号VSA〜VAD及びHDTV
方式の映像信号VSEの内の一つを選択してD/A変換
器(15)に供給する。プライオリティエンコーダ(1
4)の出力端子す、b’t btより供給されるデータ
に対応してそのデータセレクタ(9)にて選択される映
像信号を第1表の右欄に示す。第1表よりクロスバ−ス
イッチ(13)がキー信号KA〜KDをそのまま通過さ
せる場合には、NTSC方式の信号供給源(2A)〜(
2D)の内で最も優先度の高いものは信号供給源(2D
)であり、以下(2B)。
(2C) 、 (2A)となることが分かる。また、そ
のクロスバ−スイッチ(13)によってキー信号KA−
KDを入れ替えることにより、その優先度を任意の順序
に設定することができる。
のクロスバ−スイッチ(13)によってキー信号KA−
KDを入れ替えることにより、その優先度を任意の順序
に設定することができる。
そのD/A変換器(15)はデータセレクタ(9)より
供給されたデジタルの映像信号をアナログの映像信号に
変換して、IIDTV方式用のモニタ(16)及びHD
TV方式の映像信号を記録できるV T R(17)に
夫々供給する。そのモニタ(16)の画面(16a)に
はli D T V方式の画面を背景として、キー信号
KA−KD及び映像信号VSA〜VSDによって生成さ
れたNTSC方式の画面が優先順位の高い順に重畳して
嵌め込まれている。
供給されたデジタルの映像信号をアナログの映像信号に
変換して、IIDTV方式用のモニタ(16)及びHD
TV方式の映像信号を記録できるV T R(17)に
夫々供給する。そのモニタ(16)の画面(16a)に
はli D T V方式の画面を背景として、キー信号
KA−KD及び映像信号VSA〜VSDによって生成さ
れたNTSC方式の画面が優先順位の高い順に重畳して
嵌め込まれている。
本例ではVRAM (4A)及びRA M (5A)は
夫々共通のアドレスであるxyAアドレスよりデータの
読出しを行い、以下、VRAM (4B)及びRAM(
5B)、 VRAM(4C)及びRA M (5C)並
びニVRAM(40)及びRA M <50)について
は夫々共通にxylアドレス+X)’cアドレス及びx
y、アドレスよりデータの読出しを行う。これらxyA
7ドレス〜xyDアドレスの生成方法を説明するに、(
18)は入力端子を示し、この入力端子(18)に外部
よりHDTV方式の同期信号を供給し、この同期信号を
PLL回路(19)にて所定の数に分周して周波数fR
の読出しパルスRPを生成する。本例では周波数f+t
は+1 D T V方式のデジタル信号の規格値である
74.25MHzに設定する。
夫々共通のアドレスであるxyAアドレスよりデータの
読出しを行い、以下、VRAM (4B)及びRAM(
5B)、 VRAM(4C)及びRA M (5C)並
びニVRAM(40)及びRA M <50)について
は夫々共通にxylアドレス+X)’cアドレス及びx
y、アドレスよりデータの読出しを行う。これらxyA
7ドレス〜xyDアドレスの生成方法を説明するに、(
18)は入力端子を示し、この入力端子(18)に外部
よりHDTV方式の同期信号を供給し、この同期信号を
PLL回路(19)にて所定の数に分周して周波数fR
の読出しパルスRPを生成する。本例では周波数f+t
は+1 D T V方式のデジタル信号の規格値である
74.25MHzに設定する。
また、(20)はアドレスカウンタ、(21八)〜(2
10)は夫々読出しアドレスカウンタを示し、HDTV
方式の同期信号中の垂直同期信号をアドレスカウンタ(
20)のリセット端子R及び読出しアドレスカウンタ(
21A)〜(21B)に夫々供給し、PLL回路(19
)にて生成される周波数fRの読出しパルスRPをアド
レスカウンタ(20)の計数パルス入力端子CK及び読
出しアドレスカウンタ(21A)〜(210)に夫々供
給する。また、その周波数f+tの読出しパルスRPを
VRAM (4A)〜(4D)及びRA M (5A)
〜(5D)の夫々の読出しパルス入力端子Rに共通に供
給する。
10)は夫々読出しアドレスカウンタを示し、HDTV
方式の同期信号中の垂直同期信号をアドレスカウンタ(
20)のリセット端子R及び読出しアドレスカウンタ(
21A)〜(21B)に夫々供給し、PLL回路(19
)にて生成される周波数fRの読出しパルスRPをアド
レスカウンタ(20)の計数パルス入力端子CK及び読
出しアドレスカウンタ(21A)〜(210)に夫々供
給する。また、その周波数f+tの読出しパルスRPを
VRAM (4A)〜(4D)及びRA M (5A)
〜(5D)の夫々の読出しパルス入力端子Rに共通に供
給する。
アドレスカウンタ(20)はIIDTVHDTV方式た
画面(16a)における各画素の座標に相当するXYア
ドレスを生成して読出しアドレスカウンタ(2LA)〜
(210)に夫々供給し、これら読出しアドレスカウン
タ(21^)〜(210)は夫々NTSC方弐に基づい
た画面(2^)〜(2D)における各画素の座標に相当
するXyアドレス(第2図参照)であるxy^アドレス
〜xyDアドレスを生成して、VRAM (4A) 〜
(4D)の読出しアドレス入力端子ADHに供給する。
画面(16a)における各画素の座標に相当するXYア
ドレスを生成して読出しアドレスカウンタ(2LA)〜
(210)に夫々供給し、これら読出しアドレスカウン
タ(21^)〜(210)は夫々NTSC方弐に基づい
た画面(2^)〜(2D)における各画素の座標に相当
するXyアドレス(第2図参照)であるxy^アドレス
〜xyDアドレスを生成して、VRAM (4A) 〜
(4D)の読出しアドレス入力端子ADHに供給する。
尚、符号(2^)〜(2D)は夫々NTSC方式の信号
供給源としても、またこれらの信号供給源より供給され
る映像信号に夫々対応した画面としても用いている。ま
た、VRAM (4A)〜(4B)の読出しアドレス入
力端子ADHを夫々RA M (5A)〜(5D)の読
出しアドレス入力端子に接続し、VRAM (4A)〜
(4B)は夫々RA M (5A)〜(5D)と対をな
して読み出す如(なす。
供給源としても、またこれらの信号供給源より供給され
る映像信号に夫々対応した画面としても用いている。ま
た、VRAM (4A)〜(4B)の読出しアドレス入
力端子ADHを夫々RA M (5A)〜(5D)の読
出しアドレス入力端子に接続し、VRAM (4A)〜
(4B)は夫々RA M (5A)〜(5D)と対をな
して読み出す如(なす。
読出しアドレスカウンタ(21A)〜(210)は夫々
同一構成となし、その内の読出しアドレスカウンタ(2
1A)において、(22)はXレジスタ、(23)はX
レジスタを示し、これらレジスタ(22)及び(23)
にはホストコンピュータ(28)より夫々自然数より成
る座標値X、及びYlを設定する。また、(24)はア
ドレスコンパレータ、(25)はXアドレスカウンタ、
(26)はXアドレスカウンタ、(27)はアンドゲー
トを示し、そのアドレスコンパレータ(24)は制御信
号J1及びJ2を夫々Xアドレスカウンタ(25)及び
Xアドレスカウンタ(26)のスタートパルス入力端子
に供給し、これらXアドレスカウンタ(25)及びXア
ドレスカウンタ(26)の夫々のリセット端子Rにはl
1DTV方式の同期信号の垂直同期信号を供給し、この
Xアドレスカウンタ(25)の計数パルス入力端子CK
にはPLL回路(19)にて生成される読出しパルスR
Pを供給し、このXアドレスカウンタ(25)の桁上信
号出力端子CARRYをyアドレスカランタフ26)の
計数パルス入力端子CKに接続する。また、Xアドレス
カウンタ(25)及びXアドレスカウンタ(26)は夫
々計数動作中にハイレベル「1」となる制御信号J3及
びJ4をアントゲ−) (27)に供給し、このアンド
ゲート(27)の出力端子をVRAM (4A)及びR
A M (5A) (7)夫々ノチップ選択端子CEに
接続する。
同一構成となし、その内の読出しアドレスカウンタ(2
1A)において、(22)はXレジスタ、(23)はX
レジスタを示し、これらレジスタ(22)及び(23)
にはホストコンピュータ(28)より夫々自然数より成
る座標値X、及びYlを設定する。また、(24)はア
ドレスコンパレータ、(25)はXアドレスカウンタ、
(26)はXアドレスカウンタ、(27)はアンドゲー
トを示し、そのアドレスコンパレータ(24)は制御信
号J1及びJ2を夫々Xアドレスカウンタ(25)及び
Xアドレスカウンタ(26)のスタートパルス入力端子
に供給し、これらXアドレスカウンタ(25)及びXア
ドレスカウンタ(26)の夫々のリセット端子Rにはl
1DTV方式の同期信号の垂直同期信号を供給し、この
Xアドレスカウンタ(25)の計数パルス入力端子CK
にはPLL回路(19)にて生成される読出しパルスR
Pを供給し、このXアドレスカウンタ(25)の桁上信
号出力端子CARRYをyアドレスカランタフ26)の
計数パルス入力端子CKに接続する。また、Xアドレス
カウンタ(25)及びXアドレスカウンタ(26)は夫
々計数動作中にハイレベル「1」となる制御信号J3及
びJ4をアントゲ−) (27)に供給し、このアンド
ゲート(27)の出力端子をVRAM (4A)及びR
A M (5A) (7)夫々ノチップ選択端子CEに
接続する。
その読出しアドレスカウンタ(21A)において、アド
レスカウンタ(20)より供給され2個の座標値より成
るXYアドレスがXレジスタ(22)の座標値X1及び
Xレジスタ(23)の座標値Y、に夫々同時に合致する
と、アドレスコンパレータ(24)は制御信号Jl及び
J2を夫々ハイレベル「1」に設定してXアドレスカウ
ンタ(25)及びXアドレスカウンタ(26)の計数動
作を開始させる。この場合、Xアドレスカウンタ(25
)及びXアドレスカウンタ(26)は夫々制御信号J3
及びJ4をハイレベル「1」に設定してVRAM(4A
)及びRA M (5八)の読出し動作を可能にすると
共に、これらXアドレスカウンタ(25)及びXアドレ
スカウンタ(26)の夫々の計数値の対より成るxyA
アドレスがそれらVRAM (4A)及びRA M (
5A)の読出しアドレスとなる。
レスカウンタ(20)より供給され2個の座標値より成
るXYアドレスがXレジスタ(22)の座標値X1及び
Xレジスタ(23)の座標値Y、に夫々同時に合致する
と、アドレスコンパレータ(24)は制御信号Jl及び
J2を夫々ハイレベル「1」に設定してXアドレスカウ
ンタ(25)及びXアドレスカウンタ(26)の計数動
作を開始させる。この場合、Xアドレスカウンタ(25
)及びXアドレスカウンタ(26)は夫々制御信号J3
及びJ4をハイレベル「1」に設定してVRAM(4A
)及びRA M (5八)の読出し動作を可能にすると
共に、これらXアドレスカウンタ(25)及びXアドレ
スカウンタ(26)の夫々の計数値の対より成るxyA
アドレスがそれらVRAM (4A)及びRA M (
5A)の読出しアドレスとなる。
同様に、読出しアドレスカウンタ(21B) 、 (2
1C)及び(210)はXYアドレスが夫々予め設定さ
れている座標値(Xg、Yg) 、(X3.Yl)及び
(X4゜Y、)に合致したときに、内部のXアドレスカ
ウンタ及びXアドレスカウンタの計数動作を開始させて
、これらXアドレスカウンタの計数値及びXアドレスカ
ウンタの計数値より成るX)’lアドレス+X)’cア
ドレス及びxyDアドレスを夫々VRAM(4B) 、
VRAM (4C)及びVRAM (4D) (7)
読出しアドレス入力端子ADRに供給する。尚、VRA
M (4B) 〜(4D)及びRA M (5B)〜(
5D)についてはチップ選択端子CEは省略する。また
、(28)はホストコンピュータを示し、このホストコ
ンピュータ(28)はオペレータからの指示に応じて、
クロスバ−スイッチ(13)の切換え、読出しアドレス
カウンタ(21^)〜(210)に対する夫々の座標値
(X、、Y、)〜(X、、Y、)の設定等を行う。
1C)及び(210)はXYアドレスが夫々予め設定さ
れている座標値(Xg、Yg) 、(X3.Yl)及び
(X4゜Y、)に合致したときに、内部のXアドレスカ
ウンタ及びXアドレスカウンタの計数動作を開始させて
、これらXアドレスカウンタの計数値及びXアドレスカ
ウンタの計数値より成るX)’lアドレス+X)’cア
ドレス及びxyDアドレスを夫々VRAM(4B) 、
VRAM (4C)及びVRAM (4D) (7)
読出しアドレス入力端子ADRに供給する。尚、VRA
M (4B) 〜(4D)及びRA M (5B)〜(
5D)についてはチップ選択端子CEは省略する。また
、(28)はホストコンピュータを示し、このホストコ
ンピュータ(28)はオペレータからの指示に応じて、
クロスバ−スイッチ(13)の切換え、読出しアドレス
カウンタ(21^)〜(210)に対する夫々の座標値
(X、、Y、)〜(X、、Y、)の設定等を行う。
本例の動作につき第2図を参照して説明するに、簡単の
ためNTSC方式〇′信号供給源(2C)の画面をキー
信号発生装置(IC)よりのキー信号で制限して、HD
TV方式の画面(16a)内にIIDTV方式の映像を
背景として嵌め込むと仮定する。この場合、NTSC方
式の走査線数は525本、 IIDTV方式の走査線数
は1125本であるため、NTSC方式の画面(IC)
及び(2C)は帰線区間を含めて夫々垂直方向(X方向
)に525ライン、水平方向(X方向)にNドツトに分
割され、HDTv方弐の画面(16a)は帰線区間を含
めて垂直方向(Y方向)に1125ライン、水平方向(
X方向)にMドツトに分割される。書込みパルス信号W
Pの周波数はf w (=13.5Ml&) 、読出し
パルス信号RPの周波数はf R(=74.25MHz
)であり、フレーム周波数は共に30Hzであるため、
となる。
ためNTSC方式〇′信号供給源(2C)の画面をキー
信号発生装置(IC)よりのキー信号で制限して、HD
TV方式の画面(16a)内にIIDTV方式の映像を
背景として嵌め込むと仮定する。この場合、NTSC方
式の走査線数は525本、 IIDTV方式の走査線数
は1125本であるため、NTSC方式の画面(IC)
及び(2C)は帰線区間を含めて夫々垂直方向(X方向
)に525ライン、水平方向(X方向)にNドツトに分
割され、HDTv方弐の画面(16a)は帰線区間を含
めて垂直方向(Y方向)に1125ライン、水平方向(
X方向)にMドツトに分割される。書込みパルス信号W
Pの周波数はf w (=13.5Ml&) 、読出し
パルス信号RPの周波数はf R(=74.25MHz
)であり、フレーム周波数は共に30Hzであるため、
となる。
そして、読出しアドレスカウンタ(21C)はXYアド
レスがX=X、、Y=Y、となったときからVRAM(
4C)及びRA M (5C)の読出しを始めるので、
第2図に示す如く、HD T V方式の画面(16a)
において座標が(X3.Yl)の位置からNTSC方式
の画面(2C)に対応する同じ分解能の縮小画面(2C
Y)が嵌め込まれる。但し、そのNTSC方式の画面(
2C)はキー信号による輪郭(29)によって区切られ
ているので、実際に嵌め込まれるのは、そのキー信号に
よる輪郭(29)に対応する縮小画面(29Y)に囲ま
れた部分だけである。
レスがX=X、、Y=Y、となったときからVRAM(
4C)及びRA M (5C)の読出しを始めるので、
第2図に示す如く、HD T V方式の画面(16a)
において座標が(X3.Yl)の位置からNTSC方式
の画面(2C)に対応する同じ分解能の縮小画面(2C
Y)が嵌め込まれる。但し、そのNTSC方式の画面(
2C)はキー信号による輪郭(29)によって区切られ
ているので、実際に嵌め込まれるのは、そのキー信号に
よる輪郭(29)に対応する縮小画面(29Y)に囲ま
れた部分だけである。
このように本例によれば、圧縮や伸張をすることなく、
HDTV方式の画面中の任意の位置からNTSC方式の
画面を嵌め込むことができると共に、元のNTSC方式
の画面と同じ分解能の画面をそのまま嵌め込める利益が
ある。
HDTV方式の画面中の任意の位置からNTSC方式の
画面を嵌め込むことができると共に、元のNTSC方式
の画面と同じ分解能の画面をそのまま嵌め込める利益が
ある。
また、第1図においてクロスバ−スイッチ(13)をス
ルー状態として4個のNTSC方式の信号供給源(2A
)〜(2D)を動作させた場合には、FIDTν方弐の
モニタ(16)の画面(16a)には第1図に示すよう
に、HD T V方式の画像を背景として4個のNTS
C方式の画面が重畳して嵌め込まれる。この場合、本例
においてはプライオリティエンコーダ(14)を使用し
て信号供給源(2A)〜(20)の優先順位を設定して
いるので、NTSC方式の画面が重なる部分では優先順
位の高い画面が映出されて画質が劣化しない利益がある
。また、クロスバ−スイッチ(13)を使用してキー信
号KA−KDを入れ替えることによりその優先順位を容
易に変更できる利益がある。
ルー状態として4個のNTSC方式の信号供給源(2A
)〜(2D)を動作させた場合には、FIDTν方弐の
モニタ(16)の画面(16a)には第1図に示すよう
に、HD T V方式の画像を背景として4個のNTS
C方式の画面が重畳して嵌め込まれる。この場合、本例
においてはプライオリティエンコーダ(14)を使用し
て信号供給源(2A)〜(20)の優先順位を設定して
いるので、NTSC方式の画面が重なる部分では優先順
位の高い画面が映出されて画質が劣化しない利益がある
。また、クロスバ−スイッチ(13)を使用してキー信
号KA−KDを入れ替えることによりその優先順位を容
易に変更できる利益がある。
次に、第3図を参照して一般に水平走査線数がalの映
像信号の画面(30)を水平走査線数がa2(at>a
t)の映像信号の画面(31)に嵌め込む場合であり、
かつその画面(30)のアスペクト比(Wl;L、)と
その画面(31)のアクペクト比(W、:t、2)とが
異なる場合について考察する。この場合、画面(30)
に対応する映像信号をビデオ信号用RAM(VRAM)
ヘ書込み周波数fwで書込み、そのVI’lAMから
は読出し周波数faで映像信号を読出すとして、フレー
ム周波数は共通に30Hzであるとすると、画面(30
)は水平方向にす、ドツトに分割され、画面(31)は
水平方向にbgドツトに分割される。但し、bl及びb
2は夫々次式で表わされる。
像信号の画面(30)を水平走査線数がa2(at>a
t)の映像信号の画面(31)に嵌め込む場合であり、
かつその画面(30)のアスペクト比(Wl;L、)と
その画面(31)のアクペクト比(W、:t、2)とが
異なる場合について考察する。この場合、画面(30)
に対応する映像信号をビデオ信号用RAM(VRAM)
ヘ書込み周波数fwで書込み、そのVI’lAMから
は読出し周波数faで映像信号を読出すとして、フレー
ム周波数は共通に30Hzであるとすると、画面(30
)は水平方向にす、ドツトに分割され、画面(31)は
水平方向にbgドツトに分割される。但し、bl及びb
2は夫々次式で表わされる。
b r = f w/ (30a +) ”
” (3)b != f a/(30a z)
・・・・(4)そして、画面(30)のモニタ上
での大きさをWlX L l +画面(30)のモニタ
上での1画素(30a)の大きさをc、Xd、として、
画面(31)のモニタ上での大きさをwzxLz+画面
(31)のモニタ上での1画素(31a)の大きさをC
!×d!とすると、式(1)、 (2)を用いて c+/d+=(Wt/a+)/(L+/b+)−Wl
f w/ (30L + a +”) ” ・・(5
)Cz/ d z=(Wg/ a z)/ (L z/
b z)=Wzfa/(30Lgaz”) ・・・
−(6)が成立する。一般に画面(30)に対応する画
面(30Y)を画面(31)に嵌め込むには、嵌め込ん
だ後のアスペクト比が変化しないようにする必要がある
。これは、画面(30)の中の円(32)は画面(31
)の中でも円(32Y)になることを意味する。そのア
ク、ペクト比が変化すると、画面(30Y)は(30Z
)のように、また、円(32Y)は楕円(32Z)のよ
うに変形してしまうため、嵌め込まれた画像が不自然な
ものとなる。
” (3)b != f a/(30a z)
・・・・(4)そして、画面(30)のモニタ上
での大きさをWlX L l +画面(30)のモニタ
上での1画素(30a)の大きさをc、Xd、として、
画面(31)のモニタ上での大きさをwzxLz+画面
(31)のモニタ上での1画素(31a)の大きさをC
!×d!とすると、式(1)、 (2)を用いて c+/d+=(Wt/a+)/(L+/b+)−Wl
f w/ (30L + a +”) ” ・・(5
)Cz/ d z=(Wg/ a z)/ (L z/
b z)=Wzfa/(30Lgaz”) ・・・
−(6)が成立する。一般に画面(30)に対応する画
面(30Y)を画面(31)に嵌め込むには、嵌め込ん
だ後のアスペクト比が変化しないようにする必要がある
。これは、画面(30)の中の円(32)は画面(31
)の中でも円(32Y)になることを意味する。そのア
ク、ペクト比が変化すると、画面(30Y)は(30Z
)のように、また、円(32Y)は楕円(32Z)のよ
うに変形してしまうため、嵌め込まれた画像が不自然な
ものとなる。
そのアクペクト比を一定にするには、画面(30)の一
画素(30a)のアスペクト比(cl : dt)と画
面(31)の一画素(31a)のアクペクト比(ci:
dg)とが合致すればよい。即ち、 c l/ d t= c z/ d ! ”
”(7)が成立すればよいので、20式(7)に式(
5)及び式(6)を代入することにより f w−f +1(Wz/ L2)(Ll/W+)(a
I”/ a zす・・・・(8) が求まり、この弐(8)が嵌め込まれた画像のアスペク
ト比を一定に維持するための条件式となる。弐(8)に
おいて書込みパルスの周波数f−以外は一般に規格化さ
れているので、式(8)に従って書込みパルスの周波数
f−を調整すればよい。
画素(30a)のアスペクト比(cl : dt)と画
面(31)の一画素(31a)のアクペクト比(ci:
dg)とが合致すればよい。即ち、 c l/ d t= c z/ d ! ”
”(7)が成立すればよいので、20式(7)に式(
5)及び式(6)を代入することにより f w−f +1(Wz/ L2)(Ll/W+)(a
I”/ a zす・・・・(8) が求まり、この弐(8)が嵌め込まれた画像のアスペク
ト比を一定に維持するための条件式となる。弐(8)に
おいて書込みパルスの周波数f−以外は一般に規格化さ
れているので、式(8)に従って書込みパルスの周波数
f−を調整すればよい。
尚、本発明は上述実施例に限定されず、例えばPAL方
式の画面をIIDTV方式の画面に嵌め込むなど本発明
の要旨を逸脱しない範囲で種々の構成を採り得ることは
勿論である。
式の画面をIIDTV方式の画面に嵌め込むなど本発明
の要旨を逸脱しない範囲で種々の構成を採り得ることは
勿論である。
本発明によれば、所定のメモリを介するだけで特別な圧
縮や伸張の処理を行うことなく、走査線数n本の第1の
テレビジョン方式の映像信号から走査線数m本(m>n
)の第2のテレビジョン方式の映像信号が容易に生成さ
れる利益がある。
縮や伸張の処理を行うことなく、走査線数n本の第1の
テレビジョン方式の映像信号から走査線数m本(m>n
)の第2のテレビジョン方式の映像信号が容易に生成さ
れる利益がある。
これによって、映像信号の圧縮や伸張などの複雑な処理
を行うことなく、例えば豊富に蓄積されているNTSC
方弐等2の映像信号に対応する画面を11DTV方式等
のより高精細な画面の一部に嵌め込んで利用することが
できる。
を行うことなく、例えば豊富に蓄積されているNTSC
方弐等2の映像信号に対応する画面を11DTV方式等
のより高精細な画面の一部に嵌め込んで利用することが
できる。
第1図は本発明による映像信号処理装置の一実施例を示
す構成図、第2図は実施例の画像の合成方法の説明に供
する線図、第3図は本発明を一般化した場合の説明に供
する線図である。 (2A)〜(2D)は夫々NTSC方式の信号供給源、
(4A)〜(4D)は夫々NTSC方式用のビデオ信号
用RAM(VRAM) 、(7)はPLL回路、(9)
はデータセレクタ、(lO)はII D T V方式の
信号供給源、(12)はIIDTV方式用(7) VR
AM、(16)はHDTV方式用ノモニタ、(19)は
PLL回路である。
す構成図、第2図は実施例の画像の合成方法の説明に供
する線図、第3図は本発明を一般化した場合の説明に供
する線図である。 (2A)〜(2D)は夫々NTSC方式の信号供給源、
(4A)〜(4D)は夫々NTSC方式用のビデオ信号
用RAM(VRAM) 、(7)はPLL回路、(9)
はデータセレクタ、(lO)はII D T V方式の
信号供給源、(12)はIIDTV方式用(7) VR
AM、(16)はHDTV方式用ノモニタ、(19)は
PLL回路である。
Claims (1)
- 走査線数n本の第1のテレビジョン方式の映像信号の供
給源と、走査線数m本(m>n)の第2のテレビジョン
方式用のモニタと、上記第1のテレビジョン方式の映像
信号の同期信号に基づいて書込みクロックを形成する書
込みクロック形成回路と、上記第2のテレビジョン方式
の映像信号の同期信号に基づいて読出しクロックを形成
する読出しクロック形成回路と、上記書込みクロックに
よって上記第1のテレビジョン方式の映像信号が書込ま
れると共に該書込まれた映像信号が上記読出しクロック
によって読出されるメモリとを備え、該メモリから読出
された映像信号を上記モニタに供給することにより、上
記第1のテレビジョン方式の映像を上記第2のテレビジ
ョン方式用のモニタの一部分に表示するようにしたこと
を特徴とする映像信号処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1073274A JPH02250579A (ja) | 1989-03-24 | 1989-03-24 | 映像信号処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1073274A JPH02250579A (ja) | 1989-03-24 | 1989-03-24 | 映像信号処理装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02250579A true JPH02250579A (ja) | 1990-10-08 |
Family
ID=13513413
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1073274A Pending JPH02250579A (ja) | 1989-03-24 | 1989-03-24 | 映像信号処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02250579A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5144445A (en) * | 1989-12-26 | 1992-09-01 | Sanyo Electric Co., Ltd. | Solid-state image pickup apparatus having a plurality of photoelectric transducers arranged in a matrix |
-
1989
- 1989-03-24 JP JP1073274A patent/JPH02250579A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5144445A (en) * | 1989-12-26 | 1992-09-01 | Sanyo Electric Co., Ltd. | Solid-state image pickup apparatus having a plurality of photoelectric transducers arranged in a matrix |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5838389A (en) | Apparatus and method for updating a CLUT during horizontal blanking | |
US4148070A (en) | Video processing system | |
JP2656737B2 (ja) | ビデオ情報を処理するためのデータ処理装置 | |
US6191772B1 (en) | Resolution enhancement for video display using multi-line interpolation | |
JPH0934426A (ja) | 映像表示方法 | |
JPS62142476A (ja) | テレビジョン受像機 | |
KR950009698B1 (ko) | 엔티에스씨/에치디티브이(ntsc/hdtvm) 듀얼 리시버의 라인 트리플러 | |
CA2105131C (en) | Image processing apparatus | |
CA2321409C (en) | Picture frame generating circuit and digital television system using the same | |
JPH02250579A (ja) | 映像信号処理装置 | |
JPS61214878A (ja) | 画像表示装置 | |
WO1994010677A1 (en) | Method and apparatus for updating a clut during horizontal blanking | |
JP2687346B2 (ja) | 映像処理方法 | |
KR100208374B1 (ko) | 영상신호처리 시스템에서 유효화면크기 가변회로 | |
JP2820068B2 (ja) | 画像データ合成表示装置 | |
JPH0470797A (ja) | 画像信号合成装置 | |
US5485218A (en) | Image processor for producing even field video data based on odd field video data | |
JP3562050B2 (ja) | 映像処理方法およびコンピュータシステム | |
JP2781924B2 (ja) | スーパーインポーズ装置 | |
JP3273808B2 (ja) | テストパターン発生装置 | |
JPH0727506Y2 (ja) | 画像重畳装置 | |
JPH03167595A (ja) | 映像重畳装置 | |
JPH0370288A (ja) | スキャンコンバータ | |
JPH07320037A (ja) | 映像データ転送装置 | |
JPH02222029A (ja) | 動画・静止画表示装置 |