JPH02154294A - リモートディスプレイシステム - Google Patents

リモートディスプレイシステム

Info

Publication number
JPH02154294A
JPH02154294A JP63309552A JP30955288A JPH02154294A JP H02154294 A JPH02154294 A JP H02154294A JP 63309552 A JP63309552 A JP 63309552A JP 30955288 A JP30955288 A JP 30955288A JP H02154294 A JPH02154294 A JP H02154294A
Authority
JP
Japan
Prior art keywords
display
pattern
fixed
display data
phase shift
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63309552A
Other languages
English (en)
Inventor
Eiji Magoori
馬郡 英治
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP63309552A priority Critical patent/JPH02154294A/ja
Publication of JPH02154294A publication Critical patent/JPH02154294A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 1丘欠ヱ 本発明はリモートディスプレイシステムに関し、特に情
報処理装置においてマスタ装置の表示内容をスレーブ装
置へも表示するように構成されたリモートディスプレイ
システムに間する。
良エユl 従来、この種のリモートディスプレイシステムでは、マ
スタ装置からスレーブ装置に対して表示データを伝送す
る場合、この表示データに何の補正も加えずに送出する
ようになっているので、各サイト毎に表示データの補正
を行う必要がある。
また、表示データのダイナミックな位相ずれに対しても
同等補正ができないという、欠点かある。
凡匪座l追 本発明の目的は、表示データの補正を可能としてダイナ
ミックな位相ずれに対して補正を行うようにしたリモー
トディスプレイシステムを提供することである。
i匪二旦蔦 本発明によれば、夫々が表示装置を有するマスタ装置及
びスレーブ装置を含み、前記マスタ装置の表示データを
前記スレーブ装置へ伝送してスレーブ装置の表示装置へ
これを表示させるようにしたリモートディスプレイシス
テムであって、前記マスタ装置は、前記表示データの固
定表示データパターンと同一の固定パターンを設定する
固定パターン設定手段と、この固定パターンと前記固定
表示データパターンとを比較して位相ずれを検出する位
相ずれ検出手段と、この検出結果に応じて前記スレーブ
装置へ伝送する表示データのビットのずれを補正する補
正手段とを含むことを特徴とするリモートディスプレイ
システムが得られる。
更に本発明によれば、夫々が表示装置を有するマスタ装
置及びスレーブ装置を含み、前記マスタ装置の表示デー
タを前記スレーブ装置へ伝送してスレーブ装置の表示装
置へこれを表示させるようにしたリモートディスプレイ
システムであって、前記スレーブ装置は、前記マスタ装
置から伝送された表示データの固定表示データパターン
と同一の固定パターンを設定する固定パターン設定手段
と、この固定パターンと前記固定表示データパターンと
を比較して位相ずれを検出する位相ずれ検出手段と、こ
の検出結果に応じて前記表示装置に表示する表示データ
のビットのずれを補正する補正手段とを含むことを特徴
とするリモートディスプレイシステムが得られる。
X崖ヱ 以下に本発明の実施例を図面を参照して説明する。
第1図は本発明の実施例のシステムブロック図である0
図において、マスタ装置1の表示データがスレーブ装!
2及び3へ夫々伝送されて表示されるシステムとなって
いる。
通常はマスタ装置l内では、マスタ装置表示制御回路1
1により表示されるべきデータが直列に変換されラスタ
スキャン型CRT12へ送られ、第2図のCRT12上
の表示イメージに示す様に表示される。
マスタ装置表示制御回路11の出力を表示データの直列
−並列変換回路14を通して傍受し、並列に変換した後
のデータをアドレスカウンタ13の指定するメモリ17
へ書込む。
画面1枚−61−の表示データを上記の手順でメモリ回
路17に取込んだ後、インタフェース回路20を介して
スレーブ装置2.3へ送出する。
スレーブ装置では、インタフェース21を介して取込ん
だ表示データを一旦メモリ回路22へ記憶し、スレーブ
装置表示制御回路23によりラスタスキャン型CRT2
4に合致する形に変形させマスタ装置と同一の表示を再
現させる0以上が動作の概略である。
ここで、マスタ装置表示制御回路11の動作が何等かの
理由で同期信号とずれると、メモリ回路17に書込まれ
るデータにずれが生じ、結果としてスレーブ装置の表示
が乱れることになる。
そこで、CRTの表示で常に固定的に表示されているデ
ータを利用して以下の方法でデータのずれを検出し補正
する。第3図の固定表示パターンは常時表示されている
ことを利用するものであり、このパターンの最左端の8
ビツトも固定パターンであり、同時にメモリ回路17の
格納されるべきアドレスカウンタ13の値も一定である
外部から固定パターン設定回路15に固定表示パターン
の最左端8ビツトと同一の値を設定し、アドレスカウン
タ13の値が同データがメモリ回路17に格納されるべ
きアドレスを指示した時、両データを位相ずれ検出回路
18で比較すれば、容易に何ビット前/後へずれている
かを知ることが可能になる6次に、このデータずれに相
当するビット分だけ位相ずれ補正回路19にて補正すれ
ば、スレーブ装置における表示は正常なものとなるので
ある。
第4図は本発明の別の実施例を示すシステムブロック図
であり、第1図と同等部分は同一符号により示している
0本例では、スレーブ装置内に表示データの位相ずれ検
出機能及び補正機能を付加したものである マスタ装置1ではマスタ装置表示制御回路11の出力を
傍受し、表示データの直列−並列変換回路14を通して
1画面分の表示データをメモリ回路17に書込んだ後、
インタフェース回路20を通してスレーブ装置2へ伝送
する。
一方スレープ装置2では、インタフェース回路21を経
由してメモリ回路22へ表示データを蓄え、あらためて
前記データを読出しスレーブ装置表示制御回路23によ
りラスクスキャン型CRT24に合致する形に変形させ
マスタ装置と同一の表示を再現させる。
ここで、マスタ装置表示i!/制御回路11の動作が同
等かの埋山で同期信号とずれると、メモリ回路17に書
込まれるデータにずれが生じ、結果としてスレーブ装置
の表示が乱れることになる。
そこで、外部から固定パターン設定回路15に固定表示
パターンの最左f4A8ビットと同一の値を設定し、ア
ドレスカウンタ13の値が同データがメモリ回路22に
格納されるべきアドレスを指示した時、両データを位相
ずれ検出口1i18で比較すれば、容易に何ビット前/
後へずれているが知ることができる。よって、位相ずれ
補正回IM19にてこのデータずれに相当するビット分
だけ位相補正し、CRT24への表示データとするので
ある。
及曹眩と例里 叙上の如く、本発明によれば、固定表示パターンを予め
設定した固定パターンと比較して位相ずれを検出し、そ
の結果により表示データの位相補正を行うようなフィー
ドバック系を採用しているので、スレーブ装置での表示
が常に正しくなるという効果がある。
【図面の簡単な説明】
第1図は本発明の実施例のシステムブロック図、第2図
はCRT上の表示データとメモリとの関係を示す図、第
3図はCRT上の固定表示パターンの例を示す図、第4
図は本発明の別の実施例を示すシステムブロック図であ
る。 主要部分の符号の説明 1・・・・・・マスタ装置 2.3・・・・・・スレーブ装置 14.24・・・・・・CRT装置 15・・・・・・固定パターン設定回路18・・・・・
・位相ずれ検出回路 19・・・・・・位相ずれ補正回路 第1図

Claims (2)

    【特許請求の範囲】
  1. (1)夫々が表示装置を有するマスタ装置及びスレーブ
    装置を含み、前記マスタ装置の表示データを前記スレー
    ブ装置へ伝送してスレーブ装置の表示装置へこれを表示
    させるようにしたリモートディスプレイシステムであっ
    て、前記マスタ装置は、前記表示データの固定表示デー
    タパターンと同一の固定パターンを設定する固定パター
    ン設定手段と、この固定パターンと前記固定表示データ
    パターンとを比較して位相ずれを検出する位相ずれ検出
    手段と、この検出結果に応じて前記スレーブ装置へ伝送
    する表示データのビットのずれを補正する補正手段とを
    含むことを特徴とするリモートディスプレイシステム。
  2. (2)夫々が表示装置を有するマスタ装置及びスレーブ
    装置を含み、前記マスタ装置の表示データを前記スレー
    ブ装置へ伝送してスレーブ装置の表示装置へこれを表示
    させるようにしたリモートディスプレイシステムであっ
    て、前記スレーブ装置は、前記マスタ装置から伝送され
    た表示データの固定表示データパターンと同一の固定パ
    ターンを設定する固定パターン設定手段と、この固定パ
    ターンと前記固定表示データパターンとを比較して位相
    ずれを検出する位相ずれ検出手段と、この検出結果に応
    じて前記表示装置に表示する表示データのビットのずれ
    を補正する補正手段とを含むことを特徴とするリモート
    ディスプレイシステム。
JP63309552A 1988-12-07 1988-12-07 リモートディスプレイシステム Pending JPH02154294A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63309552A JPH02154294A (ja) 1988-12-07 1988-12-07 リモートディスプレイシステム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63309552A JPH02154294A (ja) 1988-12-07 1988-12-07 リモートディスプレイシステム

Publications (1)

Publication Number Publication Date
JPH02154294A true JPH02154294A (ja) 1990-06-13

Family

ID=17994388

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63309552A Pending JPH02154294A (ja) 1988-12-07 1988-12-07 リモートディスプレイシステム

Country Status (1)

Country Link
JP (1) JPH02154294A (ja)

Similar Documents

Publication Publication Date Title
US6055248A (en) Transmission frame format converter circuit
JPH02154294A (ja) リモートディスプレイシステム
US5157696A (en) Digital signal time difference correcting circuit
JPH08102729A (ja) クロックタイミング自動調整方法およびクロックタイミング自動調整装置
US4885750A (en) Method and apparatus for error correction
JPH09212142A (ja) 表示制御装置
JP3116968B2 (ja) ディジタル映像信号処理装置
JP2921685B2 (ja) 画データ補正装置
JP2906850B2 (ja) 時分割形スイッチ監視回路
JP2989980B2 (ja) 同期引込方法とその装置
JPS5972845A (ja) 非同期式デ−タ受信回路
JPS61272787A (ja) 画像表示装置の表示制御回路
JPH1185118A (ja) ビデオオーバーレイ装置
JPH11288260A (ja) ビデオ信号重畳表示装置
KR940010429B1 (ko) 동기신호 발생장치
JPH05164823A (ja) 検査回路
JPS63172357A (ja) 自己診断回路
JPH0563691A (ja) マルチフレーム同期回路の制御方式
JPH05167956A (ja) 画面表示装置
JPH02192367A (ja) フレームシンクロナイザ
JPH07193561A (ja) フォーマット同期処理方式及び装置
JPS631589B2 (ja)
JPH023220B2 (ja)
JPH02298160A (ja) イメージスキャナ装置
JPH02135934A (ja) 並列データ伝送の同期信号インターフェース方式