JPH02146646A - 仮想記憶制御装置 - Google Patents

仮想記憶制御装置

Info

Publication number
JPH02146646A
JPH02146646A JP63301606A JP30160688A JPH02146646A JP H02146646 A JPH02146646 A JP H02146646A JP 63301606 A JP63301606 A JP 63301606A JP 30160688 A JP30160688 A JP 30160688A JP H02146646 A JPH02146646 A JP H02146646A
Authority
JP
Japan
Prior art keywords
page
memory
unnecessary
real memory
unnecessity
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63301606A
Other languages
English (en)
Inventor
Masahiko Gousai
郷西 雅彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP63301606A priority Critical patent/JPH02146646A/ja
Publication of JPH02146646A publication Critical patent/JPH02146646A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Memory System (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、仮想記憶制御手段を持つ計算機に利用する。
特に、メモリの有効利用手段に関する。
〔概要〕
本発明は、計算機の仮想記憶制御手段において、短期的
に不要になったページに対してページ内容の不要宣言を
行い、空きページが不足するまで保持し、不足したとき
にはじめてこの不要宣言されたページを解放することに
より、 実メモリの有効利用を図ることができるようにしたもの
である。
〔従来の技術〕
従来、利用者が使用していて短期的に不要になったペー
ジの実メモリを有効利用しようとする場合に、不要にな
った時点でメモリを解放し、再び必要になった時点で実
メモリを取り直す第一の方法と、短期的に不要となった
ページの実メモリも確保したままにしておき、メモリ不
足が発生したときは仮想記憶制御手段のページアウトに
より実メモリを解放する第二の方法とがある。
〔発明が解決しようとする問題点〕
前述の第一の方法では、メモリ負荷が低いときに実メモ
リの解放および再度の確保を無駄に行うことになり、性
能劣化が発生する欠点があり、また、第二の方法では、
メモリ負荷が高いときに利用者にとって不要となったデ
ータを無駄にページアウトすることになり、性能劣化が
発生する欠点がある。
本発明はこのような欠点を除去するもので、実メモリの
解放および再確保ならびにページアウトが効率的に行え
る仮想記憶制御装置を提供することを目的とする。
〔問題点を解決するための手段〕
本発明は、ページ領域に分割された実メモリと、プログ
ラムを格納する補助記憶装置とに接続され、この補助記
憶装置のプログラム格納領域と上記実メモリのページ領
域とを対応づける仮想記憶制御装置において、上記実メ
モリ上のひとつのページの内容が不要になると起動され
る不要宣言手段と、ページ対応にフラグを有し、内容が
不要になったページに対応するフラグが上記不要宣言手
段で不要表示に設定されるテーブル手段と、上記実メモ
リ上の空きページ量が所定値を下回ると起動され、上記
テーブル手段上のフラグの表示状態を判定する不要判定
手段と、この不要判定手段が不要表示のフラグが付され
たページを指定されたページ量の範囲内で解放する実メ
モリ解放手段とを備えたことを特徴とする。
〔作用〕
使用中のページの内容が不要になるとテーブル手段上の
フラグが不要表示状態に設定され不要宣言が行われる。
空きメモリnが少なくなると、フラグの状態判定が行わ
れ、不要表示されたページの実メモリは直ちに解放され
、不要表示の設定されていないページの内容を補助記憶
装置に退避し、実メモリを解放して所定の空きメモリ領
域を確保する。
これにより、不要表示状態にされたページの実メモリの
すべてを無条件に解放する場合に比較して無駄な空きメ
モリ領域を発生させることがない。
不要宣言されたページの内容の再利用時には、実メモリ
の存在を判定し、存在するときはフラグの不要表示を取
消し、また、存在しないときは実メモリを割付けてフラ
グの不要表示を取消す。
〔実施例〕
以下、本発明の一実施例について図面を参照して説明す
る。
第1図は、この実施例の構成を示すブロック構成図であ
る。この実施例は、第1図に示すように、処理装置1と
、補助記憶装置2と、仮想記憶制御装置12とを備え、
ここで、仮想記憶制御装置12には、ページ内容不要宣
言手段3と、内容不要判定手段4と、実メモリ解放手段
5と、ページアウト手段6と、ページ存在判定手段7と
、実メモIJ 1保手段8と、ページ内容不要宣言取消
手段9とが格納され、処理装置1で実行される。さらに
、仮想記憶制御装置12には、利用者に確保されている
ページPとこのページPを一対一に対応したフラグFp
 とが格納されるテーブル手段11が格納される。
すなわち、この実施例は、ページ領域に分割された実メ
モ用3と、プログラムを格納する補助記憶装置2とに接
続され、実メモリ13上のひとつのページの内容が不要
になると起動される不要宣言手段であるページ内容不要
宣言手段3と、ページ対応にフラグを有し、内容が不要
になったページに対応するフラグが上記不要宣言手段で
不要表示に設定されるテーブル手段11と、実メモリ1
3上の空きページ量が所定値を下回ると起動され、上記
テーブル手段上のフラグの表示状態を判定する不要判定
手段である内容不要判定手段4と、この不要判定手段が
不要表示のフラグが付されたページを指定されたページ
量の範囲内で解放する実メモリ解放手段5とを備える。
第2図は、ページ内容不要宣言手段3の処理手順を示す
流れ図であり、第3図は、内容不要判定手段4、実メモ
リ解放手段5およびページアウト手段6の処理手順を示
す流れ図であり、第4図は、ページ存在判定手段7、実
メモリ確保手段8およびページ内容不要宣言取消手段9
の処理手順を示す流れ図である。
次に、この実施例の動作を第1図ないし第4図に基づき
説明する。利用者は使用していたページPの内容が不要
になると、ページ内容不要宣言手段3を起動してフラグ
F、に不要表示を設定する(ステップSl)。システム
はシステム内の空きメモリ量が少なくなると、空きメモ
リを補給するために利用者が確保している各ページを指
定して内容不要判定手段4を起動する。内容不要判定手
段4は、指定ページのフラグに不要表示が設定されてい
るか否かを判定し、設定されていれば実メモリ解放手段
5を起動して指定ページの実メモリを直ちに解放する(
ステップS2およびS4>。
指定ページのフラグに不要表示が設定されていないと、
内容不要判定手段4は、ページアウト手段6を起動し、
指定ページの内容を補助記憶装置2に退避したうえで指
定ページの実メモリを解放する(ステップS2、S3お
よびS4)。利用者は、ページ内容不要宣言をしたペー
ジPを再度利用するときにページ存在判定手段7を起動
し、指定ページの実メモリが存在するか否かを判定しく
ステップS5)、存在すればページ内容不要宣言取消手
段9でフラグF、の不要表示を取消す(ステップS6)
。指定ページの実メモリが存在しないと、実メモリ確保
手段8を起動し、ページに実メモリを割付けた後にフラ
グF、の不要表示を取消す(ステップS6およびS7)
〔発明の効果〕
本発明は、以上説明したように、短期的に不要になった
ページに対してページ内容不要宣言および不要宣言の取
消しを行うので、メモリ低負荷時にメモリの解放および
確保を無駄に行うことがなくなり、さらに、メモリ高負
荷時に利用者にとって不要になったデータを無駄にペー
ジアウトすることがなくなり、したがって、実メモリを
有効に利用することができる効果がある。
【図面の簡単な説明】
第1図は本発明実施例の構成を示すブロック構成図。 第2図はページ内容不要宣言手段の処理を示す流れ図。 第3図は内容不要判定手段、実メモリ解放手段およびペ
ージアウト手段の処理を示す流れ図。 第4図はページ存在判定手段、実メモリ確保手段および
ページ内容不要宣言取消手段の処理を示す流れ図。

Claims (1)

  1. 【特許請求の範囲】 1、ページ領域に分割された実メモリと、プログラムを
    格納する補助記憶装置とに接続され、この補助記憶装置
    のプログラム格納領域と上記実メモリのページ領域とを
    対応づける仮想記憶制御装置において、 上記実メモリ上のひとつのページの内容が不要になると
    起動される不要宣言手段と、 ページ対応にフラグを有し、内容が不要になったページ
    に対応するフラグが上記不要宣言手段で不要表示に設定
    されるテーブル手段と、 上記実メモリ上の空きページ量が所定値を下回ると起動
    され、上記テーブル手段上のフラグの表示状態を判定す
    る不要判定手段と、 この不要判定手段が不要表示のフラグが付されたページ
    を指定されたページ量の範囲内で解放する実メモリ解放
    手段と を備えたことを特徴とする仮想記憶制御装置。
JP63301606A 1988-11-29 1988-11-29 仮想記憶制御装置 Pending JPH02146646A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63301606A JPH02146646A (ja) 1988-11-29 1988-11-29 仮想記憶制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63301606A JPH02146646A (ja) 1988-11-29 1988-11-29 仮想記憶制御装置

Publications (1)

Publication Number Publication Date
JPH02146646A true JPH02146646A (ja) 1990-06-05

Family

ID=17898973

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63301606A Pending JPH02146646A (ja) 1988-11-29 1988-11-29 仮想記憶制御装置

Country Status (1)

Country Link
JP (1) JPH02146646A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05210524A (ja) * 1991-08-23 1993-08-20 Internatl Business Mach Corp <Ibm> 記憶装置管理方法、コンピュータシステム及びコンピュータシステムで使用するための製造物品
US5809551A (en) * 1991-08-23 1998-09-15 International Business Machines Corporation Pending page release
US7058298B2 (en) 1999-11-10 2006-06-06 Fujitsu Limited Optical transmission device and optical transmission system
JP2008065638A (ja) * 2006-09-07 2008-03-21 Nec Corp メモリ管理方法、メモリ管理装置およびプログラム

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05210524A (ja) * 1991-08-23 1993-08-20 Internatl Business Mach Corp <Ibm> 記憶装置管理方法、コンピュータシステム及びコンピュータシステムで使用するための製造物品
US5809551A (en) * 1991-08-23 1998-09-15 International Business Machines Corporation Pending page release
US7058298B2 (en) 1999-11-10 2006-06-06 Fujitsu Limited Optical transmission device and optical transmission system
JP2008065638A (ja) * 2006-09-07 2008-03-21 Nec Corp メモリ管理方法、メモリ管理装置およびプログラム

Similar Documents

Publication Publication Date Title
US4951194A (en) Method for reducing memory allocations and data copying operations during program calling sequences
US6006247A (en) Method and system for scheduling threads and handling exceptions within a multiprocessor data processing system
JP3226525B2 (ja) 主記憶管理方法
EP0552717A2 (en) Data processing system and method using virtual storage system
CN114546642A (zh) 任务执行方法、装置、计算机设备、存储介质和程序产品
JPH02146646A (ja) 仮想記憶制御装置
JP2000222226A (ja) アクセス制御装置及びアクセス方法
JP2572435B2 (ja) デマンドページング計算機の命令実行方法
JPH02105962A (ja) システム起動装置
JPH086616A (ja) プログラマブルコントローラ
JPS59188749A (ja) デ−タ転送制御方式
JPS63180150A (ja) 入出力バッファ用領域獲得処理方式
JPH03116261A (ja) マルチプロセッサ制御方式
Bergin Method of control for re-entrant programs
JPS62169243A (ja) プログラムロ−ド方式
JPS646487B2 (ja)
JPS5817587A (ja) 主メモリの空領域管理装置
JPH0667898A (ja) タスク制御方式
JPH04296954A (ja) メモリシステム
JPH02257232A (ja) 割り込み処理プログラム管理方法
JPH0194457A (ja) 高速スワップ イン/スワップ アウト方式
JP2007122421A (ja) メモリ管理方法
JPS58155588A (ja) 論理スワツプアウト処理方式
JPH03158943A (ja) バッファ記憶・転送方式
JPH03246642A (ja) ダンプ出力方式