JPH02137133U - - Google Patents
Info
- Publication number
- JPH02137133U JPH02137133U JP4596889U JP4596889U JPH02137133U JP H02137133 U JPH02137133 U JP H02137133U JP 4596889 U JP4596889 U JP 4596889U JP 4596889 U JP4596889 U JP 4596889U JP H02137133 U JPH02137133 U JP H02137133U
- Authority
- JP
- Japan
- Prior art keywords
- frequency
- clock
- converter
- latch
- parallel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005540 biological transmission Effects 0.000 claims 2
- 238000005070 sampling Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 3
Landscapes
- Analogue/Digital Conversion (AREA)
Description
第1図は本考案によるP/S変換器を示すブロ
ツク図、第2図は本考案の動作を示すタイムチヤ
ート、第3図は従来のD/S変換器を示すブロツ
ク図、第4図はリングカウンタ部の動作を示すタ
イムチヤートである。 図において、1はA/D変換器、2はP/S変
換器、3はラツチ部、4はシリアル変換部、5は
リングカウンタ部、6はラツチ用クロツク制御部
である。なお各図中、同一符号は同一または相当
部分を示す。
ツク図、第2図は本考案の動作を示すタイムチヤ
ート、第3図は従来のD/S変換器を示すブロツ
ク図、第4図はリングカウンタ部の動作を示すタ
イムチヤートである。 図において、1はA/D変換器、2はP/S変
換器、3はラツチ部、4はシリアル変換部、5は
リングカウンタ部、6はラツチ用クロツク制御部
である。なお各図中、同一符号は同一または相当
部分を示す。
Claims (1)
- A/D変換器から出力される伝送周波数f0の
パラレルデータを入力とし、該パラレルデータを
伝送周波数f1のシリアルデータに変換するパラ
レル/シリアル変換器において、前記パラレルデ
ータをラツチするラツチ部と、外部入力の周波数
f1のクロツクを分周し、前記ラツチ部へ周波数
f0のラツチ用クロツクを出力するリングカウン
タ部と、外部入力する周波数f0の前記A/D変
換器サンプリング用クロツク及び前記ラツチ用ク
ロツクを入力とし、両クロツクのタイミングをみ
て、該タイミングが設定された範囲内に入つてな
い場合は、前記リングカウンタを制御して、前記
ラツチ用クロツクの位相をシフトさせるラツチ用
クロツク制御部とを備えたことを特徴とするパラ
レル/シリアル変換器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4596889U JPH02137133U (ja) | 1989-04-19 | 1989-04-19 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4596889U JPH02137133U (ja) | 1989-04-19 | 1989-04-19 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02137133U true JPH02137133U (ja) | 1990-11-15 |
Family
ID=31560625
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4596889U Pending JPH02137133U (ja) | 1989-04-19 | 1989-04-19 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02137133U (ja) |
-
1989
- 1989-04-19 JP JP4596889U patent/JPH02137133U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0370473A3 (en) | Digital filter | |
JPH02137133U (ja) | ||
JPH0344934U (ja) | ||
JPH01114112A (ja) | 消費電力低減回路 | |
JPS6122356Y2 (ja) | ||
JPH01151349A (ja) | Dtmf回路 | |
JPH03123327U (ja) | ||
JPH0298527U (ja) | ||
JPH03121451U (ja) | ||
JP2531805B2 (ja) | デジタルpll回路 | |
JPS6246931U (ja) | ||
JPS60263523A (ja) | マイクロプロセツサ | |
JPS6216599U (ja) | ||
JPS628970B2 (ja) | ||
JPH0394700U (ja) | ||
JPH026267U (ja) | ||
JPH02133021U (ja) | ||
JPS63310058A (ja) | マイクロコンピユ−タ | |
JPS59226516A (ja) | 高速並列比較形a/d変換用集積回路 | |
JPS62138255U (ja) | ||
JPH0369931U (ja) | ||
JPH0419836U (ja) | ||
JPH0466816U (ja) | ||
JPS6335324U (ja) | ||
JPH0264240U (ja) |