JPH02122592U - - Google Patents
Info
- Publication number
- JPH02122592U JPH02122592U JP3061489U JP3061489U JPH02122592U JP H02122592 U JPH02122592 U JP H02122592U JP 3061489 U JP3061489 U JP 3061489U JP 3061489 U JP3061489 U JP 3061489U JP H02122592 U JPH02122592 U JP H02122592U
- Authority
- JP
- Japan
- Prior art keywords
- pair
- push
- branch point
- pull
- input branch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 claims description 5
- 230000000630 rising effect Effects 0.000 claims 2
- 230000001360 synchronised effect Effects 0.000 claims 2
- 230000002265 prevention Effects 0.000 claims 1
- 239000008186 active pharmaceutical agent Substances 0.000 description 8
- 238000010586 diagram Methods 0.000 description 5
- 101150015217 FET4 gene Proteins 0.000 description 2
- 101150073536 FET3 gene Proteins 0.000 description 1
- 101100119059 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) ERG25 gene Proteins 0.000 description 1
- 101100484930 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) VPS41 gene Proteins 0.000 description 1
- 101150079361 fet5 gene Proteins 0.000 description 1
- 230000002123 temporal effect Effects 0.000 description 1
Landscapes
- Circuit Arrangements For Discharge Lamps (AREA)
Description
第1図および第5図は、本考案のインバータの
異なる例を示す回路図である。第3図は、逆流帰
還電流モードを自動追随させることのできないイ
ンバータを示す回路図である。第4図は、逆流帰
還電流モードを自動追随させることのできないイ
ンバータの、設定当初のドレイン・ソース電流I
(+)DS、I(−)DSおよびELの経時変化
後のドレイン・ソース電流I′(+)DS、I′
(−)DSの時間変化を示す線図である。第6図
は、EL等の負荷にチヤージアツプさせた電荷を
逆流電流として帰還させることができない従来の
インバータを示す回路図である。 符号の説明、FET1,FET2,FET3,
FET4,FET5,FET6……MOSFET
、EL……EL、T……トランス、L……コイル
、L′……補償用コイル、C1,C2,C3……
両極性コンデンサ、D1,D2,D3,D4,D
5,D6……ダイオード、T11、T12……電
源入力端子、T21,T22……直流入力端子、
T23……中間電位点、T31……正側入力分岐
点、T32……負側入力分岐点、T41、T42
……出力端、T5……結合出力端、T61,T6
2……交流出力端子、f1,f2,f3……スウ
イツチング矩形波電圧パルス、1……順方向プツ
シユプルスウイツチング回路、2……逆方向プツ
シユプルスウイツチング回路、3……発振器、4
……DC−DCコンバータ、5……直流電源。
異なる例を示す回路図である。第3図は、逆流帰
還電流モードを自動追随させることのできないイ
ンバータを示す回路図である。第4図は、逆流帰
還電流モードを自動追随させることのできないイ
ンバータの、設定当初のドレイン・ソース電流I
(+)DS、I(−)DSおよびELの経時変化
後のドレイン・ソース電流I′(+)DS、I′
(−)DSの時間変化を示す線図である。第6図
は、EL等の負荷にチヤージアツプさせた電荷を
逆流電流として帰還させることができない従来の
インバータを示す回路図である。 符号の説明、FET1,FET2,FET3,
FET4,FET5,FET6……MOSFET
、EL……EL、T……トランス、L……コイル
、L′……補償用コイル、C1,C2,C3……
両極性コンデンサ、D1,D2,D3,D4,D
5,D6……ダイオード、T11、T12……電
源入力端子、T21,T22……直流入力端子、
T23……中間電位点、T31……正側入力分岐
点、T32……負側入力分岐点、T41、T42
……出力端、T5……結合出力端、T61,T6
2……交流出力端子、f1,f2,f3……スウ
イツチング矩形波電圧パルス、1……順方向プツ
シユプルスウイツチング回路、2……逆方向プツ
シユプルスウイツチング回路、3……発振器、4
……DC−DCコンバータ、5……直流電源。
補正 平1.9.6
図面の簡単な説明を次のように補正する。
明細書第32ページ第3行と第4行の間に下記
の記載を挿入する。 「第2図は、本考案のインバータのパルスf1
,f2、正電源側のMOSFET FET1,F
ET3を流れるドレイン・ソース電流I1DS,
I3DSおよび負電源側のMOSFET FET
2、FET4を流れるドレイン・ソース電流I2
DS,I4DSの時間変化を示す線図である。」
の記載を挿入する。 「第2図は、本考案のインバータのパルスf1
,f2、正電源側のMOSFET FET1,F
ET3を流れるドレイン・ソース電流I1DS,
I3DSおよび負電源側のMOSFET FET
2、FET4を流れるドレイン・ソース電流I2
DS,I4DSの時間変化を示す線図である。」
Claims (1)
- 【実用新案登録請求の範囲】 (1) 順方向プツシユプルスウイツチング回路と
、逆方向プツシユプルスウイツチング回路との入
力端および出力端どうしを並列に接合して得られ
る一対のプツシユプル回路を有するインバータで
あつて、 前記順方向プツシユプル回路は、正側入力分岐
点および負側入力分岐点と、出力端との間に、そ
れぞれ順方向に一対のダイオードおよびチヤネル
の異なる一対のMOSFETが挿入されて構成さ
れ、 前記逆方向プツシユプル回路は、正側入力分岐
点および負側入力分岐点と、出力端との間に、そ
れぞれ逆方向に一対のダイオードおよびチヤネル
の異なる一対のMOSFETが挿入されて構成さ
れ、 前記順方向および逆方向プツシユプルスウイツ
チング回路の正側入力分岐点側のMOSFETお
よび負側入力分岐点側のMOSFETは、それぞ
れ同一チヤネルとし、 さらに前記正側入力分岐点および負側入力分岐
点に接続されている直流入力端子と、前記順方向
プツシユプルスウイツチング回路出力端および逆
方向プツシユプルスウイツチング回路出力端の双
方に接続されている結合出力端とを有し、 さらに発振器を設け、この発振器により、 前記逆方向プツシユプルスウイツチング回路に
は、パルス巾デユーテイー比の設定された周波数
fのスウイツチング矩形波電圧パルスf1を印加
し、 前記順方向プツシユプルスウイツチング回路に
は、f1とパルスの立ち上がりが順方向に同期し
、f1と同一の周期をもち、パルス巾デユーテイ
ー比がf1より小さいスウイツチング矩形波電圧
パルスf2を印加し、 前記発振器より印加されるスウイツチング矩形
波電圧パルスf1,f2により、異なる開閉期間
とした前記順方向および逆方向プツシユプルスウ
イツチング回路の同一チヤネルのMOSFETを
、周波数fで交互に開閉することを特徴とするイ
ンバータ。 (2) 順方向プツシユプルスウイツチング回路と
、逆方向プツシユプルスウイツチング回路との入
力端および出力端どうしを並列に接合して得られ
る一対のプツシユプル回路を有するインバータで
あつて、 前記順方向プツシユプル回路は、正側入力分岐
点および負側入力分岐点と、出力端との間に、そ
れぞれ順方向に一対のダイオードおよびチヤネル
の異なる一対のMOSFETが挿入されて構成さ
れ、 前記逆方向プツシユプル回路は、正側入力分岐
点および負側入力分岐点と、出力端との間に、そ
れぞれ逆方向に一対のダイオードおよびチヤネル
の異なる一対のMOSFETが挿入されて構成さ
れ、 前記順方向および逆方向プツシユプルスウイツ
チング回路の正側入力分岐点側のMOSFETお
よび負側入力分岐点側のMOSFETは、それぞ
れ異なるチヤネルとし、 さらに前記正側入力分岐点および負側入力分岐
点に接続されている直流入力端子と、前記順方向
プツシユプルスウイツチング回路出力端および逆
方向プツシユプルスウイツチング回路出力端の双
方に接続されている結合出力端とを有し、 さらに発振器を設け、この発振器により、 前記逆方向プツシユプルスウイツチング回路に
は、パルス巾デユーテイー比の設定された周波数
fのスウイツチング矩形波電圧パルスf1を印加
し、 前記順方向プツシユプルスウイツチング回路に
は、f1とパルスの立ち上がりが逆方向に同期し
、f1と同一の周期をもち、パルス巾デユーテイ
ー比がf1より小さいスウイツチング矩形波電圧
パルスf2を印加し、 前記発振器より印加されるスウイツチング矩形
波電圧パルスf1,f2により、異なる開閉期間
とした前記順方向および逆方向プツシユプルスウ
イツチング回路の同極側のMOSFETを、周波
数fで交互に開閉することを特徴とするインバー
タ。 (3) 1対の交流出力端子を有し、 前記結合出力端子は、インダクタを介して前記
1対の交流出力端子の一端と接続し、前記交流出
力端子の他端は、直流入力端子の中間電位に接地
されたものである請求項1または2に記載のイン
バータ。 (4) 1対の交流出力端子を有し、 前記結合出力端が、昇圧用トランスの1次側入
力と、前記1対の交流出力端子の一端とに分岐結
合され、 前記昇圧トランスの2次側出力は前記交流出力
端子の他端に接続し、昇圧トランスの1次側出力
には両極性コンデンサの一端を接続し、この両極
性コンデンサの他端を直流入力端子の中間電位に
接地したものである請求項1または2に記載のイ
ンバータ。 (5) 前記昇圧トランスと1対の交流出力端子と
の間の少なくとも一方に補償用インダクタを挿入
したものである請求項4に記載のインバータ。 (6) 前記直流入力端子に、キヤパシンタンスの
等しい1対のコンデンサのそれぞれの一端を結合
し、この1対のコンデンサの他端を結合して得ら
れる電位を中間電位として用いたものである請求
項3ないし5のいずれかに記載のインバータ。 (7) 前記発振器は、2つの発振矩形波電圧パル
スf1,f2の周波数fおよび/または発振矩形
波電圧パルスf2のパルス巾デユーテイー比を可
変設定できるものである請求項1ないし6のいず
れかに記載のインバータ。 (8) 電源入力端子に接続したDC−DCコンバ
ータを有し、このDC−DCコンバータの出力端
子と、前記直流入力端子とを順方向に接続される
逆流防止ダイオードを介して接続したものである
請求項1ないし7のいずれかに記載のインバータ
。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3061489U JPH02122592U (ja) | 1989-03-17 | 1989-03-17 | |
AU41279/89A AU631375B2 (en) | 1988-09-14 | 1989-09-12 | El operating power supply circuit |
US07/406,237 US5027040A (en) | 1988-09-14 | 1989-09-12 | EL operating power supply circuit |
EP89116980A EP0359245B1 (en) | 1988-09-14 | 1989-09-13 | EL operating power supply circuit |
DE68926647T DE68926647D1 (de) | 1988-09-14 | 1989-09-13 | Leistungsversorgungsschaltung für EL-Anordnungen |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3061489U JPH02122592U (ja) | 1989-03-17 | 1989-03-17 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02122592U true JPH02122592U (ja) | 1990-10-08 |
Family
ID=31255828
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3061489U Pending JPH02122592U (ja) | 1988-09-14 | 1989-03-17 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02122592U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2013136623A1 (ja) * | 2012-03-13 | 2013-09-19 | 富士電機株式会社 | 電力変換器及びその制御装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5889075A (ja) * | 1981-11-24 | 1983-05-27 | Hitachi Ltd | 共振形スイツチング電源装置 |
JPS6252992B2 (ja) * | 1979-06-20 | 1987-11-09 | Matsushita Electric Ind Co Ltd | |
JPS637171A (ja) * | 1986-06-25 | 1988-01-13 | Fuji Electric Co Ltd | インバ−タ回路 |
JPS6339471A (ja) * | 1986-07-31 | 1988-02-19 | Toshiba Electric Equip Corp | 電源装置 |
JPS63310597A (ja) * | 1987-06-05 | 1988-12-19 | フィリップス エレクトロニクス ネムローゼ フェンノートシャップ | 直流−交流変換器 |
-
1989
- 1989-03-17 JP JP3061489U patent/JPH02122592U/ja active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6252992B2 (ja) * | 1979-06-20 | 1987-11-09 | Matsushita Electric Ind Co Ltd | |
JPS5889075A (ja) * | 1981-11-24 | 1983-05-27 | Hitachi Ltd | 共振形スイツチング電源装置 |
JPS637171A (ja) * | 1986-06-25 | 1988-01-13 | Fuji Electric Co Ltd | インバ−タ回路 |
JPS6339471A (ja) * | 1986-07-31 | 1988-02-19 | Toshiba Electric Equip Corp | 電源装置 |
JPS63310597A (ja) * | 1987-06-05 | 1988-12-19 | フィリップス エレクトロニクス ネムローゼ フェンノートシャップ | 直流−交流変換器 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2013136623A1 (ja) * | 2012-03-13 | 2013-09-19 | 富士電機株式会社 | 電力変換器及びその制御装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5804943A (en) | Resonant bilateral charging and discharging circuit | |
US6218891B1 (en) | Integrated circuit including a driver for a metal-semiconductor field-effect transistor | |
US6058026A (en) | Multiple output converter having a single transformer winding and independent output regulation | |
US6208535B1 (en) | Resonant gate driver | |
US6831847B2 (en) | Synchronous rectifier drive circuit and power supply including same | |
US7193396B2 (en) | DC converters having buck or boost configurations | |
US6570268B1 (en) | Synchronous rectifier drive circuit and power supply including same | |
JPH06327243A (ja) | パワーコンバータ | |
US6590791B1 (en) | High input voltage, high efficiency, fast transient voltage regulator module (VRM) | |
US7321498B2 (en) | DC-DC converter having synchronous rectification without cross conduction | |
JPH0760998B2 (ja) | 全ブリッジ・電力変換回路 | |
US6744647B2 (en) | Parallel connected converters apparatus and methods using switching cycle with energy holding state | |
US6859372B2 (en) | Bridge-buck converter with self-driven synchronous rectifiers | |
US20030174525A1 (en) | Quasi-synchronous, magnetic amplifier regulated dc-dc converter | |
US7400519B2 (en) | Switching power supply | |
JPH02122592U (ja) | ||
US11128225B2 (en) | DC-to-DC converter and method for operating a DC-to-DC converter | |
JPH05199093A (ja) | P−チヤネル電界効果トランジスタ駆動回路 | |
US5598325A (en) | Series coupled non-isolated bipolar transformer within automotive power amplifier | |
US10263516B1 (en) | Cascaded voltage converter with inter-stage magnetic power coupling | |
JP2998768B2 (ja) | Mosfet駆動回路 | |
TWI261404B (en) | High performance two-stage DC-DC converter | |
JP2001037214A (ja) | 電源回路 | |
JP4383946B2 (ja) | 電源装置 | |
US7233083B2 (en) | Reduced component power converter with independent regulated outputs and method |