JPH02116151U - - Google Patents
Info
- Publication number
- JPH02116151U JPH02116151U JP2399589U JP2399589U JPH02116151U JP H02116151 U JPH02116151 U JP H02116151U JP 2399589 U JP2399589 U JP 2399589U JP 2399589 U JP2399589 U JP 2399589U JP H02116151 U JPH02116151 U JP H02116151U
- Authority
- JP
- Japan
- Prior art keywords
- output
- serial data
- channel
- input buffer
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 4
Landscapes
- Time-Division Multiplex Systems (AREA)
Description
第1図はこの考案の一実施例を示す図、第2図
は第1図の動作を説明するためのタイミング図、
第3図は従来のデータ信号処理装置のブロツク結
線図、第4図は第3図の動作を説明するためのタ
イミング図である。 図において、2は入力バツフア、4はビツト同
期回路、6はインバータ回路、8及び9はそれぞ
れ第1及び第2のフリツプフロツプ、12は分周
器、14及び15はそれぞれ第1及び第2のゲー
ト回路である。なお、図中同一符号は同一または
相当部分を示す。
は第1図の動作を説明するためのタイミング図、
第3図は従来のデータ信号処理装置のブロツク結
線図、第4図は第3図の動作を説明するためのタ
イミング図である。 図において、2は入力バツフア、4はビツト同
期回路、6はインバータ回路、8及び9はそれぞ
れ第1及び第2のフリツプフロツプ、12は分周
器、14及び15はそれぞれ第1及び第2のゲー
ト回路である。なお、図中同一符号は同一または
相当部分を示す。
Claims (1)
- Iチヤネル及びQチヤネルからなる2チヤネル
のデータ信号をビツトバイビツト多重されて生成
されるシリアルデータを受信する入力バツフアと
、上記入力バツフアの出力を入力されて、シリア
ルデータの2倍の周期のクロツクを再生するビツ
ト同期回路と、上記ビツト同期回路の再生クロツ
クを反転するインバータ回路と、入力バツフアか
ら出力されるシリアルデータとビツト同期回路の
再生クロツクを分岐して入力され、シリアルデー
タを再生クロツクにより読込み、出力として分離
されたIチヤネルのデータを得る第1のフリツプ
フロツプと、入力バツフアから出力されるシリア
ルデータとインバータ回路から出力される反転再
生クロツクを入力されて、シリアルデータを反転
再生クロツクにより読込み、出力として分離され
たQチヤネルのデータを得る第2のフリツプフロ
ツプを備えたことを特徴とするデータ信号処理装
置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2399589U JPH02116151U (ja) | 1989-03-02 | 1989-03-02 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2399589U JPH02116151U (ja) | 1989-03-02 | 1989-03-02 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02116151U true JPH02116151U (ja) | 1990-09-18 |
Family
ID=31243461
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2399589U Pending JPH02116151U (ja) | 1989-03-02 | 1989-03-02 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02116151U (ja) |
-
1989
- 1989-03-02 JP JP2399589U patent/JPH02116151U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA2048514A1 (en) | Synchronous processor unit with interconnected, separately clocked processor sections | |
JPH02116151U (ja) | ||
JPS59121955U (ja) | デ−タサンプリング信号発生回路 | |
JPS617152U (ja) | 同期化回路 | |
JPS63117130U (ja) | ||
JPS60170857U (ja) | 非同期信号受信装置 | |
JPS5811357U (ja) | 出力回路 | |
JPS59192742U (ja) | デ−タ処理回路 | |
JPS60145738U (ja) | 非同期信号とパルス信号の同期回路 | |
JPS617151U (ja) | 同期化回路 | |
JPS58139753U (ja) | 同期保護回路 | |
JPH0226823U (ja) | ||
JPS6047356U (ja) | 信号極性変換回路 | |
JPS58123393U (ja) | 電子式タイムスイツチ | |
JPH028248U (ja) | ||
JPH0351137B2 (ja) | ||
JPS63118647U (ja) | ||
JPH02103926U (ja) | ||
JPS6140043U (ja) | 差分a/d変換器 | |
JPH021922U (ja) | ||
JPS62161399U (ja) | ||
JPS611966U (ja) | フアクシミリ装置 | |
JPS6210529U (ja) | ||
JPS58104042U (ja) | 同期検出回路 | |
JPH036352U (ja) |