JPH02105065A - ディジタル オシロスコープ - Google Patents
ディジタル オシロスコープInfo
- Publication number
- JPH02105065A JPH02105065A JP25861388A JP25861388A JPH02105065A JP H02105065 A JPH02105065 A JP H02105065A JP 25861388 A JP25861388 A JP 25861388A JP 25861388 A JP25861388 A JP 25861388A JP H02105065 A JPH02105065 A JP H02105065A
- Authority
- JP
- Japan
- Prior art keywords
- peak value
- value
- memory
- bottom value
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000015654 memory Effects 0.000 claims abstract description 27
- 238000005070 sampling Methods 0.000 claims abstract description 26
- 238000001514 detection method Methods 0.000 claims description 11
- 238000006243 chemical reaction Methods 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 11
Landscapes
- Measurement Of Current Or Voltage (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はディジタル オシロスコープに関し、特に入力
信号の変化をサンプリングクロックを用いてCRTに表
示するディジタル オシロスコープに関する。
信号の変化をサンプリングクロックを用いてCRTに表
示するディジタル オシロスコープに関する。
従来のディジタル オシロスコープは設定されたサンプ
リング周期毎に入力信号をA/D変換しメモリに記憶し
て表示している。
リング周期毎に入力信号をA/D変換しメモリに記憶し
て表示している。
第5図は従来の一例を説明するためのディジタル オシ
ロスコープのブロック図である。
ロスコープのブロック図である。
第5図に示すように、かかるオシロスコープは入力端子
イからのアナログ入力信号をA/D変換器6においてサ
ンプリングクロック発生回路3からのサンプリング周期
に基づき変換し、メモリ8に記憶する。このメモリ8は
同様にサンプリング周期にしたがって記憶内容を表示制
御回路10に読み出しCRTllにディジタル表示する
。
イからのアナログ入力信号をA/D変換器6においてサ
ンプリングクロック発生回路3からのサンプリング周期
に基づき変換し、メモリ8に記憶する。このメモリ8は
同様にサンプリング周期にしたがって記憶内容を表示制
御回路10に読み出しCRTllにディジタル表示する
。
第6図はかかる第5図に示すオシロスコープの各種入力
波形と表示状態のタイミング図である。
波形と表示状態のタイミング図である。
第6図に示すように、入力波形が(a)、(k’)のよ
うに確率的にサンプリングクロック(n、 n+1等)
と重なる場合のみ入力変化を捕えることができ、(b)
〜(j)のようにサンプリングクロックの間にあるとき
の入力変化は全く捕えることができない。
うに確率的にサンプリングクロック(n、 n+1等)
と重なる場合のみ入力変化を捕えることができ、(b)
〜(j)のようにサンプリングクロックの間にあるとき
の入力変化は全く捕えることができない。
上述した従来のディジタル オシロスコープでは、サン
プリング周期毎にA/D変換したデータをメモリ8に記
憶しているため、サンプリング周期より狭いパルス状の
入力変化に対しては入力パルス幅÷サンプリング周期の
確率でしか捕えることが出来ず、入力信号を正しく表示
することができないという欠点がある。
プリング周期毎にA/D変換したデータをメモリ8に記
憶しているため、サンプリング周期より狭いパルス状の
入力変化に対しては入力パルス幅÷サンプリング周期の
確率でしか捕えることが出来ず、入力信号を正しく表示
することができないという欠点がある。
本発明の目的は、かかるサンプリング周期よりも短いパ
ルスの入力の変化を記憶して表示させることのできるデ
ィジタル オシロスコープを提供することにある。
ルスの入力の変化を記憶して表示させることのできるデ
ィジタル オシロスコープを提供することにある。
本発明のディジタル オシロスコープは、入力信号に対
するサンプリング期間毎のピーク値およびボトム値を検
出するピーク値・ボトム値検出回路と、この検出したア
ナログ信号をディジタル信号に変換するA/D変換器と
、前記A/D変換出力を記憶するメモリと、前記メモリ
出力により表示のための制御を行う表示制御回路と、前
記表示制御回路により入力信号波形をディジタル表示す
るCRTとを有し、前記ピーク値とボトム値の少なくと
もいずれかを前記メモリに記憶するように構成される。
するサンプリング期間毎のピーク値およびボトム値を検
出するピーク値・ボトム値検出回路と、この検出したア
ナログ信号をディジタル信号に変換するA/D変換器と
、前記A/D変換出力を記憶するメモリと、前記メモリ
出力により表示のための制御を行う表示制御回路と、前
記表示制御回路により入力信号波形をディジタル表示す
るCRTとを有し、前記ピーク値とボトム値の少なくと
もいずれかを前記メモリに記憶するように構成される。
次に、本発明の実施例について図面を参照して説明する
。
。
第1図は本発明の第一の実施例を説明するためのディジ
タル オシロスコープのブロック図である。
タル オシロスコープのブロック図である。
第1図に示すように、このオシロスコープは入力端子1
からの入力信号に対しサンプリング期間毎にピーク値お
よびボトム値を検出するためのピーク値・ボトム値検出
回路2を有する。この検出回路2からのピーク値出力4
はA/D変換器6でディジタル化されてメモリ8に記憶
される。また、検出回路2からのボトム値出力5はA/
D変換器7でディジタル化され同様にメモリ9に記憶さ
れる。一方、サンプリングクロック発生回路3からのク
ロック出力はピーク値・ボトム値検出回路2とA/D変
換器6,7およびメモリ8,9に与えられ、各回路の制
御周期を決定している。これらメモリ8.9のデータは
表示制御回路10によりCRTIIにディジタル表示さ
れる。
からの入力信号に対しサンプリング期間毎にピーク値お
よびボトム値を検出するためのピーク値・ボトム値検出
回路2を有する。この検出回路2からのピーク値出力4
はA/D変換器6でディジタル化されてメモリ8に記憶
される。また、検出回路2からのボトム値出力5はA/
D変換器7でディジタル化され同様にメモリ9に記憶さ
れる。一方、サンプリングクロック発生回路3からのク
ロック出力はピーク値・ボトム値検出回路2とA/D変
換器6,7およびメモリ8,9に与えられ、各回路の制
御周期を決定している。これらメモリ8.9のデータは
表示制御回路10によりCRTIIにディジタル表示さ
れる。
第2図は第1図に示すオシロスコープの各種入力波形と
表示状態のタイミング図である。
表示状態のタイミング図である。
第2図に示すように、サンプリングクロックnにおいて
入力波形(a)はピーク値として■1、ボトム値として
Voをメモリ8,9に記憶しており、CRTllにおけ
る表示状態はm−1からmの期間V1と■。を表示する
。また、サンプリングクロックn+1においても、ピー
ク値として■1、ボトム値として■。をメモリ8,9に
記憶しており、同様に表示状態はmからm+1の期間■
1とVoを表示する。更に、m+1以降の表示はn+1
からn+2のピーク値およびボトム値が共にVOである
ので、Voを表示する。
入力波形(a)はピーク値として■1、ボトム値として
Voをメモリ8,9に記憶しており、CRTllにおけ
る表示状態はm−1からmの期間V1と■。を表示する
。また、サンプリングクロックn+1においても、ピー
ク値として■1、ボトム値として■。をメモリ8,9に
記憶しており、同様に表示状態はmからm+1の期間■
1とVoを表示する。更に、m+1以降の表示はn+1
からn+2のピーク値およびボトム値が共にVOである
ので、Voを表示する。
入力波形(b)〜(j)は同様にサンプリングクロック
nからn+1の期間ピーク値は■l、ボトム値はVoで
あり、mからm+1の期間■1とVoを表示するが、前
後はピーク値およびボトム値共にVoであるので■。を
表示する。また、入力波形(k)は入力波形(a)と同
様である。
nからn+1の期間ピーク値は■l、ボトム値はVoで
あり、mからm+1の期間■1とVoを表示するが、前
後はピーク値およびボトム値共にVoであるので■。を
表示する。また、入力波形(k)は入力波形(a)と同
様である。
第3図は本発明の第二の実施例を説明するためのディジ
タル オシロスコープのブロック図である。
タル オシロスコープのブロック図である。
第3図に示すように、このオシロスコープは入力信号が
入力端子1からピーク値・ボトム値検出回路2およびス
イッチ12に入力される。スイッチ12は入力1とピー
ク値出力4およびボトム値出力5の王者から一つを選択
する0選択された出力はA/D変換回路6でディジタル
化されメモリ8に記憶される。一方、サンプリングクロ
ック発生回路3のクロック出力により、ピーク値・ボト
ム値検出回路2とA/D変換器6およびメモリ8が制御
されるので、このメモリ8のデータを表示制御回路10
から読み出しCRTllにディジタル表示する。
入力端子1からピーク値・ボトム値検出回路2およびス
イッチ12に入力される。スイッチ12は入力1とピー
ク値出力4およびボトム値出力5の王者から一つを選択
する0選択された出力はA/D変換回路6でディジタル
化されメモリ8に記憶される。一方、サンプリングクロ
ック発生回路3のクロック出力により、ピーク値・ボト
ム値検出回路2とA/D変換器6およびメモリ8が制御
されるので、このメモリ8のデータを表示制御回路10
から読み出しCRTllにディジタル表示する。
この第二の実施例は上述した第一の実施例に比べてスイ
ッチ12を追加したことにより、A/D変換器とメモリ
を各々半減することができるという利点がある。
ッチ12を追加したことにより、A/D変換器とメモリ
を各々半減することができるという利点がある。
第4図は第3図に示すオシロスコープの各種入力波形と
表示状態のタイミング図である。
表示状態のタイミング図である。
第4図に示すように、かかるオシロスコープのスイッチ
12はピーク値出力4を選んでいる。
12はピーク値出力4を選んでいる。
尚、上述の実施例のほか、CCD等アナログメモリを使
用する場合においても、アナログメモリの前段にピーク
値およびボトム値検出回路を設置すればよい。
用する場合においても、アナログメモリの前段にピーク
値およびボトム値検出回路を設置すればよい。
以上説明したように、本発明のディジタル オシロスコ
ープは入力信号に対するサンプリング期間毎のピーク値
およびボトム値を検出するピーク値・ボトム値検出回路
を有することにより、サンプリング周期より短いパルス
状の信号をも完全に捕えることができるという効果があ
る。
ープは入力信号に対するサンプリング期間毎のピーク値
およびボトム値を検出するピーク値・ボトム値検出回路
を有することにより、サンプリング周期より短いパルス
状の信号をも完全に捕えることができるという効果があ
る。
第1図は本発明の第一の実施例を説明するためのディジ
タル オシロスコープのブロック図、第2図は第1図に
示すオシロスコープの各種入力波形と表示状態のタイミ
ング図、第3図は本発明の第二の実施例を説明するため
の同様のオシロスコープのブロック図、第4図は第3図
に示すオシロスコープの各種入力波形と表示状態のタイ
ミング図、第5図は従来の一例を説明するためのディジ
タル オシロスコープのブロック図、第6図は第5図に
示すオシロスコープの各種入力波形と表示状態のタイミ
ング図である。 1・・・入力端子、2・・・ピーク値・ボトム値検出回
路、3・・・サンプリングクロック発生回路、4・・・
ピーク値出力、5・・・ボトム値出力、6.7・・・A
/D変換器、8.9・・・メモリ、10・・・表示制御
回路、11・・・CRT、12・・・スイッチ。
タル オシロスコープのブロック図、第2図は第1図に
示すオシロスコープの各種入力波形と表示状態のタイミ
ング図、第3図は本発明の第二の実施例を説明するため
の同様のオシロスコープのブロック図、第4図は第3図
に示すオシロスコープの各種入力波形と表示状態のタイ
ミング図、第5図は従来の一例を説明するためのディジ
タル オシロスコープのブロック図、第6図は第5図に
示すオシロスコープの各種入力波形と表示状態のタイミ
ング図である。 1・・・入力端子、2・・・ピーク値・ボトム値検出回
路、3・・・サンプリングクロック発生回路、4・・・
ピーク値出力、5・・・ボトム値出力、6.7・・・A
/D変換器、8.9・・・メモリ、10・・・表示制御
回路、11・・・CRT、12・・・スイッチ。
Claims (1)
- 入力信号に対するサンプリング期間毎のピーク値および
ボトム値を検出するピーク値・ボトム値検出回路と、こ
の検出したアナログ信号をディジタル信号に変換するA
/D変換器と、前記A/D変換出力を記憶するメモリと
、前記メモリ出力により表示のための制御を行う表示制
御回路と、前記表示制御回路により入力信号波形をディ
ジタル表示するCRTとを有し、前記ピーク値とボトム
値の少なくともいずれかを前記メモリに記憶することを
特徴とするディジタルオシロスコープ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP25861388A JPH02105065A (ja) | 1988-10-13 | 1988-10-13 | ディジタル オシロスコープ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP25861388A JPH02105065A (ja) | 1988-10-13 | 1988-10-13 | ディジタル オシロスコープ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02105065A true JPH02105065A (ja) | 1990-04-17 |
Family
ID=17322707
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP25861388A Pending JPH02105065A (ja) | 1988-10-13 | 1988-10-13 | ディジタル オシロスコープ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02105065A (ja) |
-
1988
- 1988-10-13 JP JP25861388A patent/JPH02105065A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5847661B2 (ja) | 波形記憶装置 | |
US4906916A (en) | Signal processing device having high speed shift register | |
JPH02105065A (ja) | ディジタル オシロスコープ | |
JP2554471Y2 (ja) | デジタルオシロスコープ | |
EP1322969B1 (en) | Rf power measurement | |
EP0921402A3 (en) | Electro-optic sampling oscilloscope | |
JP2001153897A (ja) | ピークホールド回路及びこれを用いた信号測定装置 | |
JP3279010B2 (ja) | 表示データ補間装置 | |
JPH03135720A (ja) | 波形記憶装置 | |
JP3402887B2 (ja) | 波形記憶装置 | |
JPH01242969A (ja) | 信号観測装置 | |
SU1323974A2 (ru) | Способ определени частоты переменного напр жени и устройство дл его осуществлени | |
JPS58143273A (ja) | 波形表示装置 | |
JPS6138572U (ja) | アナログ電圧の測定装置 | |
JPS63300968A (ja) | ディジタル・オシロスコ−プ | |
JPH06331658A (ja) | デジタルオシロスコープ | |
JPH03109173U (ja) | ||
JPS6291266U (ja) | ||
JPH09281158A (ja) | 正弦波信号の尖頭値検出装置 | |
JPH0927750A (ja) | アナログデジタル変換器 | |
JPH05265438A (ja) | ビデオ信号処理装置 | |
JPS63118669A (ja) | オツシロスコ−プ | |
JPH0614907B2 (ja) | 生体信号表示装置 | |
JPS6315329A (ja) | 連続デ−タ検出回路 | |
JPH0687880U (ja) | 波形表示装置 |