JPH018043Y2 - - Google Patents
Info
- Publication number
- JPH018043Y2 JPH018043Y2 JP10814681U JP10814681U JPH018043Y2 JP H018043 Y2 JPH018043 Y2 JP H018043Y2 JP 10814681 U JP10814681 U JP 10814681U JP 10814681 U JP10814681 U JP 10814681U JP H018043 Y2 JPH018043 Y2 JP H018043Y2
- Authority
- JP
- Japan
- Prior art keywords
- control information
- signal
- pcm
- timing
- supplied
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000010586 diagram Methods 0.000 description 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000002699 waste material Substances 0.000 description 1
Landscapes
- Communication Control (AREA)
- Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
- Selective Calling Equipment (AREA)
- Radio Relay Systems (AREA)
Description
【考案の詳細な説明】
この考案は例えば人工衛星に対するコマンド信
号を発生する装置に好適するPCM(Pulse Code
Modulation)信号発生装置に関する。
号を発生する装置に好適するPCM(Pulse Code
Modulation)信号発生装置に関する。
周知のように、人工衛星に対するコマンド信号
は殆んどPCM信号によつて行なわれており、こ
のPCM信号はその形式およびビツトレイト(ビ
ツト数)が所定の標準によつて規定されている。
しかしながら、衛星毎に上記の標準内で形式およ
びビツトレイトが異なるのが通常である。したが
つて、衛星に対するコマンドPCM信号発生装置
をハードウエアで構成する場合は、各衛星毎にそ
れぞれ形式およびビツトレイトが異なる装置を作
る必要があり、衛星の増加に伴なつて同種の装置
が増加する欠点を有している。また、コンピユー
タを用いて各衛星毎に対応したPCM信号を総べ
てソフトウエアのみで処理することも考えられる
が、多大なソフトウエアが必要であるため記憶容
量が増大し、しかも、処理項目が少ない場合はこ
れらを十分活用しきれず無駄を生ずるため得策で
はない。
は殆んどPCM信号によつて行なわれており、こ
のPCM信号はその形式およびビツトレイト(ビ
ツト数)が所定の標準によつて規定されている。
しかしながら、衛星毎に上記の標準内で形式およ
びビツトレイトが異なるのが通常である。したが
つて、衛星に対するコマンドPCM信号発生装置
をハードウエアで構成する場合は、各衛星毎にそ
れぞれ形式およびビツトレイトが異なる装置を作
る必要があり、衛星の増加に伴なつて同種の装置
が増加する欠点を有している。また、コンピユー
タを用いて各衛星毎に対応したPCM信号を総べ
てソフトウエアのみで処理することも考えられる
が、多大なソフトウエアが必要であるため記憶容
量が増大し、しかも、処理項目が少ない場合はこ
れらを十分活用しきれず無駄を生ずるため得策で
はない。
この考案は上記事情に基づいてなされたもの
で、その目的とするところは共通の制御情報と固
有の制御情報をそれぞれ別々の記憶部に記憶し、
これら制御情報を固有の制御情報に対応したタイ
ミング信号を用いて所定の形式およびビツトレイ
トに演算処理することにより、同様の装置を多数
必要とすることなく、固有の制御情報およびタイ
ミング信号を変えることにより同一の装置で異な
る形式、異なるビツトレイトのPCM信号を発生
することが可能で装置を効率良く活用し得る
PCM信号発生装置を提供しようとするものであ
る。
で、その目的とするところは共通の制御情報と固
有の制御情報をそれぞれ別々の記憶部に記憶し、
これら制御情報を固有の制御情報に対応したタイ
ミング信号を用いて所定の形式およびビツトレイ
トに演算処理することにより、同様の装置を多数
必要とすることなく、固有の制御情報およびタイ
ミング信号を変えることにより同一の装置で異な
る形式、異なるビツトレイトのPCM信号を発生
することが可能で装置を効率良く活用し得る
PCM信号発生装置を提供しようとするものであ
る。
以下、この考案の一実施例について図面を参照
して説明する。
して説明する。
図面において、11はクロツク発振器であり、
この発振器11の出力信号は例えばマイクロコン
ピユータからなる演算処理器12およびタイミン
グ回路13に供給される。このタイミング回路1
3では例えば入力されたクロツク信号より割込み
タイミング信号Iおよびビツトレイトを決定する
タイミングパルス信号Rが発生され、前記割込み
タイミング信号Iは前記演算処理器12に供給さ
れる。また、タイミングパルス信号Rは所望のビ
ツトレイトに応じて発生されるもので、このタイ
ミングパルス信号RはPCM送出タイミング制御
器14に供給される。
この発振器11の出力信号は例えばマイクロコン
ピユータからなる演算処理器12およびタイミン
グ回路13に供給される。このタイミング回路1
3では例えば入力されたクロツク信号より割込み
タイミング信号Iおよびビツトレイトを決定する
タイミングパルス信号Rが発生され、前記割込み
タイミング信号Iは前記演算処理器12に供給さ
れる。また、タイミングパルス信号Rは所望のビ
ツトレイトに応じて発生されるもので、このタイ
ミングパルス信号RはPCM送出タイミング制御
器14に供給される。
一方、15,16はそれぞれ前記演算処理器1
2のプログラムが記憶される例えばROM(Read
Only Memory)からなる第1、第2の記憶部で
あり、第1の記憶部15には人工衛星により異な
ることのない共通の制御情報(プログラム)が記
憶され、第2の記憶部16にはPCM形式等の人
工衛星に応じて異なる制御情報(プログラム)が
記憶される。さらに、17は入出力端子であり、
この端子17を介して外部よりデータ信号Dが供
給されるとともに、PCM信号が前記PCM送出タ
イミング制御器14に供給される。
2のプログラムが記憶される例えばROM(Read
Only Memory)からなる第1、第2の記憶部で
あり、第1の記憶部15には人工衛星により異な
ることのない共通の制御情報(プログラム)が記
憶され、第2の記憶部16にはPCM形式等の人
工衛星に応じて異なる制御情報(プログラム)が
記憶される。さらに、17は入出力端子であり、
この端子17を介して外部よりデータ信号Dが供
給されるとともに、PCM信号が前記PCM送出タ
イミング制御器14に供給される。
上記構成において、演算処理器12には割込み
タイミング信号Iの制御により第1、第2の記憶
部15,16よりそれぞれプログラムが供給され
るとともに、入出力端子17を介してデータ信号
Dが供給される。そして、固有の人工衛星に対応
した形式のPCM信号が前記プログラムによつて
発生される。この信号は前記入出力端子17を介
してPCM送出タイミング制御器14に供給され、
この制御器14において、前記タイミングパルス
信号Rによつて入力されたPCM信号が所定のビ
ツトレイトとされ出力される。
タイミング信号Iの制御により第1、第2の記憶
部15,16よりそれぞれプログラムが供給され
るとともに、入出力端子17を介してデータ信号
Dが供給される。そして、固有の人工衛星に対応
した形式のPCM信号が前記プログラムによつて
発生される。この信号は前記入出力端子17を介
してPCM送出タイミング制御器14に供給され、
この制御器14において、前記タイミングパルス
信号Rによつて入力されたPCM信号が所定のビ
ツトレイトとされ出力される。
上記実施例によれば、人工衛星毎に共通なプロ
グラムと、衛星毎に異なる固有のプログラムとを
第1、第2の記憶部15,16に記憶するととも
に、タイミングパルス信号Rを衛星毎に変化可能
としている。したがつて、異なる衛星に対するコ
マンドPCM信号を発生する場合も同一の装置に
おいて第2の記憶部16およびタイミングパルス
信号Rを変えることのみで行ない得るため、同様
の装置の増加を抑えることができる。
グラムと、衛星毎に異なる固有のプログラムとを
第1、第2の記憶部15,16に記憶するととも
に、タイミングパルス信号Rを衛星毎に変化可能
としている。したがつて、異なる衛星に対するコ
マンドPCM信号を発生する場合も同一の装置に
おいて第2の記憶部16およびタイミングパルス
信号Rを変えることのみで行ない得るため、同様
の装置の増加を抑えることができる。
また、簡単な装置構成とマイクロコンピユータ
用のプログラムのみで汎用的に使用できるため処
理の無駄を省け、装置を効率良く使用することが
可能である。
用のプログラムのみで汎用的に使用できるため処
理の無駄を省け、装置を効率良く使用することが
可能である。
尚、この考案は上記実施例に限定されるもので
はなく、考案の要旨を変えない範囲で種々変形実
施可能なことは勿論である。
はなく、考案の要旨を変えない範囲で種々変形実
施可能なことは勿論である。
以上、詳述したようにこの考案によれば、同様
の装置を多数必要とすることなく、固有の制御情
報およびタイミング信号を変えることにより同一
の装置で異なる形式、異なるビツトレイトの
PCM信号を発生することが可能で装置を効率良
く活用し得るPCM信号発生装置を提供できる。
の装置を多数必要とすることなく、固有の制御情
報およびタイミング信号を変えることにより同一
の装置で異なる形式、異なるビツトレイトの
PCM信号を発生することが可能で装置を効率良
く活用し得るPCM信号発生装置を提供できる。
図面はこの考案に係わるPCM信号発生装置の
一実施例を示す構成図である。 12……演算処理器、13……タイミング回
路、14……PCM送出タイミング制御器、15,
16……第1、第2の記憶部。
一実施例を示す構成図である。 12……演算処理器、13……タイミング回
路、14……PCM送出タイミング制御器、15,
16……第1、第2の記憶部。
Claims (1)
- 共通の制御情報が記憶された第1の記憶部と、
固有の制御情報が記憶された第2の記憶部と、こ
の固有の制御情報に応じたタイミング信号を発生
するタイミング回路と、前記第1、第2の記憶部
よりそれぞれ制御情報が供給されるとともに前記
タイミング信号が供給され前記制御情報で規定さ
れる所定形式のPCM信号を生成する演算処理器
と、このPCM信号および前記タイミング信号が
供給され所定のビツトレイトのPCM信号を送出
するタイミング制御器とを具備したことを特徴と
するPCM信号発生装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10814681U JPS5816955U (ja) | 1981-07-21 | 1981-07-21 | Pcm信号発生装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10814681U JPS5816955U (ja) | 1981-07-21 | 1981-07-21 | Pcm信号発生装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5816955U JPS5816955U (ja) | 1983-02-02 |
JPH018043Y2 true JPH018043Y2 (ja) | 1989-03-02 |
Family
ID=29902560
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP10814681U Granted JPS5816955U (ja) | 1981-07-21 | 1981-07-21 | Pcm信号発生装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5816955U (ja) |
-
1981
- 1981-07-21 JP JP10814681U patent/JPS5816955U/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS5816955U (ja) | 1983-02-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5764383A (en) | Address converting method and its device | |
JPS5580164A (en) | Main memory constitution control system | |
JPH018043Y2 (ja) | ||
US4408276A (en) | Read-out control system for a control storage device | |
US7561931B1 (en) | Sound processor | |
JP2919001B2 (ja) | 半導体集積回路装置 | |
JPH0325276Y2 (ja) | ||
JPS5622146A (en) | Data processor | |
JPS633038Y2 (ja) | ||
JPS6143883B2 (ja) | ||
JPS61253559A (ja) | マイクロプロセツサ | |
JPH0739086Y2 (ja) | Fddコントロ−ル回路 | |
JPH0652044A (ja) | マイクロプロセッサ | |
JPS61220042A (ja) | メモリアクセス制御方式 | |
JPS62135257U (ja) | ||
JPS57157165A (en) | Pattern generator | |
JPH01304563A (ja) | シングルチップ・マイクロコンピュータ | |
JPS54131831A (en) | Memory unit | |
JPH0255330U (ja) | ||
JPS63103151U (ja) | ||
JPS54161240A (en) | Information processor | |
JPS59155629U (ja) | Gpib型コントロ−ル回路 | |
JPH01100240U (ja) | ||
JPS5557926A (en) | Output controller of programmable controller | |
JPS5671126A (en) | Information bus check system |